74F398 74F399四2端口寄存器
1988年4月
修订后的2000年10月
74F398 74F399
四2端口寄存器
概述
的74F398和74F399是一个逻辑当量
四路2输入多路转换器馈入四个边缘触发
触发器。一个常见的选择输入决定了的
两个4位的字被接受。所选择的数据进入
触发器在时钟的上升沿。该74F399是
16针版本的74F398的,具有唯一的Q输出
触发器提供。
特点
s
从两个数据源选择输入
s
完全正边沿触发的操作
s
既真且互补输出- 74F398
订购代码:
订单号
74F398SC
74F398PC
74F399SC
74F399SJ
74F399PC
包装数
M20B
N20A
M16A
M16D
N16E
包装说明
20引脚小外形集成电路( SOIC ) , JEDEC MS- 013 ,宽0.300
20引脚塑料双列直插式封装( PDIP ) , JEDEC MS- 001 ,宽0.300
16引脚小外形集成电路( SOIC ) , JEDEC MS- 012 , 0.150窄
16引脚小外形封装( SOP ) , EIAJ TYPE II , 5.3毫米宽
16引脚塑料双列直插式封装( PDIP ) , JEDEC MS- 001 ,宽0.300
也可在磁带和卷轴装置。通过附加后缀字母“X”的订货代码指定。
连接图
74F398
74F399
2000仙童半导体公司
DS009533
www.fairchildsemi.com
74F398 74F399
功能说明
该74F398和74F399是高速四2端口寄存器
字符。它们由两种来源的选择4位数据
(端口)下的一个共同的选择输入端( S)的控制。该
选择的数据被转移到一个4位的输出寄存器同步
异步的与时钟的低到高的转变
输入端( CP)。 4位D型寄存器输出是完全边沿
触发。输入的数据(我
0x
, I
1x
),并选择输入( S)
必须事先向稳定只有一个设置时间和后保持时间
时钟输入可预测的低到高的转变
能够操作。该74F398具有Q和Q输出。
功能表
输入
S
I
I
h
h
I
0
I
h
X
X
I
1
X
X
I
h
Q
L
H
L
H
输出
Q
(注1 )
H
L
H
L
H
=
高电压电平
L
=
低电压电平
h
=
高压一级建立时间之前低到高
时钟转换
I
=
低压一级建立时间之前低到高
时钟转换
X
=
非物质
注1 :
仅74F398
逻辑图
* F398仅
请注意,该图仅用于逻辑操作的理解提供的,不应该被用来估计的传播延迟。
3
www.fairchildsemi.com
54F 74F398
54F 74F399四2端口寄存器
1995年5月
54F 74F398
54F 74F399
四2端口寄存器
概述
在“ F398和” F399是一款四通道的逻辑等价物
2输入多路转换器馈入四个边缘触发倒装
触发器的常见选择输入决定了两者的
4位字被接受所选择的数据进入倒装
触发器在时钟的上升沿的“ F399是16针
版的“ F398与触发器只在Q输出
可用的
特点
Y
Y
Y
Y
从两个数据源选择输入
完全正边沿触发的操作
既真且互补输出“ F398
保证最低4000V的ESD保护
’F399
广告
74F398PC
军事
包
数
N20A
包装说明
20引脚( 0 300广角)模压双列直插式
20引脚陶瓷双列直插式
20引脚( 0 300广角)模压小外形JEDEC
20引脚Cerpack
20引脚陶瓷无引线芯片载体C型
20引脚( 0 300广角)模压双列直插式
20引脚陶瓷双列直插式
20引脚( 0 300广角)模压小外形JEDEC
20引脚( 0 300广角)模压小外形EIAJ
20引脚Cerpack
20引脚陶瓷无引线芯片载体C型
54F398DM (注2)
74F398SC (注1 )
54F398FM (注2)
54F398LM (注2)
74F399PC
54F399DM (注2)
74F399SC (注1 )
74F399SJ (注1 )
54F399FM (注2)
54F399LM (注2)
J20A
M20B
W20A
E20A
N20A
J20A
M20B
M20D
W20A
E20A
注1
也可在13盘使用后缀设备
e
SCX和SJX
注2
军用级设备与环境和老化处理中使用的后缀
e
DMQB FMQB和LMQB
连接图
’F398
引脚分配
对于LCC
引脚分配
对于DIP SOIC和Flatpak
TL F 9533 - 5
TL F 9533 - 6
TRI- STATE是美国国家半导体公司的注册商标。
C
1995年全国半导体公司
TL F 9533
RRD - B30M75印制在U S A
功能说明
在“ F398和” F399是高速四2端口寄存器
它们由两种来源的选择4位数据
(端口)在一个共同的选择输入( S)控制的
选择的数据被转移到一个4位的输出寄存器同步
异步的与时钟的低到高的转变IN-
把( CP )的4位D型输出寄存器是完全边沿触发
复位此输出数据输入(I
0x
I
1x
)并选择输入(S )必须
稳定只有一个建立时间之前和之后的保持时间
低到高的时钟输入的预测转变
操作的“ F398具有Q和Q输出
输入
S
I
I
h
h
I
0
I
h
X
X
功能表
输出
I
1
X
X
I
h
Q
L
H
L
H
Q
H
L
H
L
H
e
高电压电平
L
e
低电压电平
h
e
高压一级建立时间之前低到高时钟
过渡
I
e
低压一级建立时间之前低到高时钟
过渡
X
e
非物质
只有' F398
逻辑图
TL F 9533 - 9
只有' F398
请注意,该图仅用于逻辑操作的理解提供的,不应该被用来估计的传播延迟
3
74F398 74F399四2端口寄存器
1988年4月
修订后的1999年8月
74F398 74F399
四2端口寄存器
概述
的74F398和74F399是一个逻辑当量
四路2输入多路转换器馈入四个边缘触发
触发器。一个常见的选择输入决定了的
两个4位的字被接受。所选择的数据进入
触发器在时钟的上升沿。该74F399是
16针版本的74F398的,具有唯一的Q输出
触发器提供。
特点
s
从两个数据源选择输入
s
完全正边沿触发的操作
s
既真且互补输出- 74F398
订购代码:
订单号
74F398SC
74F398PC
74F399SC
74F399SJ
74F399PC
包装数
M20B
N20A
M16A
M16D
N16E
包装说明
20引脚小外形集成电路( SOIC ) , JEDEC MS- 013 , 0.300 “宽体
20引脚塑料双列直插式封装( PDIP ) , JEDEC MS- 001 , 0.300 “宽
16引脚小外形集成电路( SOIC ) , JEDEC MS- 012 , 0.150 “窄体
16引脚小外形封装( SOP ) , EIAJ TYPE II , 5.3毫米宽
16引脚塑料双列直插式封装( PDIP ) , JEDEC MS- 001 , 0.300 “宽
也可在磁带和卷轴装置。通过附加后缀字母“X”的订货代码指定。
连接图
74F398
74F399
1999仙童半导体公司
DS009533
www.fairchildsemi.com
74F398 74F399
功能说明
该74F398和74F399是高速四2端口寄存器
字符。它们由两种来源的选择4位数据
(端口)下的一个共同的选择输入端( S)的控制。该
选择的数据被转移到一个4位的输出寄存器同步
异步的与时钟的低到高的转变
输入端( CP)。 4位D型寄存器输出是完全边沿
触发。输入的数据(我
0x
, I
1x
),并选择输入( S)
必须事先向稳定只有一个设置时间和后保持时间
时钟输入可预测的低到高的转变
能够操作。该74F398具有Q和Q输出。
功能表
输入
S
I
I
h
h
I
0
I
h
X
X
I
1
X
X
I
h
Q
L
H
L
H
输出
Q
(注1 )
H
L
H
L
H
=
高电压电平
L
=
低电压电平
h
=
高压一级建立时间之前低到高
时钟转换
I
=
低压一级建立时间之前低到高
时钟转换
X
=
非物质
注1 :
仅74F398
逻辑图
* F398仅
请注意,该图仅用于逻辑操作的理解提供的,不应该被用来估计的传播延迟。
3
www.fairchildsemi.com