74F374八路D型触发器带3态输出
1988年5月
修订后的2000年9月
74F374
八路D型IP- FL佛罗里达州运与三态输出
概述
该74F374是一种高速,低功耗的八D型倒装
触发器设有独立的D型输入,每个触发器和
3态输出的总线型应用。一个缓冲
时钟( CP)和输出使能( OE )是共同的倒装
无人问津。
特点
s
边沿触发的D型输入
s
缓冲正边沿触发时钟
s
公交为导向的应用三态输出
s
保证最低4000V的ESD保护
订购代码:
订单号
74F374SC
74F374SJ
74F374MSA
74F374PC
包装数
M20B
M20D
MSA20
N20A
包装说明
20引脚小外形集成电路( SOIC ) , JEDEC MS- 013 ,宽0.300
20引脚小外形封装( SOP ) , EIAJ TYPE II , 5.3毫米宽
20引脚紧缩小型封装( SSOP ) , EIAJ TYPE II , 5.3毫米宽
20引脚塑料双列直插式封装( PDIP ) , JEDEC MS- 001 ,宽0.300
在磁带和卷轴可用的设备也。通过附加的后缀字母“X”的订货代码指定。
逻辑符号
接线图
IEEE / IEC
2000仙童半导体公司
DS009524
www.fairchildsemi.com
74F374
单位装载/扇出
U.L.
引脚名称
D
0
–D
7
CP
OE
O
0
–O
7
数据输入
时钟脉冲输入端(上升沿)
三态输出使能输入(低电平有效)
三态输出
描述
HIGH / LOW
1.0/1.0
1.0/1.0
1.0/1.0
输入I
IH
/I
IL
输出I
OH
/I
OL
20
A/
0.6毫安
20
A/
0.6毫安
20
A/
0.6毫安
150/40 (33.3)
3毫安/ 24毫安(20 mA)的
功能说明
该74F374由八个边沿触发的触发器用
单个D型输入和3态输出的真实。该
缓冲时钟和缓冲输出使能是共同的
所有的触发器。八触发器将存储的状态的
满足建立和保持时间个体D输入
要求就低到高的时钟( CP )的过渡。
随着输出使能( OE )低,中的内容
八个触发器可在输出端。当OE是
高电平时,输出为高阻状态。操作
在OE输入和灰不影响倒装状态
无人问津。
真值表
输入
D
n
H
L
X
CP
国内
OE
L
L
H
注册
H
L
X
产量
O
n
H
L
Z
X
H
=
高电压电平
L
=
低电压电平
X
=
非物质
Z
=
高阻抗
=
低到高时钟转换
逻辑图
请注意,该图仅用于逻辑操作的理解提供的,不应该被用来估计的传播延迟。
www.fairchildsemi.com
2
74F374
物理尺寸
英寸(毫米),除非另有说明
20引脚小外形集成电路( SOIC ) , JEDEC MS- 013 ,宽0.300
包装数M20B
5
www.fairchildsemi.com
54F 74F374八路D型触发器具有三态输出
1995年5月
54F 74F374
八路D型触发器具有三态输出
概述
的“ F374是一种高速低功率进制D型触发器
设有独立的D型输入,每个触发器和
三态输出的总线为导向的应用程序的一个缓冲的
ERED时钟( CP )和输出使能( OE )是共同的
倒装FL OPS
特点
Y
Y
Y
Y
边沿触发的D型输入
缓冲正边沿触发时钟
三态输出的总线型应用
保证最低4000V的ESD保护
广告
74F374PC
军事
包
数
N20A
包装说明
20引脚( 0 300广角)模压双列直插式
20引脚陶瓷双列直插式
20引脚( 0 300广角)模压小外形JEDEC
20引脚( 0 300广角)模压小外形EIAJ
20引脚模塑收缩型小外形EIAJ II型
20引脚Cerpack
20引脚陶瓷无引线芯片载体C型
54F374DM ( QB )
74F374SC (注1 )
74F374SJ (注1 )
74F374MSA (注1 )
54F374FM ( QB )
54F374LM ( QB )
J20A
M20B
M20D
MSA20
W20A
E20A
注1
也可在13盘使用后缀设备
e
SCX SJX和MSAX
逻辑符号
连接图
引脚分配为DIP
SOIC和SSOP Flatpak
引脚分配
对于LCC
TL F 9524-1
IEEE IEC
TL F 9524 - 3
TL F 9524 - 2
TL F 9524-4
TRI- STATE是美国国家半导体公司的注册商标。
C
1995年全国半导体公司
TL F 9524
RRD - B30M75印制在U S A
单位荷载扇出
针
名字
D
0
– D
7
CP
OE
O
0
– O
7
54F 74F
描述
UL
高低
输入I
IH
I
IL
输出I
OH
I
OL
数据输入
10 10
20
mA
b
0 6毫安
时钟脉冲输入端(上升沿)
10 10
20
mA
b
0 6毫安
三态输出使能输入(低电平有效)
10 10
20
mA
b
0 6毫安
b
3毫安24毫安(20 mA)的
三态输出
150 40 (33 3)
功能说明
的“ F374由八个边沿触发的触发器与IN-
个别的D型输入和三态输出真正的
缓冲时钟和缓冲输出使能是共同的
所有触发器的八个触发器将存储的状态的
满足建立和保持时间再单独D输入
在低到高的时钟( CP )转型期quirements
输出使能( OE )低八倒装的内容
触发器可在输出时OE为高电平的
输出去的高阻抗状态操作
的OE输入不影响触发器的状态
真值表
输入
D
n
H
L
X
CP
L
L
X
OE
L
L
H
国内
注册
H
L
X
产量
O
n
H
L
Z
H
e
高电压电平
L
e
低电压电平
X
e
非物质
Z
e
高阻抗
L
e
低到高时钟转换
逻辑图
TL F 9524 - 5
请注意,该图仅用于逻辑操作的理解提供的,不应该被用来估计的传播延迟
2
AC电气特性
74F
符号
参数
民
f
最大
t
PLH
t
PHL
t
PZH
t
PZL
t
PHZ
t
PLZ
最大时钟频率
传播延迟
CP与O
n
输出使能时间
输出禁止时间
100
40
40
20
20
20
15
T
A
E A
25 C
V
CC
E A
5 0V
C
L
e
50 pF的
典型值
140
65
65
90
58
53
43
85
85
11 5
75
70
55
最大
54F
T
A
V
CC
e
米尔
C
L
e
50 pF的
民
60
40
40
20
20
20
15
10 5
11 0
14 0
10 0
80
75
最大
74F
T
A
V
CC
e
COM
C
L
e
50 pF的
民
70
40
40
20
20
20
15
10 0
10 0
12 5
85
80
65
最大
兆赫
ns
单位
ns
AC操作要求
74F
符号
参数
T
A
E A
25 C
V
CC
E A
5 0V
民
t
s
(H)
t
s
(L)
t
h
(H)
t
h
(L)
t
w
(H)
t
w
(L)
建立时间高或低
D
n
到CP
保持时间高或低
D
n
到CP
CP脉冲宽度
高或低
20
20
20
20
70
60
最大
54F
T
A
V
CC
e
米尔
民
25
20
20
25
70
60
最大
74F
T
A
V
CC
e
COM
民
20
20
20
20
70
60
ns
最大
单位
ns
订购信息
设备号被用于形成一个简化采购的代码,其中所述包类型和温度范围内是部分
定义如下
74F
温度范围:家庭
74F
e
广告
54F
e
军事
设备类型
封装代码
P
e
塑料DIP
D
e
陶瓷DIP
F
e
Flatpak
L
e
无引线芯片载体( LCC )
S
e
小外形封装SOIC JEDEC
SJ
e
小外形EIAJ SOIC
MSA
e
收缩型小外形( EIAJ SSOP )
374
S
C
X
特殊变化
QB
e
军工级器件
环境和老化
处理
X
e
设备运13卷
温度范围
C
e
商用( 0℃至
a
70 C)
M
e
军事(
b
55 ℃
a
125 C)
记
不需要MSA封装代码
4
74F374八路D型触发器带3态输出
1988年5月
修订后的1999年8月
74F374
八路D型IP- FL佛罗里达州运与三态输出
概述
该74F374是一种高速,低功耗的八D型倒装
触发器设有独立的D型输入,每个触发器和
3态输出的总线型应用。一个缓冲
时钟( CP)和输出使能( OE )是共同的倒装
无人问津。
特点
s
边沿触发的D型输入
s
缓冲正边沿触发时钟
s
公交为导向的应用三态输出
s
保证最低4000V的ESD保护
订购代码:
订单号
74F374SC
74F374SJ
74F374MSA
74F374PC
包装数
M20B
M20D
MSA20
N20A
包装说明
20引脚小外形集成电路( SOIC ) , JEDEC MS- 013 ,宽0.300
20引脚小外形封装( SOP ) , EIAJ TYPE II , 5.3毫米宽
20引脚紧缩小型封装( SSOP ) , EIAJ TYPE II , 5.3毫米宽
20引脚塑料双列直插式封装( PDIP ) , JEDEC MS- 001 ,宽0.300
在磁带和卷轴可用的设备也。通过附加的后缀字母“X”的订货代码指定。
逻辑符号
接线图
IEEE / IEC
1999仙童半导体公司
DS009524
www.fairchildsemi.com
74F374
单位装载/扇出
U.L.
引脚名称
D
0
–D
7
CP
OE
O
0
–O
7
数据输入
时钟脉冲输入端(上升沿)
三态输出使能输入(低电平有效)
三态输出
描述
HIGH / LOW
1.0/1.0
1.0/1.0
1.0/1.0
输入I
IH
/I
IL
输出I
OH
/I
OL
20
A/0.6
mA
20
A/0.6
mA
20
A/0.6
mA
150/40 (33.3)
3
毫安/ 24毫安(20 mA)的
功能说明
该74F374由八个边沿触发的触发器用
单个D型输入和3态输出的真实。该
缓冲时钟和缓冲输出使能是共同的
所有的触发器。八触发器将存储的状态的
满足建立和保持时间个体D输入
要求就低到高的时钟( CP )的过渡。
随着输出使能( OE )低,中的内容
八个触发器可在输出端。当OE是
高电平时,输出为高阻状态。操作
在OE输入和灰不影响倒装状态
无人问津。
真值表
输入
D
n
H
L
X
CP
国内
OE
L
L
H
注册
H
L
X
产量
O
n
H
L
Z
X
H
=
高电压电平
L
=
低电压电平
X
=
非物质
Z
=
高阻抗
=
低到高时钟转换
逻辑图
请注意,该图仅用于逻辑操作的理解提供的,不应该被用来估计的传播延迟。
www.fairchildsemi.com
2
74F374
物理尺寸
英寸(毫米),除非另有说明
20引脚小外形集成电路( SOIC ) , JEDEC MS- 013 ,宽0.300
包装数M20B
20引脚小外形封装( SOP ) , EIAJ TYPE II , 5.3毫米宽
包装数量M20D
5
www.fairchildsemi.com