74F251A 8输入多路复用器与3态输出
1988年4月
修订后的2000年9月
74F251A
8输入多路复用器与3态输出
概述
该74F251A是一个高速的8路输入数字多路复用器。它
提供,在一个封装中,能够选择一个位
从多达八个源的数据。它可以用作一个通用的
函数发生器,以产生四个任何逻辑功能
变量。这两种说法,并否定输出亲
vided 。
特点
s
多功能能力
s
在芯片选择逻辑解码
s
反相和非反相三态输出
订购代码:
订单号
74F251ASC
74F251ASJ
74F251APC
包装数
M16A
M16D
N16E
包装说明
16引脚小外形集成电路( SOIC ) , JEDEC MS- 012 , 0.150窄
16引脚小外形封装( SOP ) , EIAJ TYPE II , 5.3毫米宽
16引脚塑料双列直插式封装( PDIP ) , JEDEC MS- 001 ,宽0.300
在磁带和卷轴可用的设备也。通过附加的后缀字母“X”的订货代码指定。
逻辑符号
接线图
IEEE / IEC
2000仙童半导体公司
DS009504
www.fairchildsemi.com
74F251A
单位装载/扇出
引脚名称
S
0
–S
2
OE
I
0
–I
7
Z
Z
选择输入
三态输出使能输入(低电平有效)
多路复用器输入
三态输出多路复用器
互补的3 -STATE多路复用器的输出
描述
U.L.
HIGH / LOW
1.0/1.0
1.0/1.0
1.0/1.0
150/40 (33.3)
150/40 (33.3)
输入I
IH
/I
IL
输出I
OH
/I
OL
20
A/
0.6毫安
20
A/
0.6毫安
20
A/
0.6毫安
3毫安/ 24毫安(20 mA)的
3毫安/ 24毫安(20 mA)的
功能说明
该装置是一个逻辑实现的单极, 8-
与由控制开关的位置的位置开关
三种选择输入, S状态
0
, S
1
, S
2
。双方主张及
提供否定输出。输出使能输入
( OE )为低电平有效。当它被激活时,逻辑功能
在输出端提供的是:
Z
=
OE (我
0
S
0
S
1
S
2
+
I
1
S
0
S
1
S
2
+
I
2
S
0
S
1
S
2
+
I
3
S
0
S
1
S
2
+
I
4
S
0
S
1
S
2
+
I
5
S
0
S
1
S
2
+
I
6
S
0
S
1
S
2
+
I
7
S
0
S
1
S
2
)
当输出使能为高电平时,两路输出都在
高阻抗(High Z)状态。此功能允许多
多路复用器扩展通过捆绑多达128台设备的输出
在一起。当三态器件的输出是
系在一起,所有而不是一个设备必须处于高阻抗
ANCE状态,以避免大电流将超过
最大额定值。输出使能信号应该是
旨在保证有在低电平没有重叠
的所述部分启用电压。
真值表
输入
OE
H
L
L
L
L
L
L
L
L
S
2
X
L
L
L
L
H
H
H
H
S
1
X
L
L
H
H
L
L
H
H
S
0
X
L
H
L
H
L
H
L
H
输出
Z
Z
I
0
I
1
I
2
I
3
I
4
I
5
I
6
I
7
Z
Z
I
0
I
1
I
2
I
3
I
4
I
5
I
6
I
7
H
=
高电压电平
L
=
低电压电平
X
=
非物质
Z
=
高阻抗
逻辑图
请注意,该图仅用于逻辑操作的理解提供的,不应该被用来估计的传播延迟。
www.fairchildsemi.com
2
74F251A
物理尺寸
英寸(毫米),除非另有说明
16引脚小外形集成电路( SOIC ) , JEDEC MS- 012 , 0.150窄
包装数M16A
5
www.fairchildsemi.com
54F 74F251A 8输入多路复用器具有三态输出
1994年11月
54F 74F251A
具有三态输出的8输入多路复用器
概述
在“ F251A是一种高速的8输入数字多路复用器它亲
在一个包中的能力步步的选择数据的一个位
从多达八个源它可以用作一个通用的功能
化发生器,以产生四个VARI-任何逻辑功能
提供冷杉都断言和否定输出
特点
Y
Y
Y
多功能能力
在芯片选择逻辑解码
反相和非反相三态输出
广告
74F251APC
军事
包
数
N16E
包装说明
16引脚( 0 300广角)模压双列直插式
16引脚的陶瓷双列直插
16引脚( 0 150广角)模压小外形JEDEC
16引脚( 0 300广角)模压小外形EIAJ
16引脚Cerpack
20引脚陶瓷无引线芯片载体C型
54F251ADM (注2)
74F251ASC (注1 )
74F251ASJ (注1 )
54F251AFM (注2)
54F251ALL (注2)
J16A
M16A
M16D
W16A
E20A
注1
也可在13盘使用后缀设备
e
SCX和SJX
注2
军用级设备与环境和老化处理中使用的后缀
e
DMQB FMQB和LMQB
逻辑符号
连接图
引脚分配
DIP SOIC和Flatpak
引脚分配
对于LCC
TL F 9504-3
IEEE IEC
TL F 9504 - 1
TL F 9504 - 2
TL F 9504-5
TRI- STATE是美国国家半导体公司的注册商标。
C
1995年全国半导体公司
TL F 9504
RRD - B30M75印制在U S A
单位荷载扇出
54F 74F
引脚名称
描述
UL
高低
10 10
10 10
10 10
150 40 (33 3)
150 40 (33 3)
输入I
IH
I
IL
输出I
OH
I
OL
20
mA
b
0 6毫安
20
mA
b
0 6毫安
20
mA
b
0 6毫安
b
3毫安24毫安(20 mA)的
b
3毫安24毫安(20 mA)的
S
0
– S
2
OE
I
0
– I
7
Z
Z
选择输入
三态输出使能输入(低电平有效)
多路复用器输入
TRI- STATE多路复用器的输出
互补TRI- STATE多路复用器的输出
功能说明
该装置是一个单刀-8-的逻辑实施
与由控制开关的位置的位置开关
三种选择输入S状态
0
S
1
S
2
双方主张及
提供否定输出输出使能输入
( OE )为低电平有效。当它被激活的逻辑功能
设置在所述输出是
Z
e
OE
(I
0
S
0
S
1
S
2
a
I
1
S
0
S
1
S
2
a
I
2
S
0
S
1
S
2
a
I
3
S
0
S
1
S
2
a
I
4
S
0
S
1
S
2
a
I
5
S
0
S
1
S
2
a
I
6
S
0
S
1
S
2
a
I
7
S
0
S
1
S
2
)
当输出使能为高两个输出都在
高阻抗(High Z)状态,该功能允许多
多路复用器扩展通过捆绑多达128台设备的输出
一起。当三态器件的输出是
绑在一起所有而不是一个设备必须处于高阻抗
ANCE状态,以避免大电流将超过
最大额定输出使能信号应该被去
签名,以确保有一个在低有效por-没有重叠
使能电压和灰
真值表
输入
OE
H
L
L
L
L
L
L
L
L
S
2
X
L
L
L
L
H
H
H
H
S
1
X
L
L
H
H
L
L
H
H
S
0
X
L
H
L
H
L
H
L
H
输出
Z
Z
I
0
I
1
I
2
I
3
I
4
I
5
I
6
I
7
Z
Z
I
0
I
1
I
2
I
3
I
4
I
5
I
6
I
7
H
e
高电压电平
L
e
低电压电平
X
e
非物质
Z
e
高阻抗
逻辑图
TL F 9504 - 4
请注意,该图仅用于逻辑操作的理解提供的,不应该被用来估计的传播延迟
2
订购信息
设备号被用于形成一个简化采购的代码,其中所述包类型和温度范围内是部分
定义如下
74F
温度范围:家庭
74F
e
广告
54F
e
军事
设备类型
封装代码
P
e
塑料DIP
D
e
陶瓷DIP
F
e
Flatpak
L
e
无引线芯片载体( LCC )
S
e
小外形封装SOIC JEDEC
SJ
e
小外形EIAJ SOIC
251A
S
C
X
特殊变化
QB
e
军工级器件
环境和老化
处理
X
e
设备运13卷
温度范围
C
e
商用( 0℃至
a
70 C)
M
e
军事(
b
55 ℃
a
125 C)
物理尺寸
英寸(毫米)
20引脚陶瓷无引线芯片载体( L)
NS包装数E20A
5
74F251A 8输入多路复用器与3态输出
1988年4月
修订后的1999年8月
74F251A
8输入多路复用器与3态输出
概述
该74F251A是一个高速的8路输入数字多路复用器。它
提供,在一个封装中,能够选择一个位
从多达八个源的数据。它可以用作一个通用的
函数发生器,以产生四个任何逻辑功能
变量。这两种说法,并否定输出亲
vided 。
特点
s
多功能能力
s
在芯片选择逻辑解码
s
反相和非反相三态输出
订购代码:
订单号
74F251ASC
74F251ASJ
74F251APC
包装数
M16A
M16D
N16E
包装说明
16引脚小外形集成电路( SOIC ) , JEDEC MS- 012 , 0.150窄
16引脚小外形封装( SOP ) , EIAJ TYPE II , 5.3毫米宽
16引脚塑料双列直插式封装( PDIP ) , JEDEC MS- 001 ,宽0.300
在磁带和卷轴可用的设备也。通过附加的后缀字母“X”的订货代码指定。
逻辑符号
接线图
IEEE / IEC
1999仙童半导体公司
DS009504
www.fairchildsemi.com
74F251A
单位装载/扇出
引脚名称
S
0
–S
2
OE
I
0
–I
7
Z
Z
选择输入
三态输出使能输入(低电平有效)
多路复用器输入
三态输出多路复用器
互补的3 -STATE多路复用器的输出
描述
U.L.
HIGH / LOW
1.0/1.0
1.0/1.0
1.0/1.0
150/40 (33.3)
150/40 (33.3)
输入I
IH
/I
IL
输出I
OH
/I
OL
20
A/0.6
mA
20
A/0.6
mA
20
A/0.6
mA
3
毫安/ 24毫安(20 mA)的
3
毫安/ 24毫安(20 mA)的
功能说明
该装置是一个逻辑实现的单极, 8-
与由控制开关的位置的位置开关
三种选择输入, S状态
0
, S
1
, S
2
。双方主张及
提供否定输出。输出使能输入
( OE )为低电平有效。当它被激活时,逻辑功能
在输出端提供的是:
Z
=
OE (我
0
S
0
S
1
S
2
+
I
1
S
0
S
1
S
2
+
I
2
S
0
S
1
S
2
+
I
3
S
0
S
1
S
2
+
I
4
S
0
S
1
S
2
+
I
5
S
0
S
1
S
2
+
I
6
S
0
S
1
S
2
+
I
7
S
0
S
1
S
2
)
当输出使能为高电平时,两路输出都在
高阻抗(High Z)状态。此功能允许多
多路复用器扩展通过捆绑多达128台设备的输出
在一起。当三态器件的输出是
系在一起,所有而不是一个设备必须处于高阻抗
ANCE状态,以避免大电流将超过
最大额定值。输出使能信号应该是
旨在保证有在低电平没有重叠
的所述部分启用电压。
真值表
输入
OE
H
L
L
L
L
L
L
L
L
S
2
X
L
L
L
L
H
H
H
H
S
1
X
L
L
H
H
L
L
H
H
S
0
X
L
H
L
H
L
H
L
H
输出
Z
Z
I
0
I
1
I
2
I
3
I
4
I
5
I
6
I
7
Z
Z
I
0
I
1
I
2
I
3
I
4
I
5
I
6
I
7
H
=
高电压电平
L
=
低电压电平
X
=
非物质
Z
=
高阻抗
逻辑图
请注意,该图仅用于逻辑操作的理解提供的,不应该被用来估计的传播延迟。
www.fairchildsemi.com
2
74F251A
物理尺寸
英寸(毫米),除非另有说明
16引脚小外形集成电路( SOIC ) , JEDEC MS- 012 , 0.150窄
包装数M16A
16引脚小外形封装( SOP ) , EIAJ TYPE II , 5.3毫米宽
包装数量M16D
5
www.fairchildsemi.com