与3态输出74F240 74F241 74F244八路缓冲器/线路驱动器
1988年4月
修订后的2004年1月
74F240 74F241 74F244
八路缓冲器/线路驱动器,具有三态输出
概述
该74F240 , 74F241和74F244的八路缓冲器和线路
设计驱动程序,可以用作内存和地址
驱动器,时钟驱动器和总线化的发射器/ receiv-
它提供了改进的PC机和电路板密度器。
特点
s
三态输出驱动总线或缓冲存储器
地址寄存器
s
输出下沉64毫安( 48毫安密耳)
s
12毫安源电流
s
输入钳位二极管限高速终止的影响
订购代码:
订货编号
74F240SC (注1 )
74F240SJ (注1 )
74F240PC
74F241SC
74F241PC
74F244SC (注1 )
74F244SJ (注1 )
74F244MSA (注1 )
74F244PC
包
数
M20B
M20D
N20A
M20B
N20A
M20B
M20D
MSA20
N20A
包装说明
20引脚小外形集成电路( SOIC ) , JEDEC MS- 013 , 0.300"宽
20引脚小外形封装( SOP ) , EIAJ TYPE II , 5.3毫米宽
20引脚塑料双列直插式封装( PDIP ) , JEDEC MS- 001 , 0.300"宽
20引脚小外形集成电路( SOIC ) , JEDEC MS- 013 , 0.300"宽
20引脚塑料双列直插式封装( PDIP ) , JEDEC MS- 001 , 0.300"宽
20引脚小外形集成电路( SOIC ) , JEDEC MS- 013 , 0.300"宽
20引脚小外形封装( SOP ) , EIAJ TYPE II , 5.3毫米宽
20引脚紧缩小型封装( SSOP ) , JEDEC MO- 150 , 5.3毫米宽
20引脚塑料双列直插式封装( PDIP ) , JEDEC MS- 001 , 0.300"宽
注1 :
在磁带和卷轴可用的设备也。通过附加的后缀字母“X”的订货代码指定。
连接图
74F240
74F241
74F244
2004仙童半导体公司
DS009501
www.fairchildsemi.com
74F240 74F241 74F244
逻辑符号
IEEE / IEC
74F240
IEEE / IEC
74F241
IEEE / IEC
74F244
单位装载/扇出
引脚名称
OE
1
, OE
2
OE
2
I
0
–I
7
I
0
–I
7
描述
三态输出使能输入(低电平有效)
三态输出使能输入(高电平有效)
输入( 74F240 )
输入( 74F241 , 74F244 )
U.L.
HIGH / LOW
1.0/1.667
1.0/1.667
1.0 / 1.667 (注2)
1.0 / 2.667 (注2)
600/106.6 (80)
输入I
IH
/I
IL
输出I
OH
/I
OL
20
A/
1毫安
20
A/
1毫安
20
A/
1毫安
20
A/
1.6毫安
O
0
–O
7
, O
0
–O
7
输出
注2 :
最坏情况74F240启用; 74F241 , 74F244关闭
12毫安/ 64毫安(48 mA)的
真值表
74F240
OE
1
H
L
L
D
1n
X
H
L
O
1n
Z
L
H
74F241
OE
1
H
L
L
D
1n
X
H
L
O
1n
Z
H
L
OE
2
L
H
H
D
2n
X
H
L
O
2n
Z
H
L
OE
2
H
L
L
D
2n
X
H
L
O
2n
Z
L
H
OE
1
H
L
L
D
1n
X
H
L
74F244
O
1n
Z
H
L
OE
2
H
L
L
D
2n
X
H
L
O
2n
Z
H
L
H
=
高电压电平
L
=
低电压电平
X
=
非物质
Z
=
高阻抗
www.fairchildsemi.com
2
74F240 74F241 74F244
物理尺寸
英寸(毫米),除非另有说明
20引脚小外形集成电路( SOIC ) , JEDEC MS- 013 , 0.300"宽
包装数M20B
5
www.fairchildsemi.com
飞利浦半导体
产品speci fi cation
缓冲器
74F240/74F240A/
74F241/74F241A
特点
八路总线接口
三态缓冲器输出下沉64毫安
15毫安源电流
保证输出偏斜小于2.0ns
(74F240A/74F241A)
减少地面反弹( 74F240A / 74F241A )
描述
该74F240和74F241是八路缓冲器,适用于
驾驶公交线路的缓冲存储器地址寄存器。该
输出都可以吸收64毫安和采购高达
15毫安。该器件具有两个输出使能,各
控制4的三态输出。
该74F240A和74F241A在功能上等同于
其非-A对应。它们被设计成
降低接地噪声的影响。其它优点注意到
中的功能。
减少I
CC
( 74F241A只)
降低负荷( 74F240A我
IL
= 100A,
74F241A我
IL
= 40A)
TYPE
74F240
74F240A
74F241
74F241A
典型传播延迟
4.3ns
3.8ns
5.0ns
4.5ns
典型电源电流( TOTAL )
37mA
40mA
53mA
32mA
订购信息
订货编号
描述
20引脚塑料DIP
20引脚塑料溶胶
20引脚塑封SSOP II
商用系列
V
CC
= 5V
±
10%, T
AMB
= 0
°
C至+70
°
C
N74F240N , N74F240AN , N74F241N , N74F241AN
N74F240D , N74F240AD , N74F241D , N74F241AD
N74F240DB
PKG DWG #
SOT146-1
SOT163-1
SOT339-1
输入和输出负载和风扇输出表
引脚
数据输入( 74F240 )
伊恩·伊本·
数据输入( 74F240A )
数据输入( 74F241 )
数据输入( 74F241A )
OEA , OEB
输出使能输入(低电平有效) ( 74F240 )
输出使能输入(低电平有效) ( 74F240A )
OEA , OEB
输出使能输入( 74F241 )
输出使能输入( 74F241A )
燕, YBN
数据输出( 74F241 , 74F241A )
描述
74F ( U.L. )
HIGH / LOW
1.0/1.67
1.0/0.167
1.0/2.67
1.0/0.067
1.0/0.33
1.0/0.167
1.0/1.67
1.0/0.067
750/106.7
750/106.7
负载值
HIGH / LOW
20A/1.0mA
20A/100A
20A/1.6mA
20A/40A
20A/0.2mA
20A/100A
20A/1.0mA
20A/40A
15mA/64mA
15mA/64mA
燕, YBN
数据输出( 74F240 , 74F240A )
请注意,以输入和输出负载和扇出表
一( 1.0 )快速机组负荷的定义是: 20μA的高状态, 0.6毫安在低状态。
1991年1月2日
2
853–0355 01345
飞利浦半导体
产品speci fi cation
缓冲器
74F240/74F240A/
74F241/74F241A
引脚配置74F240 / 74F240A
OEA
Ia0
Yb0
Ia1
Yb1
Ia2
Yb2
Ia3
Yb3
1
2
3
4
5
6
7
8
9
20 V
CC
19 OEB
18 YA0
17 IB0
16 Ya1时
15 Ib1的
14 Ya2时
13 Ib2的
IEC / IEEE符号74F240 / 74F240A
1
19
EN1
EN2
18
16
14
12
2
3
5
7
9
2
4
6
8
17
15
2D
1
12 YA3
13
11 IB3
11
GND 10
SF00320
SF00322
逻辑符号74F240 / 74F240A
2
4
6
8
17
15
13
11
逻辑示意图74F240 / 74F240A
Ia0
2
18
Ya0
Ib0
17
3
Yb0
Ia0
1
19
OEA
Ia1
Ia2
Ia3
Ib0
Ib1
IB2 IB3
Ia1
4
16
Ya1
Ib1
15
5
Yb1
Ia2
OEB
YA0 Ya1时Ya2时YA3 YB0 YB1 YB2镱
Ia3
6
14
Ya2
Ib2
13
7
Yb2
8
12
Ya3
Ib3
11
9
Yb3
18
V
CC
= 20 PIN
= GND引脚10
16
14
12
3
5
7
9
OEA
1
OEB
10
SF00321
V
CC
= 20 PIN
= GND引脚10
SF00323
功能表74F240 / 74F240A
输入
OEA
L
L
H
Ia
L
H
X
OEB
L
L
H
Ib
L
H
X
输出
Ya
H
L
Z
Yb
H
L
Z
注释功能表74F240 / 74F240A
H =高电压等级
L =低电压等级
X =无关
Z =高阻抗“关闭”状态
1991年1月2日
3
飞利浦半导体
产品speci fi cation
缓冲器
74F240/74F240A/
74F241/74F241A
引脚配置74F241 / 74F241A
OEA
Ia0
Yb0
Ia1
Yb1
Ia2
Yb2
Ia3
Yb3
GND
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
V
CC
OEB
Ya0
Ib0
Ya1
IEC / IEEE符号74F241 / 74F241A
1
19
EN1
EN2
18
16
14
12
2
3
5
7
9
2
4
6
2D
1
Ib1
Ya2
Ib2
Ya3
Ib3
8
17
15
13
11
SF00324
SF00326
逻辑符号74F241 / 74F241A
2
4
6
8
17
15
13
11
逻辑示意图74F241 / 74F241A
Ia0
2
18
Ya0
Ib0
17
3
Yb0
Ia0
1
19
OEA
IA1 Ia2的
IA3 IB0
IB1 Ib2的
Ib3
Ia1
4
16
Ya1
Ib1
15
5
Yb1
Ia2
OEB
YA0 Ya1时Ya2时YA3 YB0 YB1 YB2镱
Ia3
6
14
Ya2
Ib2
13
7
Yb2
8
12
Ya3
Ib3
11
9
Yb3
18
V
CC
= 20 PIN
= GND引脚10
16
14
12
3
5
7
9
OEA
1
OEB
10
SF00325
V
CC
= 20 PIN
= GND引脚10
SF00327
功能表74F241 / 74F241A
输入
OEA
L
L
H
Ia
L
H
X
OEB
H
H
L
Ib
L
H
X
输出
Ya
L
H
Z
Yb
L
H
Z
注释功能表74F241 / 74F241A
H =高电压等级
L =低电压等级
X =无关
Z =高阻抗“关闭”状态
1991年1月2日
4
飞利浦半导体
产品speci fi cation
缓冲器
74F240/74F240A/
74F241/74F241A
绝对最大额定值
(操作超越极限列于该表中,可能会损害设备的使用寿命。除非另有说明,这些限制是在
工作自由空气的温度范围内。 )
符号
V
CC
V
IN
I
IN
V
OUT
I
OUT
T
AMB
T
英镑
电源电压
输入电压
输入电流
施加电压输出高输出状态
目前适用于输出低输出状态
工作自由空气的温度范围
存储温度范围
参数
等级
-0.5到+7.0
-0.5到+7.0
-30至+5
-0.5到V
CC
128
0至+70
-65到+150
单位
V
V
mA
V
mA
°
C
°
C
推荐工作条件
符号
参数
民
V
CC
V
IH
V
IL
I
Ik
I
OH
I
OL
T
AMB
电源电压
高电平输入电压
低电平输入电压
输入钳位电流
高电平输出电流
低电平输出电流
工作自由空气的温度范围
0
4.5
2.0
0.8
–18
–15
64
+70
范围
喃
5.0
最大
5.5
V
V
V
mA
mA
mA
单位
°
C
1991年1月2日
5
与3态输出74F240 74F241 74F244八路缓冲器/线路驱动器
1988年4月
修订后的2004年1月
74F240 74F241 74F244
八路缓冲器/线路驱动器,具有三态输出
概述
该74F240 , 74F241和74F244的八路缓冲器和线路
设计驱动程序,可以用作内存和地址
驱动器,时钟驱动器和总线化的发射器/ receiv-
它提供了改进的PC机和电路板密度器。
特点
s
三态输出驱动总线或缓冲存储器
地址寄存器
s
输出下沉64毫安( 48毫安密耳)
s
12毫安源电流
s
输入钳位二极管限高速终止的影响
订购代码:
订货编号
74F240SC (注1 )
74F240SJ (注1 )
74F240PC
74F241SC
74F241PC
74F244SC (注1 )
74F244SJ (注1 )
74F244MSA (注1 )
74F244PC
包
数
M20B
M20D
N20A
M20B
N20A
M20B
M20D
MSA20
N20A
包装说明
20引脚小外形集成电路( SOIC ) , JEDEC MS- 013 , 0.300"宽
20引脚小外形封装( SOP ) , EIAJ TYPE II , 5.3毫米宽
20引脚塑料双列直插式封装( PDIP ) , JEDEC MS- 001 , 0.300"宽
20引脚小外形集成电路( SOIC ) , JEDEC MS- 013 , 0.300"宽
20引脚塑料双列直插式封装( PDIP ) , JEDEC MS- 001 , 0.300"宽
20引脚小外形集成电路( SOIC ) , JEDEC MS- 013 , 0.300"宽
20引脚小外形封装( SOP ) , EIAJ TYPE II , 5.3毫米宽
20引脚紧缩小型封装( SSOP ) , JEDEC MO- 150 , 5.3毫米宽
20引脚塑料双列直插式封装( PDIP ) , JEDEC MS- 001 , 0.300"宽
注1 :
在磁带和卷轴可用的设备也。通过附加的后缀字母“X”的订货代码指定。
连接图
74F240
74F241
74F244
2004仙童半导体公司
DS009501
www.fairchildsemi.com
74F240 74F241 74F244
逻辑符号
IEEE / IEC
74F240
IEEE / IEC
74F241
IEEE / IEC
74F244
单位装载/扇出
引脚名称
OE
1
, OE
2
OE
2
I
0
–I
7
I
0
–I
7
描述
三态输出使能输入(低电平有效)
三态输出使能输入(高电平有效)
输入( 74F240 )
输入( 74F241 , 74F244 )
U.L.
HIGH / LOW
1.0/1.667
1.0/1.667
1.0 / 1.667 (注2)
1.0 / 2.667 (注2)
600/106.6 (80)
输入I
IH
/I
IL
输出I
OH
/I
OL
20
A/
1毫安
20
A/
1毫安
20
A/
1毫安
20
A/
1.6毫安
O
0
–O
7
, O
0
–O
7
输出
注2 :
最坏情况74F240启用; 74F241 , 74F244关闭
12毫安/ 64毫安(48 mA)的
真值表
74F240
OE
1
H
L
L
D
1n
X
H
L
O
1n
Z
L
H
74F241
OE
1
H
L
L
D
1n
X
H
L
O
1n
Z
H
L
OE
2
L
H
H
D
2n
X
H
L
O
2n
Z
H
L
OE
2
H
L
L
D
2n
X
H
L
O
2n
Z
L
H
OE
1
H
L
L
D
1n
X
H
L
74F244
O
1n
Z
H
L
OE
2
H
L
L
D
2n
X
H
L
O
2n
Z
H
L
H
=
高电压电平
L
=
低电压电平
X
=
非物质
Z
=
高阻抗
www.fairchildsemi.com
2
74F240 74F241 74F244
物理尺寸
英寸(毫米),除非另有说明
20引脚小外形集成电路( SOIC ) , JEDEC MS- 013 , 0.300"宽
包装数M20B
5
www.fairchildsemi.com