54F 74F192向上向下十年计数器具有独立向上向下钟
1994年11月
54F 74F192
向上向下十进制计数器
具有独立向上向下钟
概述
在' F192是一个上下BCD十年( 8421 )反Sep-
独的正数和倒数时钟的使用和
无论是计数模式的电路同步运行
的输出同步地改变状态与低到
在时钟输入高电平跳变
单独的终端正数和终端倒计时输出
看跌期权用作时钟用于随后的阶段不
额外的逻辑,从而简化了多级计数器的设计Indi-
维杜阿尔预置输入允许该电路被用作一个亲
可编程计数器两者并行加载( PL )和
主复位( MR)输入异步覆盖
钟
特点
Y
保证最低4000V的ESD保护
广告
74F192PC
军事
包
数
N16E
包装说明
16引脚( 0 300广角)模压双列直插式
16引脚的陶瓷双列直插
16引脚( 0 150广角)模压小外形JEDEC
16引脚( 0 300广角)模压小外形EIAJ
16引脚Cerpack
20引脚陶瓷无引线芯片载体C型
54F192DM (注2)
74F192SC (注1 )
74F192SJ (注1 )
54F192FM (注2)
54F192LM (注2)
J16A
M16A
M16D
W16A
E20A
注1
也可在13盘使用后缀设备
e
SCX和SJX
注2
军用级设备与环境和老化处理中使用的后缀
e
DMQB FMQB和LMQB
逻辑符号
连接图
引脚分配
DIP SOIC和Flatpak
引脚分配
对于LCC
TL F 9496-3
IEEE IEC
TL F 9496 - 1
TL F 9496 - 2
TL F 9496-6
TRI- STATE是美国国家半导体公司的注册商标。
C
1995年全国半导体公司
TL F 9496
RRD - B30M75印制在U S A
逻辑图
TL F 9496 - 5
请注意,该图仅用于逻辑操作的理解提供的,不应该被用来估计的传播延迟
3
74F192向上/向下十年计数器具有独立向上/向下时钟
1988年4月
修订后的1999年3月
74F192
向上/向下十年计数器具有独立向上/向下
钟
概述
该74F192是一个升/降的BCD十年( 8421 )计数器。
单独计数和递减计数时钟被使用,
在任一计数模式的电路同步操作。
的输出同步地改变状态与低到
高转换的时钟输入。
单独的终端正数和终端倒计时
输出作为时钟用于后续阶段
无需额外的逻辑,从而简化了多级计数器
设计。个人预置输入允许要使用的电路
作为可编程计数器。无论是并行加载( PL )
和主复位( MR)输入异步覆盖
的时钟。
特点
s
保证最低4000V的ESD保护
订购代码:
订单号
74F192SJ
74F192PC
包装数
M16D
N16E
包装说明
16引脚小外形封装( SOP ) , EIAJ TYPE II , 5.3毫米宽
16引脚塑料双列直插式封装( PDIP ) , JEDEC MS- 001 ,宽0.300
在磁带和卷轴可用的设备也。通过附加的后缀字母“X”的订货代码指定。
逻辑符号
接线图
IEEE / IEC
1999仙童半导体公司
DS009496.prf
www.fairchildsemi.com
74F192
逻辑图
请注意,该图仅用于逻辑操作的理解提供的,不应该被用来估计的传播延迟。
3
www.fairchildsemi.com
74F192向上/向下十年计数器具有独立向上/向下时钟
1988年4月
修订后的2000年9月
74F192
向上/向下十进制计数器
具有独立向上/向下时钟
概述
该74F192是一个升/降的BCD十年( 8421 )计数器。
单独计数和递减计数时钟被使用,
在任一计数模式的电路同步操作。
输出同步改变状态的
低到高的转变上的时钟输入。
单独的终端正数和终端倒计时
输出作为时钟用于后续阶段
无需额外的逻辑,从而简化了多级计数器
设计。个人预置输入允许要使用的电路
作为可编程计数器。无论是并行加载( PL )
和主复位( MR)输入异步覆盖
的时钟。
特点
s
保证最低4000V的ESD保护
订购代码:
订单号
74F192SJ
(注1 )
74F192PC
包装数
M16D
N16E
包装说明
16引脚小外形封装( SOP ) , EIAJ TYPE II , 5.3毫米宽
16引脚塑料双列直插式封装( PDIP ) , JEDEC MS- 001 ,宽0.300
注1 :
在磁带和卷轴没有可用的设备。
逻辑符号
接线图
IEEE / IEC
2000仙童半导体公司
DS009496
www.fairchildsemi.com
74F192
逻辑图
请注意,该图仅用于逻辑操作的理解提供的,不应该被用来估计的传播延迟。
3
www.fairchildsemi.com