54F 74F182超前进位发生器
1994年12月
54F 74F182
超前进位发生器
概述
的“ F182是一种高速进位超前发生器是
通常使用的“ F181或” F381 4位的算术逻辑
单位提供高速超前超过字长
多于四个位
特点
Y
Y
Y
在一组的4提供超前载
个ALU
多层次先行高速运算
在较长的字长
保证最低4000V的ESD保护
广告
74F182PC
军事
包
数
N16E
包装说明
16引脚( 0 300广角)模压双列直插式
16引脚的陶瓷双列直插
16引脚( 0 300广角)模压小外形EIAJ
16引脚Cerpack
20引脚陶瓷无引线芯片载体C型
54F182DM (注2)
74F182SJ (注1 )
54F182FM (注2)
54F182LM (注2)
J16A
M16D
W16A
E20A
注1
也可在13盘使用后缀设备
e
SCX和SJX
注2
军用级设备与环境和老化处理中使用的后缀
e
DMQB FMQB和LMQB
逻辑符号
IEEE IEC
连接图
引脚分配
DIP SOIC和Flatpak
引脚分配
对于LCC
TL F 9492 - 1
TL F 9492 - 2
TL F 9492-6
TL F 9492-3
TRI- STATE是美国国家半导体公司的注册商标。
C
1995年全国半导体公司
TL F 9492
RRD - B30M105印制在U S A
单位荷载扇出
54F 74F
引脚名称
描述
UL
高低
10 20
1 0 14 0
1 0 16 0
10 80
10 80
10 60
10 40
50 33 3
50 33 3
50 33 3
输入I
IH
I
IL
输出I
OH
I
OL
20
mA
b
1 2毫安
20
mA
b
8 4毫安
20
mA
b
9 6毫安
20
mA
b
4 8毫安
20
mA
b
4 8毫安
20
mA
b
3 6毫安
20
mA
b
2 4毫安
b
1毫安20毫安
b
1毫安20毫安
b
1毫安20毫安
C
n
G
0
G
2
G
1
G
3
P
0
P
1
P
2
P
3
C
n
a
x
b
C
n
a
z
G
P
进位输入
卡里生成输入(低电平有效)
卡里生成输入(低电平有效)
卡里生成输入(低电平有效)
进位传送输入(低电平有效)
进位传送输入(低电平有效)
进位传送输入(低电平有效)
进行输出
卡里生成输出(低电平有效)
进位传送输出(低电平有效)
功能说明
在“ F182超前进位发生器接受最多四个
对主动低进传播(P
0
–P
3
),并随身携带
生成(G
0
–G
3
)信号,高电平有效的进位输入
(C
n
),并提供有效的预期高承载(C
n
a
x
C
n
a
y
C
n
a
z
)在四个组二进制加法器的
“ F182还具有主动低进位传播( P)和进位
生成其可用于进一步的水平(G)的输出
的超前进位在输出端提供的逻辑方程
是
C
n
a
x
e
G
0
a
P
0
C
n
C
n
a
y
C
n
a
z
G
P
e
G
1
a
P
1
G
0
a
P
1
P
0
C
n
e
G
2
a
P
2
G
1
a
P
2
P
1
G
0
a
P
2
P
1
P
0
C
n
e
G
3
a
P
3
G
2
a
P
3
P
2
G
1
a
P
3
P
2
P
1
G
0
e
P
2
P
2
P
1
P
0
另外,根据“ F182可以与二进制的ALU中的活性可使用
低电平或高电平输入操作模式的连接
(图1)
到和来自ALU的进位超前gen-
员在这两种情况下相同怀揣被波及BE-
吐温前瞻块的临界转速路径如下
圆圈中的数字有几种可能的布置
对于随身携带的互连,但均达到差不多的
速度的28位ALU形成通过删除最后一个' F181或
’F381
TL F 9492 - 5
16位先行的ALU与图1的32位ALU与波纹进
ALU的可能是' F181或“ F381
2
真值表
输入
C
n
X
L
X
H
X
X
L
X
X
H
X
X
X
L
X
X
X
H
G
0
H
H
L
X
X
H
H
X
L
X
X
X
H
H
X
X
L
X
X
X
X
H
X
X
X
L
H
X
X
X
L
P
0
H
X
X
L
X
H
X
X
X
L
X
X
H
X
X
X
X
L
H
H
H
L
X
X
X
H
H
H
X
L
X
X
X
X
H
H
X
X
L
X
H
X
X
X
L
L
X
H
X
X
X
X
L
L
X
X
H
X
X
X
X
L
X
H
X
X
L
H
H
H
H
L
X
X
X
X
H
H
H
X
L
X
X
H
X
X
X
X
L
L
L
X
H
X
X
X
X
L
L
X
X
H
X
L
H
H
H
H
L
X
X
X
H
X
X
X
X
L
L
L
X
X
X
H
L
G
1
P
1
G
2
P
2
G
3
P
3
C
n
a
x
L
L
H
H
L
L
L
H
H
H
L
L
L
L
H
H
H
H
H
H
H
H
L
L
L
L
H
H
H
H
L
输出
C
n
a
y
C
n
a
z
G
P
H
e
高电压电平
L
e
低电压电平
X
e
非物质
逻辑图
TL F 9492 - 4
请注意,该图仅用于逻辑操作的理解提供的,不应该被用来估计的传播延迟
3
AC电气特性
74F
符号
参数
民
t
PLH
t
PHL
t
PLH
t
PHL
t
PLH
t
PHL
t
PLH
t
PHL
t
PLH
t
PHL
t
PLH
t
PHL
传播延迟
C
n
到C
n
a
x
C
n
a
y
C
n
a
z
传播延迟
P
0
P
1
或P
2
to
C
n
a
x
C
n
a
y
或C
n
a
z
传播延迟
G
0
G
1
或G
2
to
C
n
a
x
C
n
a
y
或C
n
a
z
传播延迟
P
1
P
2
或P
3
至G
传播延迟
G
n
至G
传播延迟
P
n
以P
30
30
25
15
25
15
30
30
30
30
30
25
T
A
E A
25 C
V
CC
E A
5 0V
C
L
e
50 pF的
典型值
66
68
62
37
65
39
79
60
83
57
57
41
最大
85
90
80
50
85
52
10 0
80
10 5
75
75
55
54F
T
A
V
CC
e
米尔
C
L
e
50 pF的
民
30
30
25
10
25
10
30
25
30
25
25
25
最大
12 0
11 0
11 0
70
11 0
70
12 0
10 0
12 0
10 0
10 0
80
74F
T
A
V
CC
e
COM
C
L
e
50 pF的
民
30
30
25
15
25
15
30
30
30
30
30
25
最大
95
10 0
90
60
95
60
11 0
90
11 5
85
85
65
ns
单位
ns
ns
ns
ns
ns
订购信息
设备号被用于形成一个简化采购的代码,其中所述包类型和温度范围内是部分
定义如下
74F
温度范围:家庭
74F
e
广告
54F
e
军事
设备类型
封装代码
P
e
塑料DIP
D
e
陶瓷DIP
F
e
Flatpak
L
e
无引线芯片载体( LCC )
SJ
e
小外形EIAJ SOIC
182
P
C
QB
特殊变化
QB
e
军工级用
环境和老化
处理运管
温度范围
C
e
商用( 0℃至
a
70 C)
M
e
军事(
b
55 ℃
a
125 C)
5
74F182超前进位发生器
1988年4月
修订后的1999年7月
74F182
超前进位发生器
概述
该74F182是一个高速进位超前发生器。它
通常使用与74F181或74F381 4比特arith-
metic逻辑单位在提供高速前瞻
多于四个比特的字长。
特点
s
在一组4个ALU提供了超前进行
s
多层次先行高速运算
在较长的字长
订购代码:
订单号
74F182SJ
74F182PC
包装数
M16D
N16E
包装说明
16引脚小外形封装( SOP ) , EIAJ TYPE II , 5.3毫米宽
16引脚塑料双列直插式封装( PDIP ) , JEDEC MS- 001 ,宽0.300
在磁带和卷轴可用的设备也。通过附加的后缀字母“X”的订货代码指定。
逻辑符号
接线图
1999仙童半导体公司
DS009492
www.fairchildsemi.com
74F182
单位装载/扇出
引脚名称
C
n
G
0
, G
2
G
1
G
3
P
0
, P
1
P
2
P
3
C
N + X
C
N +
G
P
进位输入
卡里生成输入(低电平有效)
卡里生成输入(低电平有效)
卡里生成输入(低电平有效)
进位传送输入(低电平有效)
进位传送输入(低电平有效)
进位传送输入(低电平有效)
进行输出
卡里生成输出(低电平有效)
进位传送输出(低电平有效)
描述
U.L.
HIGH / LOW
1.0/2.0
1.0/14.0
1.0/16.0
1.0/8.0
1.0/8.0
1.0/6.0
1.0/4.0
50/33.3
50/33.3
50/33.3
输入I
IH
/I
IL
输出I
OH
/I
OL
20
A/1.2
mA
20
A/8.4
mA
20
A/9.6
mA
20
A/4.8
mA
20
A/4.8
mA
20
A/3.6
mA
20
A/2.4
mA
1
毫安/ 20毫安
1
毫安/ 20毫安
1
毫安/ 20毫安
功能说明
该74F182超前进位发生器接受最多四个
对主动低进传播(P
0
–P
3
),并随身携带
生成(G
0
–G
3
)信号,高电平有效的进位输入
(C
n
),并提供有效的预期高承载(C
n
+
x
,
C
N +
, C
N +
)跨越四组二进制加法器。该
74F182还具有低有效卡里传播(P)和
卡里生成其可用于进一步的(G)的输出
超前的水平。在所提供的逻辑方程
输出为:
C
N + X
=
G
0
+
P
0
C
n
C
N +
=
G
1
+
P
1
G
0
+
P
1
P
0
C
n
C
N +
=
G
2
+
P
2
G
1
+
P
2
P
1
G
0
+
P
2
P
1
P
0
C
n
G
=
G
3
+
P
3
G
2
+
P
3
P
2
G
1
+
P
3
P
2
P
1
G
0
P
=
P
2
P
2
P
1
P
0
另外, 74F182 ,可以用二进制的ALU在一个使用
低电平或高电平输入操作模式。 CON组
nections (图1) ,以及来自ALU的进位looka-
头发生器是在这两种情况下是相同的。携带有
前瞻块之间的波纹。临界转速路径
下面的圆圈数字。有几种可能的
安排进互连,但都实现
大约相同的速度。一个28位ALU由下降形成
最后74F181和74F381 。
*的ALU可以是74F181或74F381
16位先行的ALU与图1的32位ALU与波纹进
www.fairchildsemi.com
2
74F182
逻辑图
请注意,该图仅用于逻辑操作的理解提供的,不应该被用来估计的传播延迟。
www.fairchildsemi.com
4
飞利浦半导体
产品speci fi cation
先行进位发生器
74F182
特点
提供了在一组4个ALU的进位前瞻
多级前瞻高速算术运算过
长字长度
引脚配置
G1
P1
G0
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
V
CC
P2
G2
Cn
道道通+ X
道道通+ Y
G
道道通+ Z
描述
该74F182是一个高速先行进位发生器。它接受
最多四对低有效的卡里传播( P0,P1, P2,P3)和
携带生成(G0,G1 ,G2,G3 )的信号和一个高有效的卡里
输入(CN ),并提供预期的高有效执行(CN + X ,道道通+ Y,
道道通+ Z)跨越四组二进制加法器。该74F182也有
有源低进位传送( P)卡里生成( G)输出,其
可用于先行的进一步水平。
在输出端提供的逻辑方程是:
CN + X = G0 + P0Cn
CN + Y = G1 + P1G0 + P1P0Cn
CN + Z = G2 + P2G1 + P2P1G0 + P2P1P0Cn
G = G3 + P3G2 + P3P2G1 + P3P2P1G0
P = P3P2P1P0
该74F182也可以与二进制的ALU在一个低有效的使用或
有源高输入操作模式。的连接,并从
ALU的进位先行发生器是在这两种情况下是相同的。
P0
G3
P3
P
GND
SF00725
TYPE
74F182
典型
传播
延迟
5.0ns
典型
电源电流
(总)
21mA
订购信息
订货编号
描述
16引脚塑料DIP
16引脚塑料SO
商用系列
V
CC
= 5V
±10%,
T
AMB
= 0 ° C至+ 70°C
N74F182N
N74F182D
输入和输出负载和扇出表
引脚
Cn
G0, G2
G1
G3
P0, P1
P2
P3
道道通+ X -CN + Z
G
P
进位输入
卡里生成输入(低电平有效)
卡里生成输入(低电平有效)
卡里生成输入(低电平有效)
进位传送输入(低电平有效)
进位传送输入(低电平有效)
进位传送输入(低电平有效)
进行输出
卡里生成输出(低电平有效)
进位传送输出(低电平有效)
描述
74FAST ( U.L. ) HIGH / LOW
2.5/2.0
2.5/14.0
2.5/16.0
2.5/8.0
2.5/8.0
2.5/6.0
2.5/4.0
50/33
50/33
50/33
负载值高/低
50A/1.2mA
50A/8.4mA
50A/9.6mA
50A/4.8mA
50A/4.8mA
50A/3.6mA
50A/2.4mA
1.0mA/20mA
1.0mA/20mA
1.0mA/20mA
注意:
一( 1.0 )快速机组负荷的定义是: 20μA的高状态, 0.6毫安在低状态。
1991年04月15日
2
853–1161 02162
飞利浦半导体
产品speci fi cation
先行进位发生器
74F182
应用
Cn
ALU * G
P
A,B
C18
Cn
Cn+4
ALU * G
P
Cn
ALU * G
P
Cn
Cn+4
ALU * G
P
Cn
ALU * G
P
Cn
ALU * G
P
Cn
Cn+4
ALU *
Cn
Cn+4
ALU *
COUT
(C32)
F
P0 G0 G1 P1 P2 P3 G2 G3
G
C
IN
Cn
74F182
P
道道通+ Z
Cn
74F182
P0 G0 G1 P1 P2 P3 G2 G3
G
P
道道通+ Z
道道通+ X
道道通+ Y
道道通+ X
道道通+ Y
SF00728
图1. 32位ALU与脉动进位之间的16位预读的ALU ( *个ALU可以是74F181和74F381 )
绝对最大额定值
(操作超越极限列于该表中,可能会损害设备的使用寿命。
除非另有说明,这些限制在工作自由空气的温度范围内。 )
符号
V
CC
V
IN
I
IN
V
OUT
I
OUT
T
AMB
T
英镑
电源电压
输入电压
输入电流
施加电压输出高输出状态
目前适用于输出低输出状态
工作自由空气的温度范围内
存储温度范围
参数
等级
-0.5到+7.0
-0.5到+7.0
-30至+5
-0.5到V
CC
40
0至+70
-65到+150
单位
V
V
mA
V
mA
°C
°C
推荐工作条件
范围
符号
V
CC
V
IH
V
IL
I
IK
I
OH
I
OL
T
AMB
电源电压
高电平输入电压
低电平输入电压
输入钳位电流
高电平输出电流
低电平输出电流
工作自由空气的温度范围内
0
参数
民
4.5
2.0
0.8
–18
–1
20
70
喃
5.0
最大
5.5
单位
V
V
V
mA
mA
mA
°C
1991年04月15日
5
飞利浦半导体
产品speci fi cation
先行进位发生器
74F182
DC电气特性
(在推荐工作的自由空气的温度范围内,除非另有说明。 )
符号
参数
测试条件
1
V
CC
=最小,V
IL
=最大,
V
IH
=分钟
V
CC
=最小,V
IL
=最大,
V
IH
=分钟
V
CC
=最小,我
I
= I
IK
V
CC
=最大,V
I
= 7.0V
V
CC
=最大,V
I
= 2.7V
Cn
G0, G2
G1
I
IL
低电平输入电流
G3中, P0,P1
P2
P3
I
OS
I
CC
输出短路电流
3
电源电流(总)
I
CCH
I
CCL
V
CC
=最大
V
CC
=最大
–60
18
24
V
CC
=最大,V
I
= 0.5V
范围
民
典型值
2
最大
单位
V
3.4
0.30
0.30
–0.73
0.50
0.50
–1.2
250
250
–1.2
–8.4
–9.6
–4.8
–3.6
–2.4
–150
28
36
V
V
V
V
A
A
mA
mA
mA
mA
mA
mA
mA
mA
mA
V
OH
高电平输出电压
I
OH
=最大
±
10%V
CC
±
5%V
CC
±
10%V
CC
±
5%V
CC
2.5
2.7
V
OL
V
IK
I
I
I
IH
低电平输出电压
输入钳位电压
输入电流在最大输入电压
高层次的输入电流
I
OL
=最大
注意事项:
1.对于显示为MIN和MAX的条件下,使用推荐的工作条件下指定适用的类型适当的值。
2.所有典型值是在V
CC
= 5V ,T
AMB
= 25°C.
3.不能有多于一个的输出应在同一时间被短路。为了测试我
OS
中,使用高速测试装置和/或采样和保持的
技术是优选的,以便最小化内部加热和更准确地反映工作值。否则,长时间短路
高输出可提高芯片的温度远高于正常,从而造成的无效读数等参数的测试。在任何
参数测试序列,我
OS
试验应在最后完成。
AC电气特性
范围
TEST
条件
V
CC
= +5.0V
T
AMB
= +25°C
C
L
= 50pF的
R
L
= 500
民
t
PLH
t
PHL
t
PLH
t
PHL
t
PLH
t
PHL
t
PLH
t
PHL
t
PLH
t
PHL
t
PLH
t
PHL
传播延迟
CN到Cn + X ,CN + Y ,CN + Z
传播延迟
P0,P1 ,P2的至Cn +的x,道道+ Y ,道道+ Z
传播延迟
G0,G1, G2或至Cn +的x,道道+ Y ,道道+ Z
传播延迟
P1,P2或P3至G
传播延迟
GN至G
传播延迟
PN为P
波形2
波形1
波形1
波形2
波形2
波形2
2.5
2.5
2.0
1.5
1.5
1.5
2.0
3.0
1.5
3.0
1.5
2.5
典型值
5.0
5.0
5.0
3.5
4.0
3.0
7.0
5.0
5.0
5.0
3.5
4.0
最大
8.0
7.5
7.0
5.0
7.5
5.0
10.0
7.0
7.0
7.0
6.0
6.0
V
CC
= +5.0V
±
10%
T
AMB
= 0 ° C至+ 70°C
C
L
= 50pF的
R
L
= 500
民
2.5
2.5
1.5
1.5
1.5
1.5
1.5
2.5
1.5
2.5
1.5
2.5
最大
8.5
8.5
8.0
6.0
8.5
5.5
11.0
8.0
7.5
8.0
7.5
6.5
ns
ns
ns
ns
ns
ns
符号
参数
单位
1991年04月15日
6
54F 74F182超前进位发生器
1994年12月
54F 74F182
超前进位发生器
概述
的“ F182是一种高速进位超前发生器是
通常使用的“ F181或” F381 4位的算术逻辑
单位提供高速超前超过字长
多于四个位
特点
Y
Y
Y
在一组的4提供超前载
个ALU
多层次先行高速运算
在较长的字长
保证最低4000V的ESD保护
广告
74F182PC
军事
包
数
N16E
包装说明
16引脚( 0 300广角)模压双列直插式
16引脚的陶瓷双列直插
16引脚( 0 300广角)模压小外形EIAJ
16引脚Cerpack
20引脚陶瓷无引线芯片载体C型
54F182DM (注2)
74F182SJ (注1 )
54F182FM (注2)
54F182LM (注2)
J16A
M16D
W16A
E20A
注1
也可在13盘使用后缀设备
e
SCX和SJX
注2
军用级设备与环境和老化处理中使用的后缀
e
DMQB FMQB和LMQB
逻辑符号
IEEE IEC
连接图
引脚分配
DIP SOIC和Flatpak
引脚分配
对于LCC
TL F 9492 - 1
TL F 9492 - 2
TL F 9492-6
TL F 9492-3
TRI- STATE是美国国家半导体公司的注册商标。
C
1995年全国半导体公司
TL F 9492
RRD - B30M105印制在U S A
单位荷载扇出
54F 74F
引脚名称
描述
UL
高低
10 20
1 0 14 0
1 0 16 0
10 80
10 80
10 60
10 40
50 33 3
50 33 3
50 33 3
输入I
IH
I
IL
输出I
OH
I
OL
20
mA
b
1 2毫安
20
mA
b
8 4毫安
20
mA
b
9 6毫安
20
mA
b
4 8毫安
20
mA
b
4 8毫安
20
mA
b
3 6毫安
20
mA
b
2 4毫安
b
1毫安20毫安
b
1毫安20毫安
b
1毫安20毫安
C
n
G
0
G
2
G
1
G
3
P
0
P
1
P
2
P
3
C
n
a
x
b
C
n
a
z
G
P
进位输入
卡里生成输入(低电平有效)
卡里生成输入(低电平有效)
卡里生成输入(低电平有效)
进位传送输入(低电平有效)
进位传送输入(低电平有效)
进位传送输入(低电平有效)
进行输出
卡里生成输出(低电平有效)
进位传送输出(低电平有效)
功能说明
在“ F182超前进位发生器接受最多四个
对主动低进传播(P
0
–P
3
),并随身携带
生成(G
0
–G
3
)信号,高电平有效的进位输入
(C
n
),并提供有效的预期高承载(C
n
a
x
C
n
a
y
C
n
a
z
)在四个组二进制加法器的
“ F182还具有主动低进位传播( P)和进位
生成其可用于进一步的水平(G)的输出
的超前进位在输出端提供的逻辑方程
是
C
n
a
x
e
G
0
a
P
0
C
n
C
n
a
y
C
n
a
z
G
P
e
G
1
a
P
1
G
0
a
P
1
P
0
C
n
e
G
2
a
P
2
G
1
a
P
2
P
1
G
0
a
P
2
P
1
P
0
C
n
e
G
3
a
P
3
G
2
a
P
3
P
2
G
1
a
P
3
P
2
P
1
G
0
e
P
2
P
2
P
1
P
0
另外,根据“ F182可以与二进制的ALU中的活性可使用
低电平或高电平输入操作模式的连接
(图1)
到和来自ALU的进位超前gen-
员在这两种情况下相同怀揣被波及BE-
吐温前瞻块的临界转速路径如下
圆圈中的数字有几种可能的布置
对于随身携带的互连,但均达到差不多的
速度的28位ALU形成通过删除最后一个' F181或
’F381
TL F 9492 - 5
16位先行的ALU与图1的32位ALU与波纹进
ALU的可能是' F181或“ F381
2
真值表
输入
C
n
X
L
X
H
X
X
L
X
X
H
X
X
X
L
X
X
X
H
G
0
H
H
L
X
X
H
H
X
L
X
X
X
H
H
X
X
L
X
X
X
X
H
X
X
X
L
H
X
X
X
L
P
0
H
X
X
L
X
H
X
X
X
L
X
X
H
X
X
X
X
L
H
H
H
L
X
X
X
H
H
H
X
L
X
X
X
X
H
H
X
X
L
X
H
X
X
X
L
L
X
H
X
X
X
X
L
L
X
X
H
X
X
X
X
L
X
H
X
X
L
H
H
H
H
L
X
X
X
X
H
H
H
X
L
X
X
H
X
X
X
X
L
L
L
X
H
X
X
X
X
L
L
X
X
H
X
L
H
H
H
H
L
X
X
X
H
X
X
X
X
L
L
L
X
X
X
H
L
G
1
P
1
G
2
P
2
G
3
P
3
C
n
a
x
L
L
H
H
L
L
L
H
H
H
L
L
L
L
H
H
H
H
H
H
H
H
L
L
L
L
H
H
H
H
L
输出
C
n
a
y
C
n
a
z
G
P
H
e
高电压电平
L
e
低电压电平
X
e
非物质
逻辑图
TL F 9492 - 4
请注意,该图仅用于逻辑操作的理解提供的,不应该被用来估计的传播延迟
3
AC电气特性
74F
符号
参数
民
t
PLH
t
PHL
t
PLH
t
PHL
t
PLH
t
PHL
t
PLH
t
PHL
t
PLH
t
PHL
t
PLH
t
PHL
传播延迟
C
n
到C
n
a
x
C
n
a
y
C
n
a
z
传播延迟
P
0
P
1
或P
2
to
C
n
a
x
C
n
a
y
或C
n
a
z
传播延迟
G
0
G
1
或G
2
to
C
n
a
x
C
n
a
y
或C
n
a
z
传播延迟
P
1
P
2
或P
3
至G
传播延迟
G
n
至G
传播延迟
P
n
以P
30
30
25
15
25
15
30
30
30
30
30
25
T
A
E A
25 C
V
CC
E A
5 0V
C
L
e
50 pF的
典型值
66
68
62
37
65
39
79
60
83
57
57
41
最大
85
90
80
50
85
52
10 0
80
10 5
75
75
55
54F
T
A
V
CC
e
米尔
C
L
e
50 pF的
民
30
30
25
10
25
10
30
25
30
25
25
25
最大
12 0
11 0
11 0
70
11 0
70
12 0
10 0
12 0
10 0
10 0
80
74F
T
A
V
CC
e
COM
C
L
e
50 pF的
民
30
30
25
15
25
15
30
30
30
30
30
25
最大
95
10 0
90
60
95
60
11 0
90
11 5
85
85
65
ns
单位
ns
ns
ns
ns
ns
订购信息
设备号被用于形成一个简化采购的代码,其中所述包类型和温度范围内是部分
定义如下
74F
温度范围:家庭
74F
e
广告
54F
e
军事
设备类型
封装代码
P
e
塑料DIP
D
e
陶瓷DIP
F
e
Flatpak
L
e
无引线芯片载体( LCC )
SJ
e
小外形EIAJ SOIC
182
P
C
QB
特殊变化
QB
e
军工级用
环境和老化
处理运管
温度范围
C
e
商用( 0℃至
a
70 C)
M
e
军事(
b
55 ℃
a
125 C)
5