SN74AVCAH164245
16位双电源总线收发器
可配置电压转换和3态输出
www.ti.com
SCES396A - 2002年7月 - 修订2005年6月
特点
德州仪器Widebus会员
家庭
DOC 电路动态地改变输出
阻抗,导致降噪
无速度下降
动态驱动能力相当于
标准输出,我
OH
我
OL
of
±24
mA
在2.5 V V
CC
控制输入V
IH
/V
IL
各级引用
到V
CCA
电压
如果任V
CC
输入为GND ,两个端口都在
高阻抗状态
过压容限输入/输出允许
混合电压模式数据通信
I
关闭
支持部分掉电模式
手术
完全可配置的双导轨设计允许
每个端口工作在全1.4 V至
3.6 V电源电压范围
在总线保持数据输入消除极品
外部上拉/下拉电阻
闭锁性能超过100mA的每
JESD 78 , II类
ESD保护超过JESD 22
- 2000 -V人体模型( A114 -A )
- 200 -V机型号( A115 -A )
- 1000 -V带电器件模型( C101 )
描述/订购信息
这16位(双八进制)同相总线收发器采用两个独立的可配置电源轨。该
端口被设计为跟踪V
CCA
. V
CCA
接受来自1.4V的任何电源电压为3.6 V的B端口被设计为
轨道V
建行
. V
建行
接受1.4 V至3.6 V.任何电源电压这使得通用低电压
任何1.5 V, 1.8 V, 2.5 V和3.3 V电压节点之间的双向转换。
该SN74AVCAH164245被设计为数据总线之间的异步通信。该装置
根据在逻辑电平传输的数据从A总线B总线或从B总线到A总线,
方向控制( DIR )输入。输出使能(OE)输入可用于禁止输出使总线是
有效隔离。
该SN74AVCAH164245被设计成使得所述控制销( 1DIR , 2DIR , 10E,和2OE )由V供给
CCA
.
有源总线保持电路被设置在有效的逻辑电平,以保持未使用的或浮动的数据输入。使用上拉或
下拉电阻与总线保持电路,不建议。
为了确保上电或断电高阻抗状态, OE应当连接到V
CCA
通过上拉
电阻器;该电阻的最小值由驾驶员的电流吸收能力来确定。
这个装置是用我的部分掉电应用完全指定
关闭
。在我
关闭
电路禁止输出,
防止有害的电流回流通过该装置,当它被断电。如果任V
CC
输入是在GND ,
然后两个端口都处于高阻抗状态。
订购信息
T
A
TSSOP - DGG
-40 ° C至85°C
TVSOP - DGV
VFBGA - GQL
(1)
包
(1)
磁带和卷轴
磁带和卷轴
磁带和卷轴
订购型号
SN74AVCAH164245GR
SN74AVCAH164245VR
SN74AVCAH164245KR
顶部端标记
AVCAH164245
WAH4245
WAH4245
包装图纸,标准包装数量,热数据,符号和PCB设计指南可在
www.ti.com/sc/package 。
请注意,一个重要的通知有关可用性,标准保修,并在得克萨斯州的关键应用程序使用
仪器的半导体产品和免责条款及其出现在此数据表的末尾。
Widebus , DOC是德州仪器的商标。
PRODUCTION数据信息为出版日期。
产品符合占德州条款规范
仪器标准保修。生产加工过程中不
不一定包括所有参数进行测试。
版权所有2002-2005 ,德州仪器
SN74AVCAH164245
16位双电源总线收发器
可配置电压转换和3态输出
SCES396A - 2002年7月 - 修订2005年6月
www.ti.com
端子分配
DGG或DGV包装
( TOP VIEW )
1DIR
1B1
1B2
GND
1B3
1B4
V
建行
1B5
1B6
GND
1B7
1B8
2B1
2B2
GND
2B3
2B4
V
建行
2B5
2B6
GND
2B7
2B8
2DIR
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
1OE
1A1
1A2
GND
1A3
1A4
V
CCA
1A5
1A6
GND
1A7
1A8
2A1
2A2
GND
2A3
2A4
V
CCA
2A5
2A6
GND
2A7
2A8
2OE
2
www.ti.com
SN74AVCAH164245
16位双电源总线收发器
可配置电压转换和3态输出
SCES396A - 2002年7月 - 修订2005年6月
GQL包装
( TOP VIEW )
1
A
B
C
D
E
F
G
H
J
K
2
3
4
5
6
端子分配
(1)
1
A
B
C
D
E
F
G
H
J
K
(1)
1DIR
1B2
1B4
1B6
1B8
2B1
2B3
2B5
2B7
2DIR
2
NC
1B1
1B3
1B5
1B7
2B2
2B4
2B6
2B8
NC
GND
V
建行
GND
NC
GND
V
CCA
GND
NC
3
NC
GND
V
建行
GND
4
NC
GND
V
CCA
GND
5
NC
1A1
1A3
1A5
1A7
2A2
2A4
2A6
2A8
NC
6
1OE
1A2
1A4
1A6
1A8
2A1
2A3
2A5
2A7
2OE
NC - 无内部连接
功能表
(每一个8位的部分)
输入
OE
L
L
H
DIR
L
H
X
手术
B数据到总线
数据到B总线
隔离
3
SN74AVCAH164245
16位双电源总线收发器
可配置电压转换和3态输出
SCES396A - 2002年7月 - 修订2005年6月
www.ti.com
逻辑图(正逻辑)
1DIR
1
2DIR
48
24
1OE
25
2OE
1A1
47
2A1
36
2
1B1
13
2B1
七其他渠道
显示引脚数都为DGG和DGV包。
七其他渠道
绝对最大额定值
(1)
在工作自由空气的温度范围内(除非另有说明)
民
V
CCA
V
建行
V
I
电源电压范围
I / O端口(A口)
输入电压范围
(2)
I / O端口( B端口)
控制输入
V
O
V
O
I
IK
I
OK
I
O
电压范围应用于任何输出的高阻抗或
电源关闭状态
(2)
电压范围应用于任何输出的高或低的状态
(2) (3)
输入钳位电流
输出钳位电流
连续输出电流
连续电流通过V
CCA
, V
建行
或GND
DGG包装
θ
JA
T
英镑
(1)
(2)
(3)
(4)
封装的热阻抗
(4)
存储温度范围
DGV包
GQL包装
–65
一个端口
B端口
一个端口
B端口
V
I
& LT ; 0
V
O
& LT ; 0
–0.5
–0.5
–0.5
–0.5
–0.5
–0.5
–0.5
–0.5
最大
4.6
4.6
4.6
4.6
4.6
4.6
V
CCA
+ 0.5
V
建行
+ 0.5
–50
–50
±50
±100
70
58
28
150
°C
° C / W
V
V
mA
mA
mA
mA
V
单位
V
超越那些在"absolute最大ratings"上市的强调可能会造成永久性损坏设备。这些压力额定值
只,而根据"recommended操作指示的装置,在这些或超出任何其他条件的功能操作
conditions"是不是暗示。暴露于长时间处于最大绝对额定情况下会影响器件的可靠性。
如果输入和输出电流额定值是所观察到的输入和输出负电压额定值可能被超过。
输出正电压等级可以超过高达4.6V的最大如果输出电流额定值是观察。
封装的热阻抗的计算按照JESD 51-7 。
4
www.ti.com
SN74AVCAH164245
16位双电源总线收发器
可配置电压转换和3态输出
SCES396A - 2002年7月 - 修订2005年6月
推荐工作条件
(1) (2) (3)
V
CCI
V
CCA
V
建行
V
IH
电源电压
电源电压
1.4 V至1.95 V
高电平输入电压
数据输入
1.95 V至2.7 V
2.7 V至3.6 V
1.4 V至1.95 V
V
IL
低电平输入电压
数据输入
1.95 V至2.7 V
2.7 V至3.6 V
1.4 V至1.95 V
V
IH
高电平输入电压
控制输入
(参考V
CCA
)
1.95 V至2.7 V
2.7 V至3.6 V
1.4 V至1.95 V
V
IL
V
I
V
O
低电平输入电压
输入电压
输出电压
活动状态
3-state
1.4 V至1.6 V
I
OH
高电平输出电流
1.65 V至1.95 V
2.3 V至2.7 V
3 V至3.6 V
1.4 V至1.6 V
I
OL
低电平输出电流
1.65 V至1.95 V
2.3 V至2.7 V
3 V至3.6 V
ΔT/ ΔV
T
A
(1)
(2)
(3)
输入过渡上升或下降速率
工作自由空气的温度
–40
控制输入
(参考V
CCA
)
1.95 V至2.7 V
2.7 V至3.6 V
0
0
0
V
CCA
× 0.65
1.7
2
V
CCA
× 0.35
0.7
0.8
3.6
V
CCO
3.6
–2
–4
–8
–12
2
4
8
12
5
85
NS / V
°C
mA
mA
V
V
V
V
V
CCO
民
1.4
1.4
V
CCI
× 0.65
1.7
2
V
CCI
× 0.35
0.7
0.8
V
V
最大
3.6
3.6
单位
V
V
V
CCI
是V
CC
与该数据输入端口相关联。
V
CCO
是V
CC
与所述输出端口相关联。
该器件的所有未使用的数据输入必须在V举行
CCI
或GND,以确保器件正常工作。请参阅TI申请报告,
慢或浮动CMOS输入的影响,
文献编号SCBA004 。
5
SN74AVCAH164245
16位双电源总线收发器
可配置电压转换和3态输出
www.ti.com
SCES396A - 2002年7月 - 修订2005年6月
特点
德州仪器Widebus会员
家庭
DOC 电路动态地改变输出
阻抗,导致降噪
无速度下降
动态驱动能力相当于
标准输出,我
OH
我
OL
of
±24
mA
在2.5 V V
CC
控制输入V
IH
/V
IL
各级引用
到V
CCA
电压
如果任V
CC
输入为GND ,两个端口都在
高阻抗状态
过压容限输入/输出允许
混合电压模式数据通信
I
关闭
支持部分掉电模式
手术
完全可配置的双导轨设计允许
每个端口工作在全1.4 V至
3.6 V电源电压范围
在总线保持数据输入消除极品
外部上拉/下拉电阻
闭锁性能超过100mA的每
JESD 78 , II类
ESD保护超过JESD 22
- 2000 -V人体模型( A114 -A )
- 200 -V机型号( A115 -A )
- 1000 -V带电器件模型( C101 )
描述/订购信息
这16位(双八进制)同相总线收发器采用两个独立的可配置电源轨。该
端口被设计为跟踪V
CCA
. V
CCA
接受来自1.4V的任何电源电压为3.6 V的B端口被设计为
轨道V
建行
. V
建行
接受1.4 V至3.6 V.任何电源电压这使得通用低电压
任何1.5 V, 1.8 V, 2.5 V和3.3 V电压节点之间的双向转换。
该SN74AVCAH164245被设计为数据总线之间的异步通信。该装置
根据在逻辑电平传输的数据从A总线B总线或从B总线到A总线,
方向控制( DIR )输入。输出使能(OE)输入可用于禁止输出使总线是
有效隔离。
该SN74AVCAH164245被设计成使得所述控制销( 1DIR , 2DIR , 10E,和2OE )由V供给
CCA
.
有源总线保持电路被设置在有效的逻辑电平,以保持未使用的或浮动的数据输入。使用上拉或
下拉电阻与总线保持电路,不建议。
为了确保上电或断电高阻抗状态, OE应当连接到V
CCA
通过上拉
电阻器;该电阻的最小值由驾驶员的电流吸收能力来确定。
这个装置是用我的部分掉电应用完全指定
关闭
。在我
关闭
电路禁止输出,
防止有害的电流回流通过该装置,当它被断电。如果任V
CC
输入是在GND ,
然后两个端口都处于高阻抗状态。
订购信息
T
A
TSSOP - DGG
-40 ° C至85°C
TVSOP - DGV
VFBGA - GQL
(1)
包
(1)
磁带和卷轴
磁带和卷轴
磁带和卷轴
订购型号
SN74AVCAH164245GR
SN74AVCAH164245VR
SN74AVCAH164245KR
顶部端标记
AVCAH164245
WAH4245
WAH4245
包装图纸,标准包装数量,热数据,符号和PCB设计指南可在
www.ti.com/sc/package 。
请注意,一个重要的通知有关可用性,标准保修,并在得克萨斯州的关键应用程序使用
仪器的半导体产品和免责条款及其出现在此数据表的末尾。
Widebus , DOC是德州仪器的商标。
PRODUCTION数据信息为出版日期。
产品符合占德州条款规范
仪器标准保修。生产加工过程中不
不一定包括所有参数进行测试。
版权所有2002-2005 ,德州仪器
SN74AVCAH164245
16位双电源总线收发器
可配置电压转换和3态输出
SCES396A - 2002年7月 - 修订2005年6月
www.ti.com
端子分配
DGG或DGV包装
( TOP VIEW )
1DIR
1B1
1B2
GND
1B3
1B4
V
建行
1B5
1B6
GND
1B7
1B8
2B1
2B2
GND
2B3
2B4
V
建行
2B5
2B6
GND
2B7
2B8
2DIR
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
1OE
1A1
1A2
GND
1A3
1A4
V
CCA
1A5
1A6
GND
1A7
1A8
2A1
2A2
GND
2A3
2A4
V
CCA
2A5
2A6
GND
2A7
2A8
2OE
2
www.ti.com
SN74AVCAH164245
16位双电源总线收发器
可配置电压转换和3态输出
SCES396A - 2002年7月 - 修订2005年6月
GQL包装
( TOP VIEW )
1
A
B
C
D
E
F
G
H
J
K
2
3
4
5
6
端子分配
(1)
1
A
B
C
D
E
F
G
H
J
K
(1)
1DIR
1B2
1B4
1B6
1B8
2B1
2B3
2B5
2B7
2DIR
2
NC
1B1
1B3
1B5
1B7
2B2
2B4
2B6
2B8
NC
GND
V
建行
GND
NC
GND
V
CCA
GND
NC
3
NC
GND
V
建行
GND
4
NC
GND
V
CCA
GND
5
NC
1A1
1A3
1A5
1A7
2A2
2A4
2A6
2A8
NC
6
1OE
1A2
1A4
1A6
1A8
2A1
2A3
2A5
2A7
2OE
NC - 无内部连接
功能表
(每一个8位的部分)
输入
OE
L
L
H
DIR
L
H
X
手术
B数据到总线
数据到B总线
隔离
3
SN74AVCAH164245
16位双电源总线收发器
可配置电压转换和3态输出
SCES396A - 2002年7月 - 修订2005年6月
www.ti.com
逻辑图(正逻辑)
1DIR
1
2DIR
48
24
1OE
25
2OE
1A1
47
2A1
36
2
1B1
13
2B1
七其他渠道
显示引脚数都为DGG和DGV包。
七其他渠道
绝对最大额定值
(1)
在工作自由空气的温度范围内(除非另有说明)
民
V
CCA
V
建行
V
I
电源电压范围
I / O端口(A口)
输入电压范围
(2)
I / O端口( B端口)
控制输入
V
O
V
O
I
IK
I
OK
I
O
电压范围应用于任何输出的高阻抗或
电源关闭状态
(2)
电压范围应用于任何输出的高或低的状态
(2) (3)
输入钳位电流
输出钳位电流
连续输出电流
连续电流通过V
CCA
, V
建行
或GND
DGG包装
θ
JA
T
英镑
(1)
(2)
(3)
(4)
封装的热阻抗
(4)
存储温度范围
DGV包
GQL包装
–65
一个端口
B端口
一个端口
B端口
V
I
& LT ; 0
V
O
& LT ; 0
–0.5
–0.5
–0.5
–0.5
–0.5
–0.5
–0.5
–0.5
最大
4.6
4.6
4.6
4.6
4.6
4.6
V
CCA
+ 0.5
V
建行
+ 0.5
–50
–50
±50
±100
70
58
28
150
°C
° C / W
V
V
mA
mA
mA
mA
V
单位
V
超越那些在"absolute最大ratings"上市的强调可能会造成永久性损坏设备。这些压力额定值
只,而根据"recommended操作指示的装置,在这些或超出任何其他条件的功能操作
conditions"是不是暗示。暴露于长时间处于最大绝对额定情况下会影响器件的可靠性。
如果输入和输出电流额定值是所观察到的输入和输出负电压额定值可能被超过。
输出正电压等级可以超过高达4.6V的最大如果输出电流额定值是观察。
封装的热阻抗的计算按照JESD 51-7 。
4
www.ti.com
SN74AVCAH164245
16位双电源总线收发器
可配置电压转换和3态输出
SCES396A - 2002年7月 - 修订2005年6月
推荐工作条件
(1) (2) (3)
V
CCI
V
CCA
V
建行
V
IH
电源电压
电源电压
1.4 V至1.95 V
高电平输入电压
数据输入
1.95 V至2.7 V
2.7 V至3.6 V
1.4 V至1.95 V
V
IL
低电平输入电压
数据输入
1.95 V至2.7 V
2.7 V至3.6 V
1.4 V至1.95 V
V
IH
高电平输入电压
控制输入
(参考V
CCA
)
1.95 V至2.7 V
2.7 V至3.6 V
1.4 V至1.95 V
V
IL
V
I
V
O
低电平输入电压
输入电压
输出电压
活动状态
3-state
1.4 V至1.6 V
I
OH
高电平输出电流
1.65 V至1.95 V
2.3 V至2.7 V
3 V至3.6 V
1.4 V至1.6 V
I
OL
低电平输出电流
1.65 V至1.95 V
2.3 V至2.7 V
3 V至3.6 V
ΔT/ ΔV
T
A
(1)
(2)
(3)
输入过渡上升或下降速率
工作自由空气的温度
–40
控制输入
(参考V
CCA
)
1.95 V至2.7 V
2.7 V至3.6 V
0
0
0
V
CCA
× 0.65
1.7
2
V
CCA
× 0.35
0.7
0.8
3.6
V
CCO
3.6
–2
–4
–8
–12
2
4
8
12
5
85
NS / V
°C
mA
mA
V
V
V
V
V
CCO
民
1.4
1.4
V
CCI
× 0.65
1.7
2
V
CCI
× 0.35
0.7
0.8
V
V
最大
3.6
3.6
单位
V
V
V
CCI
是V
CC
与该数据输入端口相关联。
V
CCO
是V
CC
与所述输出端口相关联。
该器件的所有未使用的数据输入必须在V举行
CCI
或GND,以确保器件正常工作。请参阅TI申请报告,
慢或浮动CMOS输入的影响,
文献编号SCBA004 。
5
SN74AVCAH164245
16位双电源总线收发器
可配置电压转换和3态输出
www.ti.com
SCES396A - 2002年7月 - 修订2005年6月
特点
德州仪器Widebus会员
家庭
DOC 电路动态地改变输出
阻抗,导致降噪
无速度下降
动态驱动能力相当于
标准输出,我
OH
我
OL
of
±24
mA
在2.5 V V
CC
控制输入V
IH
/V
IL
各级引用
到V
CCA
电压
如果任V
CC
输入为GND ,两个端口都在
高阻抗状态
过压容限输入/输出允许
混合电压模式数据通信
I
关闭
支持部分掉电模式
手术
完全可配置的双导轨设计允许
每个端口工作在全1.4 V至
3.6 V电源电压范围
在总线保持数据输入消除极品
外部上拉/下拉电阻
闭锁性能超过100mA的每
JESD 78 , II类
ESD保护超过JESD 22
- 2000 -V人体模型( A114 -A )
- 200 -V机型号( A115 -A )
- 1000 -V带电器件模型( C101 )
描述/订购信息
这16位(双八进制)同相总线收发器采用两个独立的可配置电源轨。该
端口被设计为跟踪V
CCA
. V
CCA
接受来自1.4V的任何电源电压为3.6 V的B端口被设计为
轨道V
建行
. V
建行
接受1.4 V至3.6 V.任何电源电压这使得通用低电压
任何1.5 V, 1.8 V, 2.5 V和3.3 V电压节点之间的双向转换。
该SN74AVCAH164245被设计为数据总线之间的异步通信。该装置
根据在逻辑电平传输的数据从A总线B总线或从B总线到A总线,
方向控制( DIR )输入。输出使能(OE)输入可用于禁止输出使总线是
有效隔离。
该SN74AVCAH164245被设计成使得所述控制销( 1DIR , 2DIR , 10E,和2OE )由V供给
CCA
.
有源总线保持电路被设置在有效的逻辑电平,以保持未使用的或浮动的数据输入。使用上拉或
下拉电阻与总线保持电路,不建议。
为了确保上电或断电高阻抗状态, OE应当连接到V
CCA
通过上拉
电阻器;该电阻的最小值由驾驶员的电流吸收能力来确定。
这个装置是用我的部分掉电应用完全指定
关闭
。在我
关闭
电路禁止输出,
防止有害的电流回流通过该装置,当它被断电。如果任V
CC
输入是在GND ,
然后两个端口都处于高阻抗状态。
订购信息
T
A
TSSOP - DGG
-40 ° C至85°C
TVSOP - DGV
VFBGA - GQL
(1)
包
(1)
磁带和卷轴
磁带和卷轴
磁带和卷轴
订购型号
SN74AVCAH164245GR
SN74AVCAH164245VR
SN74AVCAH164245KR
顶部端标记
AVCAH164245
WAH4245
WAH4245
包装图纸,标准包装数量,热数据,符号和PCB设计指南可在
www.ti.com/sc/package 。
请注意,一个重要的通知有关可用性,标准保修,并在得克萨斯州的关键应用程序使用
仪器的半导体产品和免责条款及其出现在此数据表的末尾。
Widebus , DOC是德州仪器的商标。
PRODUCTION数据信息为出版日期。
产品符合占德州条款规范
仪器标准保修。生产加工过程中不
不一定包括所有参数进行测试。
版权所有2002-2005 ,德州仪器
SN74AVCAH164245
16位双电源总线收发器
可配置电压转换和3态输出
SCES396A - 2002年7月 - 修订2005年6月
www.ti.com
端子分配
DGG或DGV包装
( TOP VIEW )
1DIR
1B1
1B2
GND
1B3
1B4
V
建行
1B5
1B6
GND
1B7
1B8
2B1
2B2
GND
2B3
2B4
V
建行
2B5
2B6
GND
2B7
2B8
2DIR
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
1OE
1A1
1A2
GND
1A3
1A4
V
CCA
1A5
1A6
GND
1A7
1A8
2A1
2A2
GND
2A3
2A4
V
CCA
2A5
2A6
GND
2A7
2A8
2OE
2
www.ti.com
SN74AVCAH164245
16位双电源总线收发器
可配置电压转换和3态输出
SCES396A - 2002年7月 - 修订2005年6月
GQL包装
( TOP VIEW )
1
A
B
C
D
E
F
G
H
J
K
2
3
4
5
6
端子分配
(1)
1
A
B
C
D
E
F
G
H
J
K
(1)
1DIR
1B2
1B4
1B6
1B8
2B1
2B3
2B5
2B7
2DIR
2
NC
1B1
1B3
1B5
1B7
2B2
2B4
2B6
2B8
NC
GND
V
建行
GND
NC
GND
V
CCA
GND
NC
3
NC
GND
V
建行
GND
4
NC
GND
V
CCA
GND
5
NC
1A1
1A3
1A5
1A7
2A2
2A4
2A6
2A8
NC
6
1OE
1A2
1A4
1A6
1A8
2A1
2A3
2A5
2A7
2OE
NC - 无内部连接
功能表
(每一个8位的部分)
输入
OE
L
L
H
DIR
L
H
X
手术
B数据到总线
数据到B总线
隔离
3
SN74AVCAH164245
16位双电源总线收发器
可配置电压转换和3态输出
SCES396A - 2002年7月 - 修订2005年6月
www.ti.com
逻辑图(正逻辑)
1DIR
1
2DIR
48
24
1OE
25
2OE
1A1
47
2A1
36
2
1B1
13
2B1
七其他渠道
显示引脚数都为DGG和DGV包。
七其他渠道
绝对最大额定值
(1)
在工作自由空气的温度范围内(除非另有说明)
民
V
CCA
V
建行
V
I
电源电压范围
I / O端口(A口)
输入电压范围
(2)
I / O端口( B端口)
控制输入
V
O
V
O
I
IK
I
OK
I
O
电压范围应用于任何输出的高阻抗或
电源关闭状态
(2)
电压范围应用于任何输出的高或低的状态
(2) (3)
输入钳位电流
输出钳位电流
连续输出电流
连续电流通过V
CCA
, V
建行
或GND
DGG包装
θ
JA
T
英镑
(1)
(2)
(3)
(4)
封装的热阻抗
(4)
存储温度范围
DGV包
GQL包装
–65
一个端口
B端口
一个端口
B端口
V
I
& LT ; 0
V
O
& LT ; 0
–0.5
–0.5
–0.5
–0.5
–0.5
–0.5
–0.5
–0.5
最大
4.6
4.6
4.6
4.6
4.6
4.6
V
CCA
+ 0.5
V
建行
+ 0.5
–50
–50
±50
±100
70
58
28
150
°C
° C / W
V
V
mA
mA
mA
mA
V
单位
V
超越那些在"absolute最大ratings"上市的强调可能会造成永久性损坏设备。这些压力额定值
只,而根据"recommended操作指示的装置,在这些或超出任何其他条件的功能操作
conditions"是不是暗示。暴露于长时间处于最大绝对额定情况下会影响器件的可靠性。
如果输入和输出电流额定值是所观察到的输入和输出负电压额定值可能被超过。
输出正电压等级可以超过高达4.6V的最大如果输出电流额定值是观察。
封装的热阻抗的计算按照JESD 51-7 。
4
www.ti.com
SN74AVCAH164245
16位双电源总线收发器
可配置电压转换和3态输出
SCES396A - 2002年7月 - 修订2005年6月
推荐工作条件
(1) (2) (3)
V
CCI
V
CCA
V
建行
V
IH
电源电压
电源电压
1.4 V至1.95 V
高电平输入电压
数据输入
1.95 V至2.7 V
2.7 V至3.6 V
1.4 V至1.95 V
V
IL
低电平输入电压
数据输入
1.95 V至2.7 V
2.7 V至3.6 V
1.4 V至1.95 V
V
IH
高电平输入电压
控制输入
(参考V
CCA
)
1.95 V至2.7 V
2.7 V至3.6 V
1.4 V至1.95 V
V
IL
V
I
V
O
低电平输入电压
输入电压
输出电压
活动状态
3-state
1.4 V至1.6 V
I
OH
高电平输出电流
1.65 V至1.95 V
2.3 V至2.7 V
3 V至3.6 V
1.4 V至1.6 V
I
OL
低电平输出电流
1.65 V至1.95 V
2.3 V至2.7 V
3 V至3.6 V
ΔT/ ΔV
T
A
(1)
(2)
(3)
输入过渡上升或下降速率
工作自由空气的温度
–40
控制输入
(参考V
CCA
)
1.95 V至2.7 V
2.7 V至3.6 V
0
0
0
V
CCA
× 0.65
1.7
2
V
CCA
× 0.35
0.7
0.8
3.6
V
CCO
3.6
–2
–4
–8
–12
2
4
8
12
5
85
NS / V
°C
mA
mA
V
V
V
V
V
CCO
民
1.4
1.4
V
CCI
× 0.65
1.7
2
V
CCI
× 0.35
0.7
0.8
V
V
最大
3.6
3.6
单位
V
V
V
CCI
是V
CC
与该数据输入端口相关联。
V
CCO
是V
CC
与所述输出端口相关联。
该器件的所有未使用的数据输入必须在V举行
CCI
或GND,以确保器件正常工作。请参阅TI申请报告,
慢或浮动CMOS输入的影响,
文献编号SCBA004 。
5