飞利浦半导体
产品speci fi cation
2.5V / 3.3V 18位锁存收发器
16位奇偶发生器/校验器(三态)
74ALVT16899
特点
对称(A和B总线的功能是相同的)
可选择产生奇偶校验或“直通”奇偶校验A到B和
B-到-A方向
可以生成或校验方式。奇偶校验位可以被供给,通过与
没有变化或所生成的奇偶校验位可以用SEL被取代
输入。
该74ALVT16899具有独立的锁存器能够为A和
B总线锁存器中,选择引脚为奇/偶奇偶,和单独的错误
信号输出引脚检查校验。
独立透明锁存器A到B和B到-A方向
可选择奇/偶校验
不断检查既当总线和B总线平价锁存器,
地震署和ERRB
功能描述:
该74ALVT16899有三种操作模式主要有哪些
概述如下。所有模式都适用于A到B和B到一个兼具
方向。
透明锁存器,生成奇偶校验,检查A和B总线奇偶校验:
巴士A( B)进行通信,总线B( A) ,生成奇偶校验和
传递到B( A)总线作为BPAR ( APAR ) 。如果LEA和LEB是
高和模式选择( SEL )为低,奇偶校验产生自
A0- A7和B0 B7 ,可以检查并通过ERRA监测和
ERRB 。 (故障检测在两个输入和输出总线)。
透明锁存器,直通校验,检查甲乙巴士
奇偶:
巴士A( B)进行通信,总线B( A)在直通模式下,如果SEL
为高。奇偶仍然产生和检查的地震署和ERRB
并且可以作为一个中断信号数据/奇偶校验位错误的
中央处理器。
锁存输入,生成/直通奇偶校验,检查A(和B )
总线奇偶校验:
独立的锁存使能( LEA和LEB)允许其他排列
中:
集电极开路输出ERR
能够同时生成和校验方式
可以同时读/锁存器A和B总线数据
输出能力: 64毫安/ -32mA
闭锁保护超过每JEDEC标准17 500毫安
ESD保护超过每MIL STD 883方法3015 2000伏
每机型号200 V
功率高达三态
上电复位
当输出被连接到5 V总线总线无负载电流
直播插入/拔出许可
总线保持数据输入,无需外部上拉
电阻持有未使用的输入
描述
该74ALVT16899是一个高性能的BiCMOS产物
专为V
CC
工作在2.5V或3.3V的I / O兼容性起来
至5V 。
该74ALVT16899是一个16位到16位的奇偶校验收发器
单独的透明锁存器A总线和B总线。无论是公交车
透明锁存器/ 1总线锁存/两条总线锁存
直通奇偶校验/生成奇偶校验
检查总线奇偶校验/退房总线奇偶校验/检入和输出总线
奇偶
快速参考数据
符号
t
PLH
t
PHL
t
PLH
t
PHL
C
IN
C
I / O
I
CCZ
参数
传播延迟
一到Bn或Bn变为一个
传播延迟
一到ERRA
输入电容
输出电容
静态电源电流
条件
T
AMB
= 25°C ; GND = 0V
C
L
= 50pF的
C
L
= 50pF的
V
I
= 0V或V
CC
输出禁用; V
O
= 0V或V
CC
输出禁用
典型
单位
2.5 V
2.0
2.2
9.8
7.0
3
9
40
3.3 V
1.5
1.7
7.8
5.1
3
9
70
ns
ns
pF
pF
A
订购信息
套餐
56引脚塑封SSOP III型
56引脚塑料TSSOP II型
温度范围
-40 ° C至+ 85°C
-40 ° C至+ 85°C
北美以外的地区
74ALVT16899
74ALVT16899 DGG
北美
AV16899 DL
AV16899 DGG
DWG号
SOT371-1
SOT364-1
1998年6月30日
2
853-2090-19651
飞利浦半导体
产品speci fi cation
2.5V / 3.3V的18位锁存收发器具有16比特的奇偶校验
生成器/校验器(三态)
74ALVT16899
引脚配置
奇/偶
OEA
1A0
GND
1A1
1A2
1A3
1A4
V
CC
1A5
1A6
1A7
1APAR
1ERRA
GND
2ERRA
2APAR
2A7
2A6
2A5
V
CC
2A4
2A3
2A2
2A1
GND
2A0
LEB
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
56
55
54
53
52
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
SEL
LEA
1B0
GND
1B1
1B2
1B3
1B4
V
CC
1B5
1B6
1B7
1BPAR
1ERRB
GND
2ERRB
2BPAR
2B7
2B6
2B5
V
CC
2B4
2B3
2B2
2B1
GND
2B0
OEB
SV01731
引脚说明
符号
1A0 - 1A7
2A0 - 2A7
1B0 - 1B7
2B0 - 2B7
1APAR
2APAR
1BPAR
2BPAR
奇/偶
OEA , OEB
SEL
LEA , LEB
1ERRA , 1ERRB
2ERRA , 2ERRB
GND
V
CC
针
数
3, 5, 6, 7, 8, 10, 11, 12
27, 25, 24, 23, 22, 20, 19, 18
54, 52, 51, 50, 49, 47, 46, 45
30, 32, 33, 34, 35, 37, 38, 39
13, 17
44, 40
1
2, 29
56
55, 28
14, 43,
16, 41
4, 15, 26, 31, 42, 53
9, 21, 36, 48
名称和功能
锁存的巴士三态输入/输出
锁存B总线三态输入/输出
一个总线奇偶校验三态输入/输出
B总线平价三态输入/输出
奇偶选择输入(低电平偶校验)
输出使能输入(门A到B ,
B到A )
模式选择输入(低为生成)
锁存使能输入(透明度高)
误差信号输出(低电平有效)
地( 0V )
正电源电压
1998年6月30日
3
飞利浦半导体
产品speci fi cation
2.5V / 3.3V的18位锁存收发器具有16比特的奇偶校验
生成器/校验器(三态)
74ALVT16899
逻辑符号
3
5
6
7
8
10
11
12
13
27
25
24
23
22
20
19
18
17
1A0 1A1 1A2 1A3 1A4 1A5 1A6 1A7 1APAR
55
28
56
1
2
29
LEA
LEB
SEL
奇/偶
OEA
OEB
1B0 1B1 1B2 1B3 1B4 1B5 1B6 1B7 1BPAR
1ERRA
1ERRB
14
43
55
28
56
1
2
29
2A0 2A1 2A2 2A3 2A4 2A5 2A6 2A7 2APAR
LEA
LEB
SEL
奇/偶
OEA
OEB
2B0 2B1 2B2 2B3 2B4 2B5 2B6 2B7 2BPAR
2ERRA
2ERRB
16
41
54
52
51
50
49
47
46
45
44
30
32
33
34
35
37
38
39
40
SH00083
奇偶校验和错误功能表
输入
SEL
H
H
H
H
L
L
L
L
H
L
t
r
*
奇/偶
H
H
L
L
H
H
L
L
XPAR
( A或B )
H
L
H
L
H
L
H
L
Σ
高
输入
连
ODD
连
ODD
连
ODD
连
ODD
连
ODD
连
ODD
连
ODD
连
ODD
XPAR
( B或A)
H
H
L
L
H
H
L
L
H
L
H
L
L
H
L
H
输出
ERRT
H
L
L
H
L
H
H
L
H
L
L
H
L
H
H
L
ERRr *
H
L
L
H
L
H
H
L
H
H
H
H
H
H
H
H
奇偶模式
ODD
模式
直通/校验方式
连
模式
ODD
模式
生成奇偶校验
连
模式
=高电压电平
=低电压电平
=发送,如果数据路径是从A→ B,则ERRT是地震署
=接收,如果数据路径是从A→ B,则ERRr是ERRB
如果阻塞锁是不是透明的
1998年6月30日
4
飞利浦半导体
产品speci fi cation
2.5V / 3.3V的18位锁存收发器具有16比特的奇偶校验
生成器/校验器(三态)
74ALVT16899
框图
OE
9–bit
透明
LATCH
OEB
9–bit
产量
卜FF器
LEA
A0
A1
A2
A3
A4
A5
A6
A7
APAR
LE
奇偶
发电机
1
MUX
0
B0
B1
B2
B3
B4
B5
B6
B7
BPAR
9–bit
透明
LATCH
9–bit
产量
卜FF器
OEA
OE
1
MUX
0
奇偶
发电机
LE
LEB
地震署
SEL
ERRB
ODD /
连
( 1 2的奇偶校验块)
SH00084
功能表
输入
OEB
H
H
H
H
H
H
L
L
L
L
L
L
OEA
H
L
L
L
L
L
H
H
H
H
H
L
SEL
X
L
L
L
H
H
L
L
L
H
H
X
LEA
X
L
H
X
X
H
H
H
L
H
H
X
LEB
X
H
H
L
H
H
X
H
X
L
H
X
3 - A国总线和B总线(输入A & B同时进行)
B
→
A, B透明锁存器,生成校验B0 - B7 ,检查B总线平价
B
→
A,透明的一& B锁存器,生成校验B0 - B7 ,查了& B总线平价
B
→
A, B总线锁存,生成锁存B0奇偶校验 - B7数据,检查B总线平价
B
→
A, B透明锁存器,校验馈通,检查B总线平价
B
→
A,透明的一& B锁存,平价馈通,查了& B总线平价
A
→
B,透明锁存器,生成校验A0 - A7 ,查了总线奇偶校验
A
→
B,透明的, & B锁存器,生成校验A0 - A7 ,查了& B总线平价
A
→
B,A总线锁存,从锁定A0生成奇偶校验 - A7的数据,查了总线奇偶校验
A
→
B,透明锁存器,校验馈通,查了总线奇偶校验
A
→
B,透明的, & B锁存,平价馈通,查了& B总线平价
输出到A总线和B总线(不允许)
经营模式
H =高电压等级
L =低电压等级
X =无关
1998年6月30日
5