74ALVCH16244低电压16位缓冲器/线路与Bushold驱动器
2001年9月
修订后的2002年2月
74ALVCH16244
低电压16位缓冲器/线路与Bushold驱动器
概述
该ALVCH16244包含了16个非反相缓冲器
与三态输出被用作内存和
解决驱动程序,时钟驱动器,或面向总线发送器/
接收器。该装置是半字节(4位)控制。每个半字节
具有可单独短路3态控制输入
共同为16位操作。
该ALVCH16244数据输入包括积极bushold税务局局长
cuitry ,省去了外部上拉电阻,以
持有未使用的或浮动的数据在输入一个有效的逻辑电平。
该74ALVCH16244是专为低电压( 1.65V至
3.6V) V
CC
应用与输出能力可达3.6V 。
该74ALVCH16244被制造与先进的CMOS
技术来实现,而可维护性高速运转
荷兰国际集团CMOS低功耗。
特点
s
1.65V至3.6V V
CC
电源供电
s
3.6V容错控制输入和输出
s
Bushold上的数据输入省去了外部
上拉/下拉电阻
s
t
PD
3 ns最大值为3.0V至3.6V V
CC
3.7 ns(最大值)为2.3V至2.7V V
CC
6.0 ns(最大值)为1.65V至1.95V V
CC
s
采用专利的噪声/ EMI抑制电路
s
闭锁符合JEDEC JED78
s
ESD性能:
人体模型
& GT ;
2000V
机器型号
& GT ;
200V
订购代码:
订单号
74ALVCH16244T
包
数
MTD48
包装说明
48引脚超薄紧缩小型封装( TSSOP ) , JEDEC MO- 153 , 6.1毫米宽
在磁带和卷轴可用的设备也。通过附加的后缀字母“X”的订货代码指定。
逻辑符号
引脚说明
引脚名称
OE
n
I
0
–I
15
O
0
–O
15
描述
输出使能输入(低电平有效)
Bushold输入
输出
2002仙童半导体公司
DS500625
www.fairchildsemi.com
74ALVCH16244
接线图
真值表
输入
OE
1
L
L
H
输入
OE
3
L
L
H
输入
OE
2
L
L
H
输入
OE
4
L
L
H
I
12
-I
15
L
H
X
I
4
-I
7
L
H
X
I
8
-I
11
L
H
X
I
0
–I
3
L
H
X
输出
O
0
–O
3
L
H
Z
输出
O
8
–O
11
L
H
Z
输出
O
4
-O
7
L
H
Z
输出
O
12
-O
15
L
H
Z
H
=
高电压电平
L
=
低电压电平
X
=
非物质(高或低,投入可能不会浮动)
Z
=
高阻抗
功能说明
该74ALVCH16244包含了16个非反相缓冲器
与三态输出。该装置是半字节(4位) CON-
受控与低四位的功能相同,但indepen-
削弱对方。控制引脚可能短路
一起获得完整的16位operation.The 3 -STATE输出
看跌期权是由一个输出使能控制( OE
n
)输入。当
OE
n
为低电平时,输出为2态模式。当
OE
n
为高电平时,标准输出处于高阻抗
ANCE模式,但这并不与进入新的干扰
数据转换成输入。
逻辑图
www.fairchildsemi.com
2