飞利浦半导体
产品speci fi cation
八路D - FL型IP- FL操作;正边沿触发;
3-state
特点
宽电源电压范围从1.65至3.6 V
符合JEDEC标准:
JESD8-7 ( 1.65 1.95 V)
JESD8-5 ( 2.3 2.7 V )
JESD8B / JESD36 (2.7 3.6 V ) 。
3.6 V宽容输入/输出
CMOS低功耗
直接接口与TTL电平(2.7 3.6 V )
掉电模式
闭锁性能超过
≤250
mA
ESD保护:
2000 V人体模型( JESD22 -A 114 -A )
200 V机器模型( JESD22 -A 115 -A ) 。
描述
74ALVC374
该74ALVC374是一款高性能,低功耗,
低电压,硅栅CMOS器件和优越于最
先进的CMOS兼容TTL家庭。
该74ALVC374是一个八进制D型触发器特色
独立的D型输入每个IP- FL FL运算和3 -STATE
输出的总线型应用。时钟( CP )输入
和一个输出使能(OE )输入通用于所有
触发器。
八触发器将存储他们个人的状态
D输入端,以满足所述的建立时间和保持时间的要求
在低到高CP的过渡。
当OE为低电平时,八个触发器中的内容是
可在输出端。当OE为高电平时,输出去
到高阻抗OFF状态。操作
的OE输入不影响触发器的状态。
该' 374 '在功能上等同于'574 ' ,有' 574 '
具有不同的管脚排列。
快速参考数据
GND = 0 V ;吨
AMB
= 25
°C.
符号
t
PHL
/t
PLH
参数
传播延迟CP到Q
n
条件
V
CC
= 1.8 V ;
L
= 30 pF的;
L
= 1 k
V
CC
= 2.5 V ;
L
= 30 pF的;
L
= 500
V
CC
= 2.7 V ;
L
= 50 pF的;
L
= 500
V
CC
= 3.3 V ;
L
= 50 pF的;
L
= 500
C
I
C
PD
输入电容
每个缓冲区的功率耗散电容
V
CC
= 3.3 V ;注1和2
输出使能
输出禁用
笔记
1. C
PD
被用于确定所述动态功耗(P
D
in
W).
P
D
= C
PD
×
V
CC2
×
f
i
+ (C
L
×
V
CC2
×
f
o
)其中:
f
i
=以MHz输入频率;
f
o
=以MHz输出频率;
C
L
=以pF输出负载电容;
V
CC
=在伏的电源电压。
2.条件为V
I
= GND到V
CC
.
21
13
pF
pF
典型
3.1
2.3
2.5
2.5
3.5
单位
ns
ns
ns
ns
pF
2002年02月26日
2
飞利浦半导体
产品speci fi cation
八路D - FL型IP- FL操作;正边沿触发;
3-state
订购信息
套餐
类型编号
引脚
74ALVC374D
74ALVC374PW
功能表
见注1 。
输入
操作模式
OE
加载和读取寄存器
锁存器和寄存器读
L
L
H
H
记
1. H =高电压电平;
H =高电平电压电平一个建立时间之前的高电平到低电平的CP过渡;
L =低电压电平;
升=低电压电平的一个建立时间之前的高电平到低电平的CP过渡;
↑
=低到高的时钟跳变;
Z =高阻关断状态。
钉扎
针
1
OE
符号
三态FL IP- FL运算输出
数据输入
接地( 0 V )
时钟输入端(低到高,边沿触发)
电源电压
描述
输出使能输入(低电平有效)
CP
↑
↑
↑
↑
D
n
l
h
l
h
国内
倒装FL OPS
L
H
L
H
20
20
包
SO
TSSOP
材料
塑料
塑料
74ALVC374
CODE
SOT163-1
SOT360-1
输出
Q
0
以Q
7
L
H
Z
Z
2, 5, 6, 9, 12, 15, 16, 19 Q
0
以Q
7
3, 4, 7, 8, 13, 14, 17, 18 D
0
到D
7
10
11
20
GND
CP
V
CC
2002年02月26日
3
飞利浦半导体
产品speci fi cation
八路D - FL型IP- FL操作;正边沿触发;
3-state
特点
宽电源电压范围从1.65至3.6 V
符合JEDEC标准:
JESD8-7 ( 1.65 1.95 V)
JESD8-5 ( 2.3 2.7 V )
JESD8B / JESD36 (2.7 3.6 V ) 。
3.6 V宽容输入/输出
CMOS低功耗
直接接口与TTL电平(2.7 3.6 V )
掉电模式
闭锁性能超过
≤250
mA
ESD保护:
2000 V人体模型( JESD22 -A 114 -A )
200 V机器模型( JESD22 -A 115 -A ) 。
描述
74ALVC374
该74ALVC374是一款高性能,低功耗,
低电压,硅栅CMOS器件和优越于最
先进的CMOS兼容TTL家庭。
该74ALVC374是一个八进制D型触发器特色
独立的D型输入每个IP- FL FL运算和3 -STATE
输出的总线型应用。时钟( CP )输入
和一个输出使能(OE )输入通用于所有
触发器。
八触发器将存储他们个人的状态
D输入端,以满足所述的建立时间和保持时间的要求
在低到高CP的过渡。
当OE为低电平时,八个触发器中的内容是
可在输出端。当OE为高电平时,输出去
到高阻抗OFF状态。操作
的OE输入不影响触发器的状态。
该' 374 '在功能上等同于'574 ' ,有' 574 '
具有不同的管脚排列。
快速参考数据
GND = 0 V ;吨
AMB
= 25
°C.
符号
t
PHL
/t
PLH
参数
传播延迟CP到Q
n
条件
V
CC
= 1.8 V ;
L
= 30 pF的;
L
= 1 k
V
CC
= 2.5 V ;
L
= 30 pF的;
L
= 500
V
CC
= 2.7 V ;
L
= 50 pF的;
L
= 500
V
CC
= 3.3 V ;
L
= 50 pF的;
L
= 500
C
I
C
PD
输入电容
每个缓冲区的功率耗散电容
V
CC
= 3.3 V ;注1和2
输出使能
输出禁用
笔记
1. C
PD
被用于确定所述动态功耗(P
D
in
W).
P
D
= C
PD
×
V
CC2
×
f
i
+ (C
L
×
V
CC2
×
f
o
)其中:
f
i
=以MHz输入频率;
f
o
=以MHz输出频率;
C
L
=以pF输出负载电容;
V
CC
=在伏的电源电压。
2.条件为V
I
= GND到V
CC
.
21
13
pF
pF
典型
3.1
2.3
2.5
2.5
3.5
单位
ns
ns
ns
ns
pF
2002年02月26日
2
飞利浦半导体
产品speci fi cation
八路D - FL型IP- FL操作;正边沿触发;
3-state
订购信息
套餐
类型编号
引脚
74ALVC374D
74ALVC374PW
功能表
见注1 。
输入
操作模式
OE
加载和读取寄存器
锁存器和寄存器读
L
L
H
H
记
1. H =高电压电平;
H =高电平电压电平一个建立时间之前的高电平到低电平的CP过渡;
L =低电压电平;
升=低电压电平的一个建立时间之前的高电平到低电平的CP过渡;
↑
=低到高的时钟跳变;
Z =高阻关断状态。
钉扎
针
1
OE
符号
三态FL IP- FL运算输出
数据输入
接地( 0 V )
时钟输入端(低到高,边沿触发)
电源电压
描述
输出使能输入(低电平有效)
CP
↑
↑
↑
↑
D
n
l
h
l
h
国内
倒装FL OPS
L
H
L
H
20
20
包
SO
TSSOP
材料
塑料
塑料
74ALVC374
CODE
SOT163-1
SOT360-1
输出
Q
0
以Q
7
L
H
Z
Z
2, 5, 6, 9, 12, 15, 16, 19 Q
0
以Q
7
3, 4, 7, 8, 13, 14, 17, 18 D
0
到D
7
10
11
20
GND
CP
V
CC
2002年02月26日
3
74ALVC374
八路D - FL型IP- FL操作;正边沿触发;三态
牧师02 - 二〇〇七年十月十七日
产品数据表
1.概述
该74ALVC374是一个八进制D型IP- FL佛罗里达州运设有独立的D型输入每个
FL IP- FL运算和三态输出的总线型应用。时钟输入( CP )和
输出使能输入( OE )适用于所有IP- FL佛罗里达州欢声笑语。
八FL IP- FL OPS将存储他们个人的D-输入,满足设置了状态,
按住低到高CP的过渡时间的要求。
当OE引脚为低电平时, 8 FL IP- FL OPS的内容可在输出端。当
OE引脚为高电平时,输出为高阻关断状态。在OE的操作
输入不影响的FL IP- FL OPS的状态。
该74ALVC374在功能上等同于74ALVC574 ,但具有不同的针
安排。
2.特点
s
s
s
s
s
s
s
宽电源电压范围从1.65 V至3.6 V
3.6 V宽容输入/输出
CMOS低功耗
直接接口与TTL电平( 2.7 V至3.6 V )
掉电模式
闭锁性能超过250毫安
符合JEDEC标准:
x
JESD8-7 ( 1.65 V至1.95 V)
x
JESD8-5 ( 2.3 V至2.7 V )
x
JESD8B / JESD36 ( 2.7 V至3.6 V )
s
ESD保护:
x
HBM JESD22- A114E超过2000伏
x
MM JESD22 -A 115 - A超过200 V
恩智浦半导体
74ALVC374
八路D - FL型IP- FL操作;正边沿触发;三态
3.订购信息
表1中。
订购信息
包
温度范围名称
74ALVC374D
40 °C
+85
°C
SO20
TSSOP20
描述
塑料小外形封装; 20线索;
体宽7.5毫米
塑料薄小外形封装; 20线索;
体宽4.4毫米
VERSION
SOT163-1
SOT360-1
SOT764-1
类型编号
74ALVC374PW
40 °C
+85
°C
74ALVC374BQ
40 °C
+85
°C
DHVQFN20塑料双列直插兼容非常热增强
薄型四方扁平的封装;没有线索; 20终端;
机身2.5
×
4.5
×
0.85 mm
4.功能图
1
11
11
3
4
7
8
13
14
17
18
CP
D0
D1
D2
D3
D4
D5
D6
D7
OE
1
mna891
EN
C1
2
5
6
9
12
15
16
19
mna196
3
Q0
Q1
Q2
Q3
Q4
Q5
Q6
Q7
2
5
6
9
12
15
16
19
17
18
4
7
8
13
14
1D
图1.逻辑符号
图2. IEC逻辑符号
74ALVC374_2
NXP B.V. 2007年保留所有权利。
产品数据表
牧师02 - 二〇〇七年十月十七日
2 17
恩智浦半导体
74ALVC374
八路D - FL型IP- FL操作;正边沿触发;三态
3
4
7
8
13
14
17
18
D0
D1
D2
D3
D4
D5
D6
D7
FF1
to
FF8
3-STATE
输出
Q0
Q1
Q2
Q3
2
5
6
9
Q4 12
Q5 15
Q6 16
Q7 19
11 CP
1 OE
mna892
图3.功能框图
D0
D1
D2
D3
D4
D5
D6
D7
D
CP
Q
D
CP
Q
D
CP
Q
D
CP
Q
D
CP
Q
D
CP
Q
D
CP
Q
D
CP
Q
FF1
FF2
FF3
FF4
FF5
FF6
FF7
FF8
CP
OE
Q0
Q1
Q2
Q3
Q4
Q5
Q6
Q7
mna893
图4.逻辑图
74ALVC374_2
NXP B.V. 2007年保留所有权利。
产品数据表
牧师02 - 二〇〇七年十月十七日
3 17
恩智浦半导体
74ALVC374
八路D - FL型IP- FL操作;正边沿触发;三态
5.管脚信息
5.1钢钉
1号航站楼
索引区
Q0
D0
OE
Q0
D0
D1
Q1
Q2
D2
D3
Q3
1
2
3
4
5
6
7
8
9
20 V
CC
19 Q7
18 D7
17 D6
16 Q6
15 Q5
14 D5
13 D4
12 Q4
11 CP
001aad040
2
3
4
5
20 V
CC
19 Q7
18 D7
17 D6
16 Q6
15 Q5
14 D5
13 D4
12 Q4
CP 11
D1
Q1
Q2
D2
D3
Q3
6
7
8
9
GND 10
GND
(1)
374
1
OE
374
GND 10
001aad088
透明的顶视图
(1)模具基体是利用连接到该垫
导电芯片粘接材料。它不能被用作
电源引脚或输入。
图5.引脚CON组fi guration SO20和TSSOP20
图6.引脚CON组fi guration DHVQFN20
5.2引脚说明
表2中。
符号
D[0:7]
CP
OE
Q[0:7]
V
CC
GND
引脚说明
针
3, 4, 7, 8, 13, 14, 17, 18
11
1
2, 5, 6, 9, 12, 15, 16, 19
20
10
描述
数据输入
时钟输入(从低到高,边沿触发)
输出使能输入(低电平有效)
三态FL IP- FL运算输出
电源电压
接地( 0 V )
74ALVC374_2
NXP B.V. 2007年保留所有权利。
产品数据表
牧师02 - 二〇〇七年十月十七日
4 17
恩智浦半导体
74ALVC374
八路D - FL型IP- FL操作;正边沿触发;三态
6.功能描述
表3中。
功能表
[1]
输入
OE
加载和读取寄存器
装入寄存器和禁用
输出
[1]
H =高电压等级
H =高电平电压电平的低电平到高电平的CP过渡一个建立时间之前
L =低电压等级
L =低电压等级低到高CP的过渡一个建立时间之前,
Z =高阻关断状态
↑
=低到高时钟转换
经营模式
佛罗里达州的内部IP- FL运算输出
CP
↑
↑
↑
↑
Dn
l
h
l
h
L
H
L
H
Qn
L
H
Z
Z
L
L
H
H
7.极限值
表4 。
极限值
按照绝对最大额定值系统( IEC 60134 ) 。电压参考GND(地= 0V)。
符号
V
CC
I
IK
V
I
I
OK
V
O
参数
电源电压
输入钳位电流
输入电压
输出钳位电流
输出电压
V
O
& GT ; V
CC
或V
O
& LT ; 0 V
输出高电平或者低电平状态
输出三态
掉电模式下,V
CC
= 0 V
I
O
I
CC
I
GND
T
英镑
P
合计
[1]
[2]
[3]
[2]
[1] [2]
条件
V
I
& LT ; 0 V
民
0.5
50
0.5
-
0.5
0.5
0.5
-
-
100
65
最大
+4.6
-
+4.6
±50
V
CC
+ 0.5
+4.6
+4.6
±50
100
-
+150
500
单位
V
mA
V
mA
V
V
V
mA
mA
mA
°C
mW
输出电流
电源电流
地电流
储存温度
总功耗
V
O
= 0 V到V
CC
T
AMB
=
40 °C
+85
°C
[3]
-
如果输入和输出电流额定值是所观察到的输入和输出电压额定值可能被超过。
当V
CC
= 0 V(掉电模式)时,输出电压可以是3.6伏在正常的操作。
对于SO20封装: 70以上
°C
8毫瓦/ K线性降额。
对于TSSOP20封装: 60岁以上
°C
5.5毫瓦/ K线性降额。
对于DHVQFN20包: 60岁以上
°C
4.5毫瓦/ K线性降额。
74ALVC374_2
NXP B.V. 2007年保留所有权利。
产品数据表
牧师02 - 二〇〇七年十月十七日
5 17