74ALVC164245
16位双电源转换收发器;三态
版本05 - 2010年4月13日
产品数据表
1.概述
该74ALVC164245是一个高性能,低功耗,低电压,硅栅的CMOS
设备,优于最先进的CMOS兼容TTL家庭。
该74ALVC164245是一个16位(双八进制)双电源转换收发器具有
非反相三态总线在两个兼容输出的发送和接收方向。这是
目的是为了在混合3 V和5 V电源为3 V和5 V总线之间的接口
环境。
这个设备可以作为2个8位收发器或一个16位收发器。
方向控制输入( 1DIR和2DIR )确定数据溢流的方向。
NDIR (高电平有效)允许数据从南端口NBN端口。 NDIR (低电平有效)使
从NBN端口楠端口的数据。高电平时输出使能输入(图10E和2OE ) ,
通过将其放置在一个高阻抗OFF状态关闭南双方和NBN端口。引脚
南, NOE和NDIR都参考V
CC ( A)
和销NBN是参考V
CC ( B)
.
在暂停模式下,当电源电压中的一个是零,就没有电流溢流
从朝向零电源非零供应。楠-输出必须设置三态
和A总线上的电压必须小于V
二极管
(典型值0.7 V) 。 V
CC ( B)
≥
V
CC ( A)
(除非在暂停模式) 。
2.特点和好处科幻TS
与5 V逻辑接口可承受5V的输入/输出
宽电源电压范围:
3 V端口(V
CC ( A)
) : 1.5 V至3.6 V
5 V端口(V
CC ( B)
) : 1.5 V至5.5 V
CMOS低功耗
直接接口与TTL电平
控制输入电压范围为2.7 V至5.5 V
输入接收电压高达5.5 V
高阻抗输出时, V
CC ( A)
或V
CC ( B)
= 0 V
符合JEDEC标准JESD8 -B / JESD36
ESD保护:
HBM JESD22- A114F超过2000伏
MM JESD22 - A115 - A超过200 V
从指定的
40 °C
+85
°C
和
40 °C
+125
°C
恩智浦半导体
74ALVC164245
16位双电源转换收发器;三态
5.管脚信息
5.1钢钉
1DIR
1B0
1B1
GND
1B2
1B3
V
CC ( B)
1B4
1B5
1
2
3
4
5
6
7
8
9
48图10E
47 1A0
46 1A1
45 GND
44 1A2
43 1A3
42 V
CC ( A)
41 1A4
40 1A5
39 GND
38 1A6
37 1A7
36 2A0
35 2A1
34 GND
33 2A2
32 2A3
31 V
CC ( A)
30 2A4
29 2A5
28 GND
27 2A6
26 2A7
25 2OE
001aab037
GND 10
1B6 11
1B7 12
2B0 13
2B1 14
GND 15
2B2 16
2B3 17
V
CC ( B)
18
2B4 19
2B5 20
GND 21
2B6 22
2B7 23
2DIR 24
74ALVC164245
图3 。
引脚配置SOT370-1 ( SSOP48 )和SOT362-1 ( TSSOP48 )
74ALVC164245_5
本文档中提供的所有信息受法律免责声明。
NXP B.V. 2010保留所有权利。
产品数据表
版本05 - 2010年4月13日
4 20
恩智浦半导体
74ALVC164245
16位双电源转换收发器;三态
1号航站楼
索引区
D1
A32
A31
A30
A29
A28
A27
D4
A1
D5
B20
B19
B18
D8
A26
A2
B1
A3
B2
A4
B3
A5
B4
A6
B5
A7
B6
A8
B7
A9
GND
(1)
B11
B12
B13
B15
B16
B17
A25
A24
A23
A22
74ALVC164245
B14
A21
A20
A19
A18
A10
D6
B8
B9
B10
D7
A17
D2
A11
A12
A13
A14
A15
A16
D3
001aai851
透明的顶视图
(1)在模具基板使用导电管芯连接材料连接到该垫。它不能被用作一个电源引脚或输入。
图4 。
引脚配置SOT1134-1 ( HXQFN60U )
74ALVC164245_5
本文档中提供的所有信息受法律免责声明。
NXP B.V. 2010保留所有权利。
产品数据表
版本05 - 2010年4月13日
5 20
74ALVC164245
16位双电源转换transciever ;三态
牧师02 - 2004年6月1日
产品数据表
1.概述
该74ALVC164245是一个高性能,低功耗,低电压,硅栅的CMOS
设备,优于最先进的CMOS兼容TTL家庭。
该74ALVC164245是一个16位(双八进制)双电源转换收发器具有
非反相三态总线在两个兼容输出的发送和接收方向。这是
目的是为了在混合3 V和5 V电源为3 V和5 V总线之间的接口
环境。
这个设备可以作为2个8位收发器或一个16位收发器。
方向控制输入( 1DIR和2DIR )确定数据溢流的方向。
NDIR (高电平有效)允许数据从nA的端口NB端口。 NDIR (低电平有效)使
从NB端口nA的端口的数据。高电平时输出使能输入(图10E和2OE ) ,
通过将它们放置在一个高阻抗OFF状态禁用这两个NA和NB的端口。在NB
端口接口与5 V总线。娜端口接口与3 V总线。
在暂停模式下,当电源电压中的一个是零,就没有电流溢流
从朝向零电源非零供应。在A的输出必须设置三态和
在A总线上的电压必须小于V
二极管
(典型值0.7 V) 。 V
建行
≥
V
CCA
(除了
在暂停模式) 。
2.特点
s
与5 V逻辑接口可承受5V的输入/输出
s
宽电源电压范围:
x
3 V端口(V
CCA
) : 1.5 V至3.6 V
x
5 V端口(V
建行
) : 1.5 V至5.5 V.
s
CMOS低功耗
s
直接接口与TTL电平
s
控制输入电压范围为2.7 V至5.5 V
s
输入接收电压高达5.5 V
s
高阻抗输出时, V
CCA
或V
建行
= 0 V
s
符合JEDEC标准JESD8 -B / JESD36
s
ESD保护:
x
HBM EIA / JESD22 - A114 -B超过2000伏
x
MM EIA / JESD22 - A115 - A超过200 V.
s
从特定网络版
40 °C
+85
°C
和
40 °C
+125
°C.
飞利浦半导体
74ALVC164245
16位双电源转换收发器;三态
6.管脚信息
6.1钢钉
1DIR
1B0
1B1
GND
1B2
1B3
V
建行
1B4
1B5
1
2
3
4
5
6
7
8
9
48图10E
47 1A0
46 1A1
45 GND
44 1A2
43 1A3
42 V
CCA
41 1A4
40 1A5
39 GND
38 1A6
37 1A7
36 2A0
35 2A1
34 V
CC
33 2A4
32 2A3
31 V
CCA
30 2A4
29 2A5
28 GND
27 2A6
26 2A7
25 2OE
001aab037
GND 10
1B6 11
1B7 12
2B0 13
2B1 14
GND 15
2B2 16
2B3 17
V
建行
18
2B4 19
2B5 20
GND 21
2B6 22
2B7 23
2DIR 24
164245
图3.引脚CON组fi guration (T ) SSOP48 。
6.2引脚说明
表3:
符号
1DIR
1B0
1B1
GND
1B2
1B3
V
建行
1B4
1B5
1B6
1B7
9397 750 13248
引脚说明
针
1
2
3
4, 10, 15, 21,
28, 34, 39, 45
5
6
7, 18
8
9
11
12
描述
方向控制输入
数据输入/输出
数据输入/输出
接地( 0 V )
数据输入/输出
数据输入/输出
电源电压(5V总线)
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
皇家飞利浦电子股份有限公司2004版权所有。
产品数据表
牧师02 - 2004年6月1日
5 19
74ALVC164245
16位双电源转换transciever ;三态
牧师02 - 2004年6月1日
产品数据表
1.概述
该74ALVC164245是一个高性能,低功耗,低电压,硅栅的CMOS
设备,优于最先进的CMOS兼容TTL家庭。
该74ALVC164245是一个16位(双八进制)双电源转换收发器具有
非反相三态总线在两个兼容输出的发送和接收方向。这是
目的是为了在混合3 V和5 V电源为3 V和5 V总线之间的接口
环境。
这个设备可以作为2个8位收发器或一个16位收发器。
方向控制输入( 1DIR和2DIR )确定数据溢流的方向。
NDIR (高电平有效)允许数据从nA的端口NB端口。 NDIR (低电平有效)使
从NB端口nA的端口的数据。高电平时输出使能输入(图10E和2OE ) ,
通过将它们放置在一个高阻抗OFF状态禁用这两个NA和NB的端口。在NB
端口接口与5 V总线。娜端口接口与3 V总线。
在暂停模式下,当电源电压中的一个是零,就没有电流溢流
从朝向零电源非零供应。在A的输出必须设置三态和
在A总线上的电压必须小于V
二极管
(典型值0.7 V) 。 V
建行
≥
V
CCA
(除了
在暂停模式) 。
2.特点
s
与5 V逻辑接口可承受5V的输入/输出
s
宽电源电压范围:
x
3 V端口(V
CCA
) : 1.5 V至3.6 V
x
5 V端口(V
建行
) : 1.5 V至5.5 V.
s
CMOS低功耗
s
直接接口与TTL电平
s
控制输入电压范围为2.7 V至5.5 V
s
输入接收电压高达5.5 V
s
高阻抗输出时, V
CCA
或V
建行
= 0 V
s
符合JEDEC标准JESD8 -B / JESD36
s
ESD保护:
x
HBM EIA / JESD22 - A114 -B超过2000伏
x
MM EIA / JESD22 - A115 - A超过200 V.
s
从特定网络版
40 °C
+85
°C
和
40 °C
+125
°C.
飞利浦半导体
74ALVC164245
16位双电源转换收发器;三态
6.管脚信息
6.1钢钉
1DIR
1B0
1B1
GND
1B2
1B3
V
建行
1B4
1B5
1
2
3
4
5
6
7
8
9
48图10E
47 1A0
46 1A1
45 GND
44 1A2
43 1A3
42 V
CCA
41 1A4
40 1A5
39 GND
38 1A6
37 1A7
36 2A0
35 2A1
34 V
CC
33 2A4
32 2A3
31 V
CCA
30 2A4
29 2A5
28 GND
27 2A6
26 2A7
25 2OE
001aab037
GND 10
1B6 11
1B7 12
2B0 13
2B1 14
GND 15
2B2 16
2B3 17
V
建行
18
2B4 19
2B5 20
GND 21
2B6 22
2B7 23
2DIR 24
164245
图3.引脚CON组fi guration (T ) SSOP48 。
6.2引脚说明
表3:
符号
1DIR
1B0
1B1
GND
1B2
1B3
V
建行
1B4
1B5
1B6
1B7
9397 750 13248
引脚说明
针
1
2
3
4, 10, 15, 21,
28, 34, 39, 45
5
6
7, 18
8
9
11
12
描述
方向控制输入
数据输入/输出
数据输入/输出
接地( 0 V )
数据输入/输出
数据输入/输出
电源电压(5V总线)
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
皇家飞利浦电子股份有限公司2004版权所有。
产品数据表
牧师02 - 2004年6月1日
5 19
74ALVC164245
16位双电源转换transciever ;三态
牧师02 - 2004年6月1日
产品数据表
1.概述
该74ALVC164245是一个高性能,低功耗,低电压,硅栅的CMOS
设备,优于最先进的CMOS兼容TTL家庭。
该74ALVC164245是一个16位(双八进制)双电源转换收发器具有
非反相三态总线在两个兼容输出的发送和接收方向。这是
目的是为了在混合3 V和5 V电源为3 V和5 V总线之间的接口
环境。
这个设备可以作为2个8位收发器或一个16位收发器。
方向控制输入( 1DIR和2DIR )确定数据溢流的方向。
NDIR (高电平有效)允许数据从nA的端口NB端口。 NDIR (低电平有效)使
从NB端口nA的端口的数据。高电平时输出使能输入(图10E和2OE ) ,
通过将它们放置在一个高阻抗OFF状态禁用这两个NA和NB的端口。在NB
端口接口与5 V总线。娜端口接口与3 V总线。
在暂停模式下,当电源电压中的一个是零,就没有电流溢流
从朝向零电源非零供应。在A的输出必须设置三态和
在A总线上的电压必须小于V
二极管
(典型值0.7 V) 。 V
建行
≥
V
CCA
(除了
在暂停模式) 。
2.特点
s
与5 V逻辑接口可承受5V的输入/输出
s
宽电源电压范围:
x
3 V端口(V
CCA
) : 1.5 V至3.6 V
x
5 V端口(V
建行
) : 1.5 V至5.5 V.
s
CMOS低功耗
s
直接接口与TTL电平
s
控制输入电压范围为2.7 V至5.5 V
s
输入接收电压高达5.5 V
s
高阻抗输出时, V
CCA
或V
建行
= 0 V
s
符合JEDEC标准JESD8 -B / JESD36
s
ESD保护:
x
HBM EIA / JESD22 - A114 -B超过2000伏
x
MM EIA / JESD22 - A115 - A超过200 V.
s
从特定网络版
40 °C
+85
°C
和
40 °C
+125
°C.
飞利浦半导体
74ALVC164245
16位双电源转换收发器;三态
6.管脚信息
6.1钢钉
1DIR
1B0
1B1
GND
1B2
1B3
V
建行
1B4
1B5
1
2
3
4
5
6
7
8
9
48图10E
47 1A0
46 1A1
45 GND
44 1A2
43 1A3
42 V
CCA
41 1A4
40 1A5
39 GND
38 1A6
37 1A7
36 2A0
35 2A1
34 V
CC
33 2A4
32 2A3
31 V
CCA
30 2A4
29 2A5
28 GND
27 2A6
26 2A7
25 2OE
001aab037
GND 10
1B6 11
1B7 12
2B0 13
2B1 14
GND 15
2B2 16
2B3 17
V
建行
18
2B4 19
2B5 20
GND 21
2B6 22
2B7 23
2DIR 24
164245
图3.引脚CON组fi guration (T ) SSOP48 。
6.2引脚说明
表3:
符号
1DIR
1B0
1B1
GND
1B2
1B3
V
建行
1B4
1B5
1B6
1B7
9397 750 13248
引脚说明
针
1
2
3
4, 10, 15, 21,
28, 34, 39, 45
5
6
7, 18
8
9
11
12
描述
方向控制输入
数据输入/输出
数据输入/输出
接地( 0 V )
数据输入/输出
数据输入/输出
电源电压(5V总线)
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
皇家飞利浦电子股份有限公司2004版权所有。
产品数据表
牧师02 - 2004年6月1日
5 19
74ALVC164245
16位双电源转换transciever ;三态
牧师02 - 2004年6月1日
产品数据表
1.概述
该74ALVC164245是一个高性能,低功耗,低电压,硅栅的CMOS
设备,优于最先进的CMOS兼容TTL家庭。
该74ALVC164245是一个16位(双八进制)双电源转换收发器具有
非反相三态总线在两个兼容输出的发送和接收方向。这是
目的是为了在混合3 V和5 V电源为3 V和5 V总线之间的接口
环境。
这个设备可以作为2个8位收发器或一个16位收发器。
方向控制输入( 1DIR和2DIR )确定数据溢流的方向。
NDIR (高电平有效)允许数据从nA的端口NB端口。 NDIR (低电平有效)使
从NB端口nA的端口的数据。高电平时输出使能输入(图10E和2OE ) ,
通过将它们放置在一个高阻抗OFF状态禁用这两个NA和NB的端口。在NB
端口接口与5 V总线。娜端口接口与3 V总线。
在暂停模式下,当电源电压中的一个是零,就没有电流溢流
从朝向零电源非零供应。在A的输出必须设置三态和
在A总线上的电压必须小于V
二极管
(典型值0.7 V) 。 V
建行
≥
V
CCA
(除了
在暂停模式) 。
2.特点
s
与5 V逻辑接口可承受5V的输入/输出
s
宽电源电压范围:
x
3 V端口(V
CCA
) : 1.5 V至3.6 V
x
5 V端口(V
建行
) : 1.5 V至5.5 V.
s
CMOS低功耗
s
直接接口与TTL电平
s
控制输入电压范围为2.7 V至5.5 V
s
输入接收电压高达5.5 V
s
高阻抗输出时, V
CCA
或V
建行
= 0 V
s
符合JEDEC标准JESD8 -B / JESD36
s
ESD保护:
x
HBM EIA / JESD22 - A114 -B超过2000伏
x
MM EIA / JESD22 - A115 - A超过200 V.
s
从特定网络版
40 °C
+85
°C
和
40 °C
+125
°C.
飞利浦半导体
74ALVC164245
16位双电源转换收发器;三态
6.管脚信息
6.1钢钉
1DIR
1B0
1B1
GND
1B2
1B3
V
建行
1B4
1B5
1
2
3
4
5
6
7
8
9
48图10E
47 1A0
46 1A1
45 GND
44 1A2
43 1A3
42 V
CCA
41 1A4
40 1A5
39 GND
38 1A6
37 1A7
36 2A0
35 2A1
34 V
CC
33 2A4
32 2A3
31 V
CCA
30 2A4
29 2A5
28 GND
27 2A6
26 2A7
25 2OE
001aab037
GND 10
1B6 11
1B7 12
2B0 13
2B1 14
GND 15
2B2 16
2B3 17
V
建行
18
2B4 19
2B5 20
GND 21
2B6 22
2B7 23
2DIR 24
164245
图3.引脚CON组fi guration (T ) SSOP48 。
6.2引脚说明
表3:
符号
1DIR
1B0
1B1
GND
1B2
1B3
V
建行
1B4
1B5
1B6
1B7
9397 750 13248
引脚说明
针
1
2
3
4, 10, 15, 21,
28, 34, 39, 45
5
6
7, 18
8
9
11
12
描述
方向控制输入
数据输入/输出
数据输入/输出
接地( 0 V )
数据输入/输出
数据输入/输出
电源电压(5V总线)
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
皇家飞利浦电子股份有限公司2004版权所有。
产品数据表
牧师02 - 2004年6月1日
5 19
74ALVC164245
16位双电源转换transciever ;三态
牧师02 - 2004年6月1日
产品数据表
1.概述
该74ALVC164245是一个高性能,低功耗,低电压,硅栅的CMOS
设备,优于最先进的CMOS兼容TTL家庭。
该74ALVC164245是一个16位(双八进制)双电源转换收发器具有
非反相三态总线在两个兼容输出的发送和接收方向。这是
目的是为了在混合3 V和5 V电源为3 V和5 V总线之间的接口
环境。
这个设备可以作为2个8位收发器或一个16位收发器。
方向控制输入( 1DIR和2DIR )确定数据溢流的方向。
NDIR (高电平有效)允许数据从nA的端口NB端口。 NDIR (低电平有效)使
从NB端口nA的端口的数据。高电平时输出使能输入(图10E和2OE ) ,
通过将它们放置在一个高阻抗OFF状态禁用这两个NA和NB的端口。在NB
端口接口与5 V总线。娜端口接口与3 V总线。
在暂停模式下,当电源电压中的一个是零,就没有电流溢流
从朝向零电源非零供应。在A的输出必须设置三态和
在A总线上的电压必须小于V
二极管
(典型值0.7 V) 。 V
建行
≥
V
CCA
(除了
在暂停模式) 。
2.特点
s
与5 V逻辑接口可承受5V的输入/输出
s
宽电源电压范围:
x
3 V端口(V
CCA
) : 1.5 V至3.6 V
x
5 V端口(V
建行
) : 1.5 V至5.5 V.
s
CMOS低功耗
s
直接接口与TTL电平
s
控制输入电压范围为2.7 V至5.5 V
s
输入接收电压高达5.5 V
s
高阻抗输出时, V
CCA
或V
建行
= 0 V
s
符合JEDEC标准JESD8 -B / JESD36
s
ESD保护:
x
HBM EIA / JESD22 - A114 -B超过2000伏
x
MM EIA / JESD22 - A115 - A超过200 V.
s
从特定网络版
40 °C
+85
°C
和
40 °C
+125
°C.
飞利浦半导体
74ALVC164245
16位双电源转换收发器;三态
6.管脚信息
6.1钢钉
1DIR
1B0
1B1
GND
1B2
1B3
V
建行
1B4
1B5
1
2
3
4
5
6
7
8
9
48图10E
47 1A0
46 1A1
45 GND
44 1A2
43 1A3
42 V
CCA
41 1A4
40 1A5
39 GND
38 1A6
37 1A7
36 2A0
35 2A1
34 V
CC
33 2A4
32 2A3
31 V
CCA
30 2A4
29 2A5
28 GND
27 2A6
26 2A7
25 2OE
001aab037
GND 10
1B6 11
1B7 12
2B0 13
2B1 14
GND 15
2B2 16
2B3 17
V
建行
18
2B4 19
2B5 20
GND 21
2B6 22
2B7 23
2DIR 24
164245
图3.引脚CON组fi guration (T ) SSOP48 。
6.2引脚说明
表3:
符号
1DIR
1B0
1B1
GND
1B2
1B3
V
建行
1B4
1B5
1B6
1B7
9397 750 13248
引脚说明
针
1
2
3
4, 10, 15, 21,
28, 34, 39, 45
5
6
7, 18
8
9
11
12
描述
方向控制输入
数据输入/输出
数据输入/输出
接地( 0 V )
数据输入/输出
数据输入/输出
电源电压(5V总线)
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
皇家飞利浦电子股份有限公司2004版权所有。
产品数据表
牧师02 - 2004年6月1日
5 19
74ALVC164245
16位双电源转换transciever ;三态
牧师02 - 2004年6月1日
产品数据表
1.概述
该74ALVC164245是一个高性能,低功耗,低电压,硅栅的CMOS
设备,优于最先进的CMOS兼容TTL家庭。
该74ALVC164245是一个16位(双八进制)双电源转换收发器具有
非反相三态总线在两个兼容输出的发送和接收方向。这是
目的是为了在混合3 V和5 V电源为3 V和5 V总线之间的接口
环境。
这个设备可以作为2个8位收发器或一个16位收发器。
方向控制输入( 1DIR和2DIR )确定数据溢流的方向。
NDIR (高电平有效)允许数据从nA的端口NB端口。 NDIR (低电平有效)使
从NB端口nA的端口的数据。高电平时输出使能输入(图10E和2OE ) ,
通过将它们放置在一个高阻抗OFF状态禁用这两个NA和NB的端口。在NB
端口接口与5 V总线。娜端口接口与3 V总线。
在暂停模式下,当电源电压中的一个是零,就没有电流溢流
从朝向零电源非零供应。在A的输出必须设置三态和
在A总线上的电压必须小于V
二极管
(典型值0.7 V) 。 V
建行
≥
V
CCA
(除了
在暂停模式) 。
2.特点
s
与5 V逻辑接口可承受5V的输入/输出
s
宽电源电压范围:
x
3 V端口(V
CCA
) : 1.5 V至3.6 V
x
5 V端口(V
建行
) : 1.5 V至5.5 V.
s
CMOS低功耗
s
直接接口与TTL电平
s
控制输入电压范围为2.7 V至5.5 V
s
输入接收电压高达5.5 V
s
高阻抗输出时, V
CCA
或V
建行
= 0 V
s
符合JEDEC标准JESD8 -B / JESD36
s
ESD保护:
x
HBM EIA / JESD22 - A114 -B超过2000伏
x
MM EIA / JESD22 - A115 - A超过200 V.
s
从特定网络版
40 °C
+85
°C
和
40 °C
+125
°C.
飞利浦半导体
74ALVC164245
16位双电源转换收发器;三态
6.管脚信息
6.1钢钉
1DIR
1B0
1B1
GND
1B2
1B3
V
建行
1B4
1B5
1
2
3
4
5
6
7
8
9
48图10E
47 1A0
46 1A1
45 GND
44 1A2
43 1A3
42 V
CCA
41 1A4
40 1A5
39 GND
38 1A6
37 1A7
36 2A0
35 2A1
34 V
CC
33 2A4
32 2A3
31 V
CCA
30 2A4
29 2A5
28 GND
27 2A6
26 2A7
25 2OE
001aab037
GND 10
1B6 11
1B7 12
2B0 13
2B1 14
GND 15
2B2 16
2B3 17
V
建行
18
2B4 19
2B5 20
GND 21
2B6 22
2B7 23
2DIR 24
164245
图3.引脚CON组fi guration (T ) SSOP48 。
6.2引脚说明
表3:
符号
1DIR
1B0
1B1
GND
1B2
1B3
V
建行
1B4
1B5
1B6
1B7
9397 750 13248
引脚说明
针
1
2
3
4, 10, 15, 21,
28, 34, 39, 45
5
6
7, 18
8
9
11
12
描述
方向控制输入
数据输入/输出
数据输入/输出
接地( 0 V )
数据输入/输出
数据输入/输出
电源电压(5V总线)
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
皇家飞利浦电子股份有限公司2004版权所有。
产品数据表
牧师02 - 2004年6月1日
5 19