74ALVC16244低电压16位缓冲器/线路与3.6V容限输入和输出驱动器
2001年10月
修订后的2005年5月
74ALVC16244
低电压16位缓冲器/线路驱动器
与承受3.6V电压的输入和输出
概述
该ALVC16244包含了16个非反相缓冲器
三态输出被用作内存和
解决驱动程序,时钟驱动器,或面向总线发送器/
接收器。该装置是半字节(4位)控制。每个半字节
具有可单独短路3态控制输入
共同为16位操作。
该74ALVC16244是专为低电压( 1.65V至
3.6V) V
CC
与我的应用程序/ O能力可达3.6V 。
该74ALVC16244被制造与先进的CMOS
技术来实现,而可维护性高速运转
荷兰国际集团CMOS低功耗。
特点
s
1.65V–3.6V V
CC
电源供电
s
承受3.6V电压的输入和输出
s
t
PD
3.0 ns(最大值)为3.0V至3.6V V
CC
3.5 ns(最大值)为2.3V至2.7V V
CC
6.0 ns(最大值)为1.65V至1.95V V
CC
s
断电高阻抗输入和输出
s
支持实时插入和拔出(注1 )
s
采用专利的噪声/ EMI抑制电路
s
闭锁符合JEDEC JED98
s
ESD性能:
人体模型
!
2000V
机器型号
!
200V
s
也封装在一个塑料细间距球栅阵列
( FBGA )
注1 :
为了确保上电或断电高阻抗状态
下来, OE应当连接到V
CC
通过一个上拉电阻;最低
电阻器的值是由所述的电流源能力决定
驱动程序。
订购代码:
订单号
74ALVC16244GX
(注2 )
74ALVC16244MTD
(注3)
包装数
BGA54A
MTD48
包装说明
54球细间距球栅阵列( FBGA ) , JEDEC MO- 205 , 5.5毫米宽
[磁带和卷轴]
48引脚超薄紧缩小型封装( TSSOP ) , JEDEC MO- 153 , 6.1毫米宽
注2 :
BGA封装中只有磁带和卷轴可用。
注3 :
在磁带和卷轴可用的设备也。通过附加的后缀字母“X”的订货代码指定。
逻辑符号
2005仙童半导体公司
DS500677
www.fairchildsemi.com
74ALVC16244
功能说明
该74ALVC16244包含了16个非反相缓冲器
与三态输出。该装置是半字节(4位) CON-
受控与低四位的功能相同,但indepen-
削弱对方。控制引脚可能短路
一起获得完整的16位operation.The 3 -STATE输出
看跌期权是由一个输出使能控制( OE
n
)输入。当
OE
n
为低电平时,输出为2态模式。当
OE
n
为高电平时,标准输出处于高阻抗
ANCE模式,但这并不与进入新的干扰
数据转换成输入。
逻辑图
3
www.fairchildsemi.com
74ALVC16244低电压16位缓冲器/线路与3.6V容限输入和输出驱动器
2001年10月
修订后的2005年5月
74ALVC16244
低电压16位缓冲器/线路驱动器
与承受3.6V电压的输入和输出
概述
该ALVC16244包含了16个非反相缓冲器
三态输出被用作内存和
解决驱动程序,时钟驱动器,或面向总线发送器/
接收器。该装置是半字节(4位)控制。每个半字节
具有可单独短路3态控制输入
共同为16位操作。
该74ALVC16244是专为低电压( 1.65V至
3.6V) V
CC
与我的应用程序/ O能力可达3.6V 。
该74ALVC16244被制造与先进的CMOS
技术来实现,而可维护性高速运转
荷兰国际集团CMOS低功耗。
特点
s
1.65V–3.6V V
CC
电源供电
s
承受3.6V电压的输入和输出
s
t
PD
3.0 ns(最大值)为3.0V至3.6V V
CC
3.5 ns(最大值)为2.3V至2.7V V
CC
6.0 ns(最大值)为1.65V至1.95V V
CC
s
断电高阻抗输入和输出
s
支持实时插入和拔出(注1 )
s
采用专利的噪声/ EMI抑制电路
s
闭锁符合JEDEC JED98
s
ESD性能:
人体模型
!
2000V
机器型号
!
200V
s
也封装在一个塑料细间距球栅阵列
( FBGA )
注1 :
为了确保上电或断电高阻抗状态
下来, OE应当连接到V
CC
通过一个上拉电阻;最低
电阻器的值是由所述的电流源能力决定
驱动程序。
订购代码:
订单号
74ALVC16244GX
(注2 )
74ALVC16244MTD
(注3)
包装数
BGA54A
MTD48
包装说明
54球细间距球栅阵列( FBGA ) , JEDEC MO- 205 , 5.5毫米宽
[磁带和卷轴]
48引脚超薄紧缩小型封装( TSSOP ) , JEDEC MO- 153 , 6.1毫米宽
注2 :
BGA封装中只有磁带和卷轴可用。
注3 :
在磁带和卷轴可用的设备也。通过附加的后缀字母“X”的订货代码指定。
逻辑符号
2005仙童半导体公司
DS500677
www.fairchildsemi.com
74ALVC16244
功能说明
该74ALVC16244包含了16个非反相缓冲器
与三态输出。该装置是半字节(4位) CON-
受控与低四位的功能相同,但indepen-
削弱对方。控制引脚可能短路
一起获得完整的16位operation.The 3 -STATE输出
看跌期权是由一个输出使能控制( OE
n
)输入。当
OE
n
为低电平时,输出为2态模式。当
OE
n
为高电平时,标准输出处于高阻抗
ANCE模式,但这并不与进入新的干扰
数据转换成输入。
逻辑图
3
www.fairchildsemi.com