飞利浦半导体
产品speci fi cation
收发器/寄存器
74ALS646/646-1
74ALS648/648-1
特点
74ALS646/74ALS646-1
74ALS648/74ALS648-1
八路收发器/寄存器,非反相(三态)
八路收发器/寄存器,反相(三态)
TYPE
74ALS646/646-1
74ALS648/648-1
典型F
最大
140MHz
140MHz
典型
电源电流
(总)
48mA
54mA
联合收割机
单芯片
在74ALS245和两个74ALS374型功能
对于A和B总线独立的寄存器
多路实时和存储的数据
非反相的选择和倒相的数据路径
三态输出
-1版散热器48毫安我
OL
WITHIN THE
±5%
V
CC
范围
描述
该74ALS646 / 74ALS646-1和74ALS648 / 74ALS648-1
收发器/寄存器由总线收发器电路的三态
输出, D型触发器,和控制电路布置为
直接从输入总线或多路复用的传输数据的
内部寄存器。 A或B总线上的数据将被移入
注册为相应的时钟引脚变为高电平。输出使能
( OE )和方向( DIR ) ,选择( SAB , SBA )引脚提供
公交管理。
该74ALS646-1和74ALS648-1会下沉48毫安如果V
CC
is
限制为5.0V
±0.25V.
订购信息
订货编号
描述
商用系列
V
CC
= 5V
±10%,
T
AMB
= 0 ° C至+ 70°C
74ALS646N , 74ALS646-1N ,
74ALS648N , 74ALS648-1N
74ALS646D , 74ALS646-1D ,
74ALS648D , 74ALS648-1D
制图
数
24引脚塑料DIP
24引脚塑料溶胶
SOT222-1
SOT137-1
输入和输出负载和扇出表
引脚
A0 – A7
B0 – B7
CPAB
CPBA
SAB
SBA
DIR
OE
A0 - A7 , B0 - B7
A0 - A7 , B0 - B7
A输入
B输入
A到B时钟输入
B对A时钟输入
A到B选择输入
B对选择输入
数据流方向控制输入
输出使能输入
数据输出
数据输出( -1版)
描述
74ALS ( U.L. )
HIGH / LOW
1.0/1.0
1.0/1.0
1.0/1.0
1.0/1.0
1.0/1.0
1.0/1.0
1.0/1.0
1.0/1.0
750/240
750/480
负载值
HIGH / LOW
20A/0.1mA
20A/0.1mA
20A/0.1mA
20A/0.1mA
20A/0.1mA
20A/0.1mA
20A/0.1mA
20A/0.1mA
15mA/24mA
15mA/48mA
注意:
一( 1.0 ) ALS单位负载的定义为: 20μA的高状态, 0.1毫安在低状态。
1991年2月08日
2
853–1408 01670
飞利浦半导体
产品speci fi cation
收发器/寄存器
74ALS646/74ALS646-1
74ALS648/74ALS648-1
引脚配置 - 74ALS646 / 646-1
CPAB
SAB
DIR
A0
A1
A2
A3
A4
A5
1
2
3
4
5
6
7
8
9
24 V
CC
23 CPBA
22 SBA
21 OE
20 B0
19 B1
18 B2
17 B3
16 B4
15 B5
14 B6
13 B7
引脚配置 - 74ALS648 / 648-1
CPAB
SAB
DIR
A0
A1
A2
A3
A4
A5
1
2
3
4
5
6
7
8
9
24 V
CC
23 CPBA
22 SBA
21 OE
20 B0
19 B1
18 B2
17 B3
16 B4
15 B5
14 B6
13 B7
A6 10
A7 11
GND 12
A6 10
A7 11
GND 12
SC00118
SC00119
逻辑符号 - 74ALS646 / 646-1
4
5
6
7
8
9
10
11
逻辑符号 - 74ALS648 / 648-1
4
5
6
7
8
9
10
11
A0 A1 A2 A3 A4 A5 A6 A7
1
2
3
23
22
21
CPAB
SAB
DIR
SPBA
SBA
OE
B0 B1 B2 B3 B4 B5 B6 B7
1
2
3
23
22
21
A0 A1 A2 A3 A4 A5 A6 A7
CPAB
SAB
DIR
SPBA
SBA
OE
B0 B1 B2 B3 B4 B5 B6 B7
V
CC
= 24 PIN
GND = 12 PIN
20
19
18
17
16
15
14
13
SC00120
V
CC
= 24 PIN
GND = 12 PIN
20
19
18
17
16
15
14
13
SC00121
IEC / IEEE符号 - 74ALS646 / 646-1
21
3
G3
3 EN1 [ BA ]
3 EN2 [AB]
C4
G5
C6
G7
1
1
6D
5
6
7
8
9
10
11
1
7
7
5
5
1
1
2
19
18
17
16
15
14
13
4D
20
IEC / IEEE符号 - 74ALS648 / 648-1
21
3
G3
3 EN1 [ BA ]
3 EN2 [AB]
C4
G5
C6
G7
1
1
6D
5
6
7
8
9
10
11
1
7
7
5
5
1
1
2
19
18
17
16
15
14
13
4D
20
23
22
1
2
23
22
1
2
4
4
SC00122
SC00123
1991年2月08日
3
飞利浦半导体
产品speci fi cation
收发器/寄存器
74ALS646/74ALS646-1
74ALS648/74ALS648-1
总线管理功能
下面的例子演示了四种基本
可以与执行总线管理功能
74ALS646 / 646-1和74ALS648 / 648-1 。
在选择引脚确定数据是否被存储或转移
通过该装置的实时性。
在DIR决定了总线接收数据时, OE引脚
低。
实时公交换乘
BUS B TO总线
实时公交换乘
BUS A TO BUS B
从存储
A,B ,或者A和B
传输存储数据
A和/或B
总线
BUS B
总线
BUS B
总线
BUS B
总线
BUS B
OE DIR CPAB CPBA SAB SBA
L
L
X
X
X
L
OE DIR CPAB CPBA SAB SBA
L
H
X
X
L
X
OE DIR CPAB CPBA SAB SBA
X
X
↑
X
X
X
X
X
X
↑
X
X
H
X
↑
↑
X
X
OE DIR CPAB CPBA SAB SBA
L
L
X H或L X
H
L
H H或L X
H
X
SF00392
1991年2月08日
4
飞利浦半导体
产品speci fi cation
收发器/寄存器
74ALS646/74ALS646-1
74ALS648/74ALS648-1
逻辑符号 - 74ALS646 / 646-1
OE
DIR
21
3
逻辑符号 - 74ALS648 / 648-1
OE
DIR
21
3
23
CPBA
22
SBA
1
CPAB
2
SAB
23
CPBA
22
SBA
1
CPAB
2
SAB
1 8通道
1D
C1
1 8通道
1D
C1
A0
4
1D
C1
20
B0
A0
4
1D
C1
20
B0
V
CC
= 24 PIN
GND = 12 PIN
TO 7其他渠道
SC00124
V
CC
= 24 PIN
GND = 12 PIN
TO 7其他渠道
SC00125
功能表
输入
OE
X
X
H
H
L
L
L
L
DIR
X
X
X
X
L
L
H
H
CPAB
↑
X
↑
H或L
X
X
X
H或L
CPBA
X
↑
↑
H或L
X
H或L
X
X
SAB
X
X
X
X
X
X
L
H
SBA
X
X
X
X
L
H
X
X
An
输入
未指定*
输入
输入
产量
产量
输入
输入
数据I / O
Bn
未指定*
输入
输入
输入
输入
输入
产量
产量
经营模式
74ALS646/74ALS646-1
商店A,B不明*
商店B,A不确定*
商店A和B的数据
隔离,保持存储
实时B数据到总线
存储B数据到总线
实时数据到B总线
存储在数据到B总线
74ALS648/74ALS648-1
商店A,B不明*
商店B,A不确定*
商店A和B的数据
隔离,保持存储
实时B数据到总线
存储B数据到总线
实时数据到B总线
存储在数据到B总线
注意事项:
H =高电压等级
L =低电压等级
X =无关
* =在数据输出功能可被使能或通过在OE和DIR输入的各种信号被禁用。数据输入功能总是
使能,即,在总线管脚的数据将被存储在每个时钟由低到高的过渡。
↑
=低到高的时钟跳变
1991年2月08日
5