74AHC257 ; 74AHCT257
四2输入多路复用器;三态
牧师02 - 2008年5月9日
产品数据表
1.概述
该74AHC257 ; 74AHCT257是高速硅栅CMOS器件,其引脚兼容
低功耗肖特基TTL ( LSTTL ) 。这是符合JEDEC标准的特定网络版
第7 -A 。
该74AHC257 ; 74AHCT257有四个相同的2输入多路复用器与3态输出,
这两个来源中选择4位数据,并通过一个公共数据中选择被控制
输入(S) 。从源代码0 ( 1I0到4I0 )的数据输入选择时,输入端S为低电平,
从源代码1 ( 1I1到4I1 )的数据输入选择输入时, S为高电平。数据
出现在从所选择的输入端在真实(非反相)形式的输出( 1Y至4Y ) 。
该74AHC257 ; 74AHCT257是逻辑实现一个4极2位开关,
其中,开关的位置是由逻辑电平来确定施加到输入端S的
输出被强制为高阻抗OFF状态时OE为高电平。
的逻辑方程的输出是:
1Y = OE
×
(1I1
×
S + 1I0
×
S)
2Y = OE
×
(2I1
×
S + 2I0
×
S)
3Y = OE
×
(3I1
×
S + 3I0
×
S)
4Y = OE
×
(4I1
×
S + 4I0
×
S)
该74AHC257 ; 74AHCT257是相同的74AHC258 ; 74AHCT258 ,但
非反相(真)输出。
2.特点
I
I
I
I
I
平衡传输延迟
所有的输入有施密特触发器操作
非反相数据路径
输入接受比V更高的电压
CC
输入电平:
N
对于74AHC257 : CMOS电平
N
对于74AHCT257 : TTL电平
I
ESD保护:
N
HBM EIA / JESD22- A114E超过2000伏
N
MM EIA / JESD22 - A115 - A超过200 V
N
CDM EIA / JESD22- C101C超过1000 V
I
多种封装选择
I
从特定网络版
40 °C
+85
°C
从
40 °C
+125
°C
恩智浦半导体
74AHC257 ; 74AHCT257
四2输入多路复用器;三态
5.管脚信息
5.1钢钉
S
1I0
1I1
1Y
2I0
2I1
2Y
GND
1
2
3
4
5
6
7
8
001aad499
16 V
CC
15 OE
14 4I0
13 4I1
12 4Y
11 3I0
10 3I1
9
3Y
257
图5 。
引脚CON组fi guration SO16和TSSOP16
5.2引脚说明
表2中。
符号
S
1I0
1I1
1Y
2I0
2I1
2Y
GND
3Y
3I1
3I0
4Y
4I1
4I0
OE
V
CC
引脚说明
针
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
描述
常见的数据输入选择
从源代码0的数据输入
从源1数据输入
多路输出
从源代码0的数据输入
从源1数据输入
多路输出
接地( 0 V )
多路输出
从源1数据输入
从源代码0的数据输入
多路输出
从源1数据输入
从源代码0的数据输入
输出使能输入(低电平有效)
电源电压
74AHC_AHCT257_2
NXP B.V. 2008保留所有权利。
产品数据表
牧师02 - 2008年5月9日
4 16
恩智浦半导体
74AHC257 ; 74AHCT257
四2输入多路复用器;三态
6.功能描述
表3中。
控制
OE
H
L
S
X
H
L
功能表
[1]
输入
nI0
X
X
X
L
H
[1]
H =高电压电平;
L =低电压电平;
X =不关心;
Z =高阻关断状态。
产量
nI1
X
L
H
X
X
nY
Z
L
H
L
H
7.极限值
表4 。
极限值
按照绝对最大额定值系统( IEC 60134 ) 。电压参考GND(地= 0V)。
符号
V
CC
V
I
I
IK
I
OK
I
O
I
CC
I
GND
T
英镑
P
合计
[1]
[2]
参数
电源电压
输入电压
输入钳位电流
输出钳位电流
输出电流
电源电流
地电流
储存温度
总功耗
条件
民
0.5
0.5
最大
+7.0
+7.0
-
+20
+25
+75
-
+150
500
单位
V
V
mA
mA
mA
mA
mA
°C
mW
V
I
& LT ;
0.5
V
V
O
& LT ;
0.5
V或V
O
& GT ; V
CC
+ 0.5 V
V
O
=
0.5
V到(V
CC
+ 0.5 V)
[1]
[1]
20
20
25
-
75
65
T
AMB
=
40 °C
+125
°C
[2]
-
如果输入和输出电流额定值是所观察到的输入和输出电压额定值可能被超过。
对于SO16封装: 70以上
°C
P的值
合计
减额线性8毫瓦/ K 。
对于TSSOP16封装: 60岁以上
°C
P的值
合计
减额线性5.5毫瓦/ K 。
74AHC_AHCT257_2
NXP B.V. 2008保留所有权利。
产品数据表
牧师02 - 2008年5月9日
5 16
飞利浦半导体
产品speci fi cation
四2输入多路复用器;三态
特点
ESD保护:
HBM EIA / JESD22 - A114 - A超过2000 V
MM EIA / JESD22 - A115 - A超过200 V
CDM EIA / JESD22- C101超过1000 V
平衡传输延迟
所有的输入有施密特触发器操作
非反相数据路径
输入接受比V更高的电压
CC
对于AHC只:工作在CMOS输入电平
对于AHCT只:工作在TTL电平输入
从指定的
40
+85
°C
和
40
+125
°C.
描述
该74AHC / AHCT257是高速硅栅CMOS
器件引脚与低功率肖特基兼容
TTL ( LSTTL ) 。它们是符合规定的
JEDEC标准没有。 7A 。
该74AHC / AHCT257具有四个相同的2输入
多路复用器与三态输出,选择4位
快速参考数据
GND = 0 V ;吨
AMB
= 25
°C;
t
r
= t
f
≤
3.0纳秒。
74AHC257;
74AHCT257
来自两个源的数据,并通过一个共同的控制
数据选择输入(S) 。
从源代码0的数据输入( 1I
0
到4I
0
)被选择
当输入端S为低电平并且从源1的数据输入端
(1I
1
到4I
1
)被选择时, S为高电平。数据显示在
在真正的(非反相)的形式输出( 1Y到4Y )
选择的输入。
该74AHC / AHCT257是逻辑实现的
4极2位置开关,其中所述开关的位置是
通过施加到S的输出端的逻辑电平来确定
被强制为高阻抗OFF状态时, OE是
高。
如果OE是低电平时,逻辑方程的输出:
1Y = 1I
1
×
S + 1I
0
×
S;
2Y = 2I
1
×
S + 2I
0
×
S;
3Y = 3I
1
×
S + 3I
0
×
S;
4Y = 4I
1
×
S + 4I
0
×
S.
的“ 257 ”是相同的“ 258 ”,但具有非反相
(真)输出。
典型
符号
t
PHL
/t
PLH
参数
传播延迟
nl
0
倪
1
到纽约
S到纽约
C
I
C
O
C
PD
输入电容
输出电容
功耗
电容
C
L
= 50 pF的; F
i
= 1 MHz的;注1和2
4 ,通过输出输入端S切换
通过输入我1输出切换
笔记
1. C
PD
被用于确定所述动态功耗(P
D
in
W).
P
D
= C
PD
×
V
CC2
×
f
i
+
∑
(C
L
×
V
CC2
×
f
o
)其中:
f
i
=以MHz输入频率;
f
o
=以MHz输出频率;
∑
(C
L
×
V
CC2
×
f
o
) =产出的总和;
C
L
=以pF输出负载电容;
V
CC
=在伏的电源电压。
2.条件为V
I
= GND到V
CC
.
2000 4月03
2
45
15
51
15
pF
pF
C
L
= 15 pF的; V
CC
= 5 V
C
L
= 15 pF的; V
CC
= 5 V
V
I
= V
CC
或GND
2.9
3.5
3.0
4.0
3.7
5.1
3.0
4.0
ns
ns
pF
pF
条件
AHC
AHCT
单位
飞利浦半导体
产品speci fi cation
四2输入多路复用器;三态
74AHC257;
74AHCT257
手册, halfpage
S 1
1I0 2
1I1 3
1Y 4
16 VCC
15 OE
14 4I0
手册, halfpage
2
3
5
6
11
10
14
13
1I0 1I1 2I0 2I1 3I0 3I1 4I0 4I1
1
15
S
OE
1Y
4
2Y
7
3Y
9
4Y
12
MNA537
257
2I0 5
2I1 6
2Y 7
GND 8
MNA536
13 4I1
12 4Y
11 3I0
10 3I1
9
3Y
Fig.1引脚配置。
图2逻辑符号。
手册, halfpage
手册, halfpage
1
15
G1
EN
MUX
2
3
5
1I0
1I1
2I0
2I1
3I0
3I1
4I0
4I1
选择器
1Y
4
2
3
5
6
11
10
14
13
1
1
4
2Y
3-STATE
多路复用器
输出
6
11
10
7
7
9
3Y
9
14
13
4Y 12
12
S
MNA538
OE
15
MNA540
1
图3 IEC逻辑符号。
图4的功能框图。
2000 4月03
4
飞利浦半导体
产品speci fi cation
四2输入多路复用器;三态
特点
ESD保护:
HBM EIA / JESD22 - A114 - A超过2000 V
MM EIA / JESD22 - A115 - A超过200 V
CDM EIA / JESD22- C101超过1000 V
平衡传输延迟
所有的输入有施密特触发器操作
非反相数据路径
输入接受比V更高的电压
CC
对于AHC只:工作在CMOS输入电平
对于AHCT只:工作在TTL电平输入
从指定的
40
+85
°C
和
40
+125
°C.
描述
该74AHC / AHCT257是高速硅栅CMOS
器件引脚与低功率肖特基兼容
TTL ( LSTTL ) 。它们是符合规定的
JEDEC标准没有。 7A 。
该74AHC / AHCT257具有四个相同的2输入
多路复用器与三态输出,选择4位
快速参考数据
GND = 0 V ;吨
AMB
= 25
°C;
t
r
= t
f
≤
3.0纳秒。
74AHC257;
74AHCT257
来自两个源的数据,并通过一个共同的控制
数据选择输入(S) 。
从源代码0的数据输入( 1I
0
到4I
0
)被选择
当输入端S为低电平并且从源1的数据输入端
(1I
1
到4I
1
)被选择时, S为高电平。数据显示在
在真正的(非反相)的形式输出( 1Y到4Y )
选择的输入。
该74AHC / AHCT257是逻辑实现的
4极2位置开关,其中所述开关的位置是
通过施加到S的输出端的逻辑电平来确定
被强制为高阻抗OFF状态时, OE是
高。
如果OE是低电平时,逻辑方程的输出:
1Y = 1I
1
×
S + 1I
0
×
S;
2Y = 2I
1
×
S + 2I
0
×
S;
3Y = 3I
1
×
S + 3I
0
×
S;
4Y = 4I
1
×
S + 4I
0
×
S.
的“ 257 ”是相同的“ 258 ”,但具有非反相
(真)输出。
典型
符号
t
PHL
/t
PLH
参数
传播延迟
nl
0
倪
1
到纽约
S到纽约
C
I
C
O
C
PD
输入电容
输出电容
功耗
电容
C
L
= 50 pF的; F
i
= 1 MHz的;注1和2
4 ,通过输出输入端S切换
通过输入我1输出切换
笔记
1. C
PD
被用于确定所述动态功耗(P
D
in
W).
P
D
= C
PD
×
V
CC2
×
f
i
+
∑
(C
L
×
V
CC2
×
f
o
)其中:
f
i
=以MHz输入频率;
f
o
=以MHz输出频率;
∑
(C
L
×
V
CC2
×
f
o
) =产出的总和;
C
L
=以pF输出负载电容;
V
CC
=在伏的电源电压。
2.条件为V
I
= GND到V
CC
.
2000 4月03
2
45
15
51
15
pF
pF
C
L
= 15 pF的; V
CC
= 5 V
C
L
= 15 pF的; V
CC
= 5 V
V
I
= V
CC
或GND
2.9
3.5
3.0
4.0
3.7
5.1
3.0
4.0
ns
ns
pF
pF
条件
AHC
AHCT
单位
飞利浦半导体
产品speci fi cation
四2输入多路复用器;三态
74AHC257;
74AHCT257
手册, halfpage
S 1
1I0 2
1I1 3
1Y 4
16 VCC
15 OE
14 4I0
手册, halfpage
2
3
5
6
11
10
14
13
1I0 1I1 2I0 2I1 3I0 3I1 4I0 4I1
1
15
S
OE
1Y
4
2Y
7
3Y
9
4Y
12
MNA537
257
2I0 5
2I1 6
2Y 7
GND 8
MNA536
13 4I1
12 4Y
11 3I0
10 3I1
9
3Y
Fig.1引脚配置。
图2逻辑符号。
手册, halfpage
手册, halfpage
1
15
G1
EN
MUX
2
3
5
1I0
1I1
2I0
2I1
3I0
3I1
4I0
4I1
选择器
1Y
4
2
3
5
6
11
10
14
13
1
1
4
2Y
3-STATE
多路复用器
输出
6
11
10
7
7
9
3Y
9
14
13
4Y 12
12
S
MNA538
OE
15
MNA540
1
图3 IEC逻辑符号。
图4的功能框图。
2000 4月03
4
飞利浦半导体
产品speci fi cation
四2输入多路复用器;三态
特点
ESD保护:
HBM EIA / JESD22 - A114 - A超过2000 V
MM EIA / JESD22 - A115 - A超过200 V
CDM EIA / JESD22- C101超过1000 V
平衡传输延迟
所有的输入有施密特触发器操作
非反相数据路径
输入接受比V更高的电压
CC
对于AHC只:工作在CMOS输入电平
对于AHCT只:工作在TTL电平输入
从指定的
40
+85
°C
和
40
+125
°C.
描述
该74AHC / AHCT257是高速硅栅CMOS
器件引脚与低功率肖特基兼容
TTL ( LSTTL ) 。它们是符合规定的
JEDEC标准没有。 7A 。
该74AHC / AHCT257具有四个相同的2输入
多路复用器与三态输出,选择4位
快速参考数据
GND = 0 V ;吨
AMB
= 25
°C;
t
r
= t
f
≤
3.0纳秒。
74AHC257;
74AHCT257
来自两个源的数据,并通过一个共同的控制
数据选择输入(S) 。
从源代码0的数据输入( 1I
0
到4I
0
)被选择
当输入端S为低电平并且从源1的数据输入端
(1I
1
到4I
1
)被选择时, S为高电平。数据显示在
在真正的(非反相)的形式输出( 1Y到4Y )
选择的输入。
该74AHC / AHCT257是逻辑实现的
4极2位置开关,其中所述开关的位置是
通过施加到S的输出端的逻辑电平来确定
被强制为高阻抗OFF状态时, OE是
高。
如果OE是低电平时,逻辑方程的输出:
1Y = 1I
1
×
S + 1I
0
×
S;
2Y = 2I
1
×
S + 2I
0
×
S;
3Y = 3I
1
×
S + 3I
0
×
S;
4Y = 4I
1
×
S + 4I
0
×
S.
的“ 257 ”是相同的“ 258 ”,但具有非反相
(真)输出。
典型
符号
t
PHL
/t
PLH
参数
传播延迟
nl
0
倪
1
到纽约
S到纽约
C
I
C
O
C
PD
输入电容
输出电容
功耗
电容
C
L
= 50 pF的; F
i
= 1 MHz的;注1和2
4 ,通过输出输入端S切换
通过输入我1输出切换
笔记
1. C
PD
被用于确定所述动态功耗(P
D
in
W).
P
D
= C
PD
×
V
CC2
×
f
i
+
∑
(C
L
×
V
CC2
×
f
o
)其中:
f
i
=以MHz输入频率;
f
o
=以MHz输出频率;
∑
(C
L
×
V
CC2
×
f
o
) =产出的总和;
C
L
=以pF输出负载电容;
V
CC
=在伏的电源电压。
2.条件为V
I
= GND到V
CC
.
2000 4月03
2
45
15
51
15
pF
pF
C
L
= 15 pF的; V
CC
= 5 V
C
L
= 15 pF的; V
CC
= 5 V
V
I
= V
CC
或GND
2.9
3.5
3.0
4.0
3.7
5.1
3.0
4.0
ns
ns
pF
pF
条件
AHC
AHCT
单位
飞利浦半导体
产品speci fi cation
四2输入多路复用器;三态
74AHC257;
74AHCT257
手册, halfpage
S 1
1I0 2
1I1 3
1Y 4
16 VCC
15 OE
14 4I0
手册, halfpage
2
3
5
6
11
10
14
13
1I0 1I1 2I0 2I1 3I0 3I1 4I0 4I1
1
15
S
OE
1Y
4
2Y
7
3Y
9
4Y
12
MNA537
257
2I0 5
2I1 6
2Y 7
GND 8
MNA536
13 4I1
12 4Y
11 3I0
10 3I1
9
3Y
Fig.1引脚配置。
图2逻辑符号。
手册, halfpage
手册, halfpage
1
15
G1
EN
MUX
2
3
5
1I0
1I1
2I0
2I1
3I0
3I1
4I0
4I1
选择器
1Y
4
2
3
5
6
11
10
14
13
1
1
4
2Y
3-STATE
多路复用器
输出
6
11
10
7
7
9
3Y
9
14
13
4Y 12
12
S
MNA538
OE
15
MNA540
1
图3 IEC逻辑符号。
图4的功能框图。
2000 4月03
4
飞利浦半导体
产品speci fi cation
四2输入多路复用器;三态
特点
ESD保护:
HBM EIA / JESD22 - A114 - A超过2000 V
MM EIA / JESD22 - A115 - A超过200 V
CDM EIA / JESD22- C101超过1000 V
平衡传输延迟
所有的输入有施密特触发器操作
非反相数据路径
输入接受比V更高的电压
CC
对于AHC只:工作在CMOS输入电平
对于AHCT只:工作在TTL电平输入
从指定的
40
+85
°C
和
40
+125
°C.
描述
该74AHC / AHCT257是高速硅栅CMOS
器件引脚与低功率肖特基兼容
TTL ( LSTTL ) 。它们是符合规定的
JEDEC标准没有。 7A 。
该74AHC / AHCT257具有四个相同的2输入
多路复用器与三态输出,选择4位
快速参考数据
GND = 0 V ;吨
AMB
= 25
°C;
t
r
= t
f
≤
3.0纳秒。
74AHC257;
74AHCT257
来自两个源的数据,并通过一个共同的控制
数据选择输入(S) 。
从源代码0的数据输入( 1I
0
到4I
0
)被选择
当输入端S为低电平并且从源1的数据输入端
(1I
1
到4I
1
)被选择时, S为高电平。数据显示在
在真正的(非反相)的形式输出( 1Y到4Y )
选择的输入。
该74AHC / AHCT257是逻辑实现的
4极2位置开关,其中所述开关的位置是
通过施加到S的输出端的逻辑电平来确定
被强制为高阻抗OFF状态时, OE是
高。
如果OE是低电平时,逻辑方程的输出:
1Y = 1I
1
×
S + 1I
0
×
S;
2Y = 2I
1
×
S + 2I
0
×
S;
3Y = 3I
1
×
S + 3I
0
×
S;
4Y = 4I
1
×
S + 4I
0
×
S.
的“ 257 ”是相同的“ 258 ”,但具有非反相
(真)输出。
典型
符号
t
PHL
/t
PLH
参数
传播延迟
nl
0
倪
1
到纽约
S到纽约
C
I
C
O
C
PD
输入电容
输出电容
功耗
电容
C
L
= 50 pF的; F
i
= 1 MHz的;注1和2
4 ,通过输出输入端S切换
通过输入我1输出切换
笔记
1. C
PD
被用于确定所述动态功耗(P
D
in
W).
P
D
= C
PD
×
V
CC2
×
f
i
+
∑
(C
L
×
V
CC2
×
f
o
)其中:
f
i
=以MHz输入频率;
f
o
=以MHz输出频率;
∑
(C
L
×
V
CC2
×
f
o
) =产出的总和;
C
L
=以pF输出负载电容;
V
CC
=在伏的电源电压。
2.条件为V
I
= GND到V
CC
.
2000 4月03
2
45
15
51
15
pF
pF
C
L
= 15 pF的; V
CC
= 5 V
C
L
= 15 pF的; V
CC
= 5 V
V
I
= V
CC
或GND
2.9
3.5
3.0
4.0
3.7
5.1
3.0
4.0
ns
ns
pF
pF
条件
AHC
AHCT
单位
飞利浦半导体
产品speci fi cation
四2输入多路复用器;三态
74AHC257;
74AHCT257
手册, halfpage
S 1
1I0 2
1I1 3
1Y 4
16 VCC
15 OE
14 4I0
手册, halfpage
2
3
5
6
11
10
14
13
1I0 1I1 2I0 2I1 3I0 3I1 4I0 4I1
1
15
S
OE
1Y
4
2Y
7
3Y
9
4Y
12
MNA537
257
2I0 5
2I1 6
2Y 7
GND 8
MNA536
13 4I1
12 4Y
11 3I0
10 3I1
9
3Y
Fig.1引脚配置。
图2逻辑符号。
手册, halfpage
手册, halfpage
1
15
G1
EN
MUX
2
3
5
1I0
1I1
2I0
2I1
3I0
3I1
4I0
4I1
选择器
1Y
4
2
3
5
6
11
10
14
13
1
1
4
2Y
3-STATE
多路复用器
输出
6
11
10
7
7
9
3Y
9
14
13
4Y 12
12
S
MNA538
OE
15
MNA540
1
图3 IEC逻辑符号。
图4的功能框图。
2000 4月03
4