74ACTQ827安静Series 10位缓冲器/线与3态输出驱动器
1990年3月
修订后的2000年9月
74ACTQ827
宁静系列
10位缓冲器/线路驱动器
具有三态输出
概述
该ACTQ827 10位总线缓冲器可提供高性能
总线接口缓冲宽数据/地址路径或
巴士载校验。 10位缓冲器具有输出NOR
能够获得最大的控制灵活性。该ACTQ827泌尿道感染
lizes飞兆半导体静音系列
技术,保证安静
输出开关和改进的动态阈值perfor-
曼斯。 FACT静音系列
功能GTO
输出控制
并且除了分割接地总线冲校正
对于性能优越。
特点
s
保证同步开关噪声水平和
动态阈值的表现
s
保证引脚对引脚歪斜的AC性能
s
在包的两侧输入和输出允许
简单的接口与微处理器
s
改进的闭锁抗扰度
s
输出源/汇24毫安
s
TTL兼容的输入
订购代码:
订单号
74ACTQ827SC
74ACTQ827SPC
包装数
M24B
N24C
包装说明
24引脚小外形集成电路( SOIC ) , JEDEC MS- 013 ,宽0.300
24引脚塑料双列直插式封装( PDIP ) , JEDEC MS- 001 ,宽0.300
也可在磁带和卷轴装置。通过附加后缀字母“X”的订货代码指定。
逻辑符号
接线图
IEEE / IEC
引脚说明
引脚名称
OE
1
, OE
2
D
0
–D
9
O
0
–O
9
描述
OUTPUT ENABLE
数据输入
数据输出
FACT ,安静Series , FACT安静Series和GTO是仙童半导体公司的商标。
2000仙童半导体公司
DS010687
www.fairchildsemi.com
74ACTQ827
功能说明
该ACTQ827线驱动器被设计成用作
内存地址驱动器,时钟驱动器和总线为导向
发送器/接收器。这些器件具有三态输出
通过控制输出使能( OE )引脚。当OE是
低时,该设备是透明的。当OE为高电平,则
设备处于三态模式。
功能表
输入
OE
L
L
H
H
=
高电压电平
L
=
低电压电平
Z
=
高阻抗
X
=
非物质
输出
功能
O
n
H
L
Z
透明
透明
高Z
D
n
H
L
X
逻辑图
请注意,该图仅用于逻辑操作的理解提供的,不应该被用来估计的传播延迟。
www.fairchildsemi.com
2
74ACTQ827
DC电气特性
注4 :
DIP封装。
(续)
注2 :
所有输出负载;输入阈值与输出测试有关。
注3 :
最大测试时间为2.0 ms ,一个输出一次加载。
注5 :
定义为(n )输出最大数量。数据输入驱动0V至3V 。一个输出@ GND 。
注6 :
的数据输入( n-1个)输入切换0V到3V( ACTQ )最大数目。输入被测开关:
3V阈值(V
ILD
) , 0V到阈值。 (V
IHD
), f
=
1兆赫。
AC电气特性
V
CC
符号
t
PHL
t
PLH
t
PZL
t
PZH
t
PHZ
t
PLZ
t
OSHL
t
OSLH
参数
传播延迟
数据输出
输出使能时间
输出禁止时间
输出到输出偏斜
数据输出(注8 )
(V)
(注7 )
5.0
5.0
5.0
5.0
民
2.5
3.0
1.0
T
A
= +25°C
C
L
=
50 pF的
典型值
5.6
7.1
5.8
0.5
最大
8.0
10.0
8.0
1.5
T
A
= 40°C
to
+85°C
C
L
=
50 pF的
民
2.5
3.0
1.0
最大
9.0
11.0
8.5
1.5
ns
ns
ns
ns
单位
注7 :
电压范围5.0是5.0V
±
0.5V.
注8 :
歪斜是指实际的传播延迟为相同的封装装置内的任何两个输出之间的差的绝对值。
本说明书适用于任何输出以相同的方向切换,无论是高到低(叔
OSHL
)或低到高(T
OSLH
) 。参数保证的
设计。未经测试。
电容
符号
C
IN
C
PD
参数
输入电容
功率耗散电容
典型值
4.5
82
单位
pF
pF
V
CC
=
开放
V
CC
=
5.0V
条件
www.fairchildsemi.com
4
74ACTQ827安静Series 10位缓冲器/线与3态输出驱动器
1990年3月
修订后的1998年12月
74ACTQ827
静音系列 10位缓冲器/线路驱动器
具有三态输出
概述
该ACTQ827 10位总线缓冲器可提供高性能
总线接口缓冲宽数据/地址路径或
巴士载校验。 10位缓冲器具有输出NOR
能够获得最大的控制灵活性。该ACTQ827泌尿道感染
lizes飞兆半导体安静Series技术,保证安静
输出开关和改进的动态阈值perfor-
曼斯。 FACT安静Series功能GTO输出控制
并且除了分割接地总线冲校正
对于性能优越。
特点
s
保证同步开关噪声水平和
动态阈值的表现
s
保证引脚对引脚歪斜的AC性能
s
在包的两侧输入和输出允许
简单的接口与微处理器
s
改进的闭锁抗扰度
s
输出源/汇24毫安
s
功能和引脚兼容AMD的AM29827
s
与TTL兼容的输入
订购代码:
订单号
74ACTQ827SC
74ACTQ827SPC
包装数
M24B
N24C
包装说明
24引脚小外形集成电路( SOIC ) , JEDEC MS- 013 , 0.300 “宽体
24引脚塑料双列直插式封装( PDIP ) , JEDEC MS- 100 , 0.300 “宽
也可在磁带和卷轴装置。通过附加后缀字母“X”的订货代码指定。
逻辑符号
接线图
引脚分配
对于DIP和SOIC
IEEE / IEC
引脚说明
引脚名称
OE
1
, OE
2
D
0
–D
9
O
0
–O
9
描述
OUTPUT ENABLE
数据输入
数据输出
FACT ,安静Series , FACT安静Series和GTO是仙童半导体公司的商标。
1999仙童半导体公司
DS010687.prf
www.fairchildsemi.com
74ACTQ827
功能说明
该ACTQ827线驱动器被设计成用作
内存地址驱动器,时钟驱动器和总线为导向
发送器/接收器。这些器件具有三态输出
通过控制输出使能( OE )引脚。当OE是
低时,该设备是透明的。当OE为高电平,则
设备处于三态模式。
功能表
输入
OE
L
L
H
H
=
高电压电平
L
=
低电压电平
Z
=
高阻抗
X
=
非物质
输出
O
n
H
L
Z
功能
D
n
H
L
X
透明
透明
高Z
逻辑图
请注意,该图仅用于逻辑操作的理解提供的,不应该被用来估计的传播延迟。
www.fairchildsemi.com
2
74ACTQ827
DC电气特性
注4 :
DIP封装。
(续)
注2 :
所有输出负载;输入阈值与输出测试有关。
注3 :
最大测试时间为2.0 ms ,一个输出一次加载。
注5 :
定义为(n )输出最大数量。数据输入驱动0V至3V 。一个输出@ GND 。
注6 :
的数据输入( n-1个)输入切换0V到3V( ACTQ )最大数目。输入被测开关:
3V阈值(V
ILD
) , 0V到阈值。 (V
IHD
), f
=
1兆赫。
AC电气特性
V
CC
符号
t
PHL
t
PLH
t
PZL
t
PZH
t
PHZ
t
PLZ
t
OSHL
t
OSLH
参数
传播延迟
数据输出
输出使能时间
输出禁止时间
输出到输出
歪斜(注8 )
数据输出
注7 :
电压范围5.0是5.0V
±0.5V.
注8 :
歪斜是指实际的传播延迟为相同的封装装置内的任何两个输出之间的差的绝对值。
本说明书适用于任何输出以相同的方向切换,无论是高电平变为低电平(叔
OSHL
)或低到高(T
OSLH
) 。参数保证的
设计。未经测试。
T
A
= +25°C
C
L
=
50 pF的
民
2.5
3.0
1.0
典型值
5.6
7.1
5.8
0.5
最大
8.0
10.0
8.0
1.5
T
A
= 40°C
to
+85°C
C
L
=
50 pF的
民
2.5
3.0
1.0
最大
9.0
11.0
8.5
1.5
ns
ns
ns
ns
单位
(V)
(注7 )
5.0
5.0
5.0
5.0
电容
符号
C
IN
C
PD
参数
输入电容
功率耗散电容
典型值
4.5
82
单位
pF
pF
V
CC
=
开放
V
CC
=
5.0V
条件
www.fairchildsemi.com
4