与3态输出74ACTQ16244 16位缓冲器/线路驱动器
1991年5月
修订后的1999年11月
74ACTQ16244
16位与3态输出缓冲器/线路驱动器
概述
该ACTQ16244包含了16个非反相缓冲器
与三态输出设计,可用作MEM-
储器和地址的驱动程序,时钟驱动器,或面向总线的传输
米特/接收器。该装置是受控的半字节。每个半字节
具有可单独短路3态控制输入
共同为16位操作。
该ACTQ16244采用飞兆半导体的静音系列技
术,以保证安静的输出切换和改进
动态阈值的表现。 FACT安静Series为特色的
Tures的GTO输出控制,性能卓越。
特点
s
利用飞兆半导体的事实静音系列技术
s
保证同步开关噪声水平和
动态阈值的表现
s
保证引脚对引脚输出偏斜
s
每个字节和四位独立控制逻辑
s
16位版本的ACTQ244的
s
输出源/汇24毫安
s
其他规格的多路输出开关
s
输出负载规格为50 pF和250 pF的负载
订购代码:
订单号
74ACTQ16244SSC
74ACTQ16244MTD
包装数
MS48A
MTD48
包装说明
48引脚收缩小外形封装( SSOP ) , JEDEC MO- 118 , 0.300 “宽
48引脚超薄紧缩小型封装( TSSOP ) , JEDEC MO- 153 , 6.1毫米宽
也可在磁带和卷轴装置。通过附加后缀字母“X”的订货代码指定。
逻辑符号
引脚说明
引脚名称
OE
n
I
0
–I
15
O
0
–O
15
描述
输出使能输入(低电平有效)
输入
输出
FACT , FACT安静Series和GTO是仙童半导体公司的商标。
1999仙童半导体公司
DS010925
www.fairchildsemi.com
74ACTQ16244
AC电气特性
V
CC
符号
t
PLH
t
PHL
t
PZH
t
PZL
t
PHZ
t
PLZ
传播
延迟
n
, B
n
到B
n
, A
n
OUTPUT ENABLE
时间
输出禁用
时间
5.0
5.0
5.0
参数
(V)
(注8)
民
3.0
2.5
2.5
2.7
2.3
2.0
T
A
= +25°C
C
L
=
50 pF的
典型值
5.2
4.8
5.0
4.6
5.0
4.6
最大
7.3
6.8
7.4
7.5
7.9
7.4
T
A
= 40°C
to
+85°C
C
L
=
50 pF的
民
3.0
2.5
2.5
2.7
2.3
2.0
最大
7.8
7.3
7.9
8.0
8.2
7.9
ns
ns
ns
单位
注8 :
电压范围5.0是5.0V
±
0.5V.
扩展交流电气特性
T
A
= 40°C
to
+85°C
C
L
=
50 pF的
符号
参数
V
CC
(V)
(注8)
t
PLH
t
PHL
t
PZH
t
PZL
t
PHZ
t
PLZ
t
OSHL
(注10 )
t
OSLH
(注10 )
t
OST
(注10 )
传播延迟
数据输出
OUTPUT ENABLE
时间
输出禁用
时间
引脚到引脚歪斜
HL数据到输出
引脚到引脚歪斜
LH数据到输出
引脚到引脚歪斜
LH / HL数据到输出
5.0
5.0
5.0
5.0
5.0
5.0
民
4.0
3.4
3.5
3.4
3.6
3.1
16路输出开关
(注11 )
典型值
最大
11.6
9.6
10.1
10.0
8.9
8.1
1.2
2.5
4.3
(注14 )
5.6
4.8
T
A
= 40°C
to
+85°C
C
L
=
250 pF的
(注12 )
民
最大
14.3
13.1
(注13 )
ns
ns
ns
ns
ns
ns
单位
注9 :
电压范围5.0是5.0V
±
0.5V.
注10 :
歪斜是指实际的传播延迟为同一装置的任何两个单独的输出之间的差的绝对值。
该规范适用于任何输出切换HIGH到LOW (T
OSHL
) ,低到高(叔
OSLH
) ,或者其任意组合开关低到高的和/或高
到LOW (T
OST
).
注11 :
本规范是保证,但未经测试。该限制适用于传输延迟为所有路径切换描述相
(即,所有低到高,高到低,等等) 。
注12 :
本规范是保证,但未经测试。极限代表取代50 pF负载的传输延迟与250 pF负载电容
电容器中的标准AC负载。本规范适用于单路输出开关而已。
注13 :
3 -STATE延迟是负荷为主,已被排除在数据表。
注14 :
输出禁止时间是由输出端的RC网络( 500Ω , 250 pF)的主导,并已被排除在数据表。
电容
符号
C
IN
C
PD
输入引脚电容
功率耗散电容
参数
典型值
4.5
30
单位
pF
pF
V
CC
=
5.0V
V
CC
=
5.0V
条件
www.fairchildsemi.com
4