74ACTQ02四2输入或非门
1990年8月
修订后的1999年11月
74ACTQ02
四路2输入NOR门
概述
该ACTQ02包含四个,二输入NOR门。
该ACTQ利用飞兆半导体的静音系列技术
保证安静的输出切换和改进的动态
阈值的表现。 FACT安静Series功能
GTO输出控制和除下冲校正
以分割接地母线优越ACMOS性能。
特点
s
I
CC
减少了50%
s
保证同步开关噪声水平和
动态阈值的表现
s
改进的闭锁抗扰度
s
输出源/汇24毫安
s
ACTQ02与TTL兼容的输入
订购代码:
订单号
74ACTQ02SC
74ACTQ02SJ
74ACTQ02PC
包装数
M14A
M14D
N14A
包装说明
14引脚小外形集成电路( SOIC ) , JEDEC MS- 120 , 0.150 “窄体
14引脚小外形封装( SOP ) , EIAJ TYPE II , 5.3毫米宽
14引脚塑料双列直插式封装( PDIP ) , JEDEC MS- 001 , 0.300 “宽
也可在磁带和卷轴装置。通过附加后缀字母“X”的订货代码指定。
逻辑符号
IEEE / IEC
接线图
引脚说明
引脚名称
A
n
, B
n
O
n
描述
输入
输出
FACT , FACT安静Series和GTO是仙童半导体公司的商标。
1999仙童半导体公司
DS010889
www.fairchildsemi.com
74ACTQ02
绝对最大额定值
(注1 )
电源电压(V
CC
)
DC输入二极管电流(I
IK
)
V
I
= 0.5V
V
I
=
V
CC
+
0.5V
直流输入电压(V
I
)
DC输出二极管电流(I
OK
)
V
O
= 0.5V
V
O
=
V
CC
+
0.5V
直流输出电压(V
O
)
DC输出源
或吸收电流(I
O
)
DC V
CC
或接地电流
每个输出引脚(I
CC
还是我
GND
)
存储温度(T
英镑
)
直流闭锁或来源
灌电流
结温(T
J
)
PDIP
140°C
±300
mA
±50
mA
65°C
to
+150°C
±50
mA
20
mA
+20
mA
0.5V
到V
CC
+
0.5V
20
mA
+20
mA
0.5V
到V
CC
+
0.5V
0.5V
to
+7.0V
推荐工作
条件
电源电压(V
CC
)
输入电压(V
I
)
输出电压(V
O
)
工作温度(T
A
)
最小输入边沿速率( ΔV / ΔT)
V
IN
0.8V至2.0V
V
CC
@ 4.5V, 5.5V
4.5V至5.5V
0V至V
CC
0V至V
CC
40°C
to
+85°C
125毫伏/ NS
注1 :
绝对最大额定值是那些价值超过该受损
可能发生的设备。本数据手册规范应满足,与 -
出的异常,以确保该系统的设计是可靠的过它的功率
供给,温度,以及输出/输入加载变量。飞兆半导体不
推荐FACT电路的操作外数据手册规范。
DC电气特性
符号
V
IH
V
IL
V
OH
参数
最低高层
输入电压
最大低电平
输入电压
最低高层
输出电压
V
CC
(V)
4.5
5.5
4.5
5.5
4.5
5.5
4.5
5.5
V
OL
最大低电平
输出电压
4.5
5.5
4.5
5.5
I
IN
I
CCT
I
老
I
OHD
I
CC
V
OLP
V
OLV
V
IHD
V
ILD
最大输入漏电流
我最大
CC
/输入
最小动态
输出电流(注3)
最大静态电源电流
宁静输出
|最大动态V
OL
宁静输出
最小动态V
OL
最低高层
动态输入电压
最大低电平
动态输入电压
5.5
5.5
5.5
5.5
5.5
5.0
5.0
5.0
5.0
1.1
0.6
1.9
1.2
2.0
1.5
1.2
2.2
0.8
1.6
0.001
0.001
T
A
= +25°C
典型值
1.5
1.5
1.5
1.5
4.49
5.49
2.0
2.0
0.8
0.8
4.4
5.4
3.86
4.86
0.1
0.1
0.36
0.36
±
0.1
T
A
= 40°C
to
+85°C
保证限制
2.0
2.0
0.8
0.8
4.4
5.4
3.76
4.76
0.1
0.1
0.44
0.44
±
1.0
1.5
75
75
20.0
A
mA
mA
mA
A
V
V
V
V
V
单位
V
V
V
条件
V
OUT
=
0.1V
或V
CC
0.1V
V
OUT
=
0.1V
或V
CC
0.1V
I
OUT
= 50 A
V
IN
=
V
IL
或V
IH
V
I
OH
= 24
mA
I
OH
= 24
MA(注2 )
I
OUT
=
50
A
V
IN
=
V
IL
或V
IH
V
I
OL
=
24毫安
I
OL
=
24毫安(注2 )
V
I
=
V
CC
, GND
V
I
=
V
CC
2.1V
V
老
=
1.65V最大
V
OHD
=
3.85V敏
V
IN
=
V
CC
或GND
图1 ,图2中
(注4 ) (注5 )
图1 ,图2中
(注4 ) (注5 )
(注4 ) (注6 )
(注4 ) (注6 )
注2 :
所有输出负载;输入阈值与输出测试有关。
注3 :
最大测试时间为2.0 ms ,一个输出一次加载。
注4 :
塑料DIP封装
注5 :
定义为(n )输出最大数量。数据输入0V至3V 。一个输出@ GND 。
注6 :
数据输入( N)开关最大数量。 ( n-1个)输入切换0V到3V( ACTQ ) 。输入被测开关: 3V阈值(V
ILD
),
0V阈值(V
IHD
), f
=
1兆赫。
www.fairchildsemi.com
2
74ACTQ02
AC电气特性
V
CC
符号
t
PLH
t
PHL
t
OSHL ,
t
OSLH
参数
传输延迟数据到输出
传输延迟数据到输出
输出到输出
歪斜(注8 )
(V)
(注7 )
5.0
5.0
5.0
民
2.0
2.0
T
A
= +25°C
C
L
=
50 pF的
典型值
5.0
5.0
0.5
最大
7.5
7.5
1.0
T
A
= 40°C
to
+85°C
C
L
=
50 pF的
民
2.0
2.0
最大
8.0
8.0
1.0
ns
ns
ns
单位
注7 :
电压范围5.0是5.0V
±
0.5V
注8 :
歪斜是指实际的传播延迟为同一装置的任何两个单独的输出之间的差的绝对值。该
规范适用于任何输出以相同的方向切换,无论是高到低(叔
OSHL
)或低到高(T
OSLH
) 。参数设计保证来。
电容
符号
C
IN
C
PD
参数
输入电容
功率耗散电容
典型值
4.5
75
单位
pF
pF
V
CC
=
开放
V
CC
=
5.0V
条件
3
www.fairchildsemi.com
74ACTQ02
物理尺寸
英寸(毫米),除非另有说明
14引脚小外形集成电路( SOIC ) , JEDEC MS- 120 , 0.150 “窄体
包装数M14A
5
www.fairchildsemi.com
74ACTQ02四2输入或非门
1990年8月
修订后的2005年2月
74ACTQ02
四路2输入NOR门
概述
该ACTQ02包含四个,二输入NOR门。
该ACTQ利用飞兆半导体的静音系列技术
保证安静的输出切换和改进的动态
阈值的表现。 FACT静音系列
特点
G要
输出控制和除下冲校正
以分割接地母线优越ACMOS性能。
特点
s
I
CC
减少了50%
s
保证同步开关噪声水平和
动态阈值的表现
s
改进的闭锁抗扰度
s
输出源/汇24毫安
s
ACTQ02与TTL兼容的输入
订购代码:
订单号
74ACTQ02SC
74ACTQ02SJ
74ACTQ02MTC
74ACTQ02PC
包装数
M14A
M14D
MTC
N14A
包装说明
14引脚小外形集成电路( SOIC ) , JEDEC MS- 012 , 0.150"窄
无铅14引脚小外形封装( SOP ) , EIAJ TYPE II , 5.3毫米宽
14引脚超薄紧缩小型封装( TSSOP ) , JEDEC MO- 153 , 4.4毫米宽
14引脚塑料双列直插式封装( PDIP ) , JEDEC MS- 001 , 0.300"宽
也可在磁带和卷轴装置。通过附加后缀字母“X”的订货代码指定。
根据JEDEC J- STD- 020B无铅封装。
逻辑符号
IEEE / IEC
接线图
引脚说明
引脚名称
A
n
, B
n
O
n
描述
输入
输出
FACT
, FACT静音系列
和GTO
是仙童半导体公司的商标。
2005仙童半导体公司
DS010889
www.fairchildsemi.com
74ACTQ02
绝对最大额定值
(注1 )
电源电压(V
CC
)
DC输入二极管电流(I
IK
)
V
I
V
I
0.5V至
7.0V
20毫安
20毫安
0.5V至V
CC
0.5V
20毫安
20毫安
0.5V至V
CC
0.5V
r
50毫安
r
50毫安
65
q
C到
150
q
C
r
300毫安
140
q
C
推荐工作
条件
电源电压(V
CC
)
输入电压(V
I
)
输出电压(V
O
)
工作温度(T
A
)
最小输入边沿速率(
'
V/
'
t)
V
IN
0.8V至2.0V
V
CC
@ 4.5V, 5.5V
4.5V至5.5V
0V至V
CC
0V至V
CC
0.5V
V
CC
0.5V
直流输入电压(V
I
)
DC输出二极管电流(I
OK
)
V
O
V
O
40
q
C到
85
q
C
125毫伏/ NS
0.5V
V
CC
0.5V
直流输出电压(V
O
)
DC输出源
或吸收电流(I
O
)
DC V
CC
或接地电流
每个输出引脚(I
CC
还是我
GND
)
存储温度(T
英镑
)
直流闭锁或来源
灌电流
结温(T
J
)
PDIP
注1 :
绝对最大额定值是那些价值超过该受损
可能发生的设备。本数据手册规范应满足,与 -
出的异常,以确保该系统的设计是可靠的过它的功率
供给,温度,以及输出/输入加载变量。飞兆半导体不
建议实际上操作
外数据手册规范的电路。
DC电气特性
符号
V
IH
V
IL
V
OH
参数
最低高层
输入电压
最大低电平
输入电压
最低高层
输出电压
V
CC
(V)
4.5
5.5
4.5
5.5
4.5
5.5
4.5
5.5
V
OL
最大低电平
输出电压
4.5
5.5
4.5
5.5
I
IN
I
CCT
I
老
I
OHD
I
CC
V
OLP
V
OLV
V
IHD
V
ILD
最大输入漏电流
我最大
CC
/输入
最小动态
输出电流(注3)
最大静态电源电流
宁静输出
|最大动态V
OL
宁静输出
最小动态V
OL
最低高层
动态输入电压
最大低电平
动态输入电压
5.5
5.5
5.5
5.5
5.5
5.0
5.0
5.0
5.0
1.1
2.0
1.5
1.6
0.001
0.001
T
A
典型值
1.5
1.5
1.5
1.5
4.49
5.49
2.0
2.0
0.8
0.8
4.4
5.4
3.86
4.86
0.1
0.1
0.36
0.36
25
q
C
T
A
40
q
C到
85
q
C
2.0
2.0
0.8
0.8
4.4
5.4
3.76
4.76
0.1
0.1
0.44
0.44
保证限制
单位
V
V
V
V
OUT
V
OUT
I
OUT
V
IN
V
I
OH
I
OH
V
I
OUT
V
IN
V
I
OL
I
OL
V
I
V
I
条件
0.1V
0.1V
或V
CC
0.1V
或V
CC
0.1V
50
P
A
V
IL
或V
IH
24毫安
24毫安(注2 )
50
P
A
V
IL
或V
IH
24毫安
24毫安(注2 )
V
CC
, GND
V
CC
2.1V
1.65V最大
3.85V敏
V
CC
或GND
r
0.1
r
1.0
1.5
75
P
A
mA
mA
mA
V
老
V
OHD
V
IN
75
20.0
P
A
V
V
V
V
图1 ,图2中
(注4 ) (注5 )
图1 ,图2中
(注4 ) (注5 )
(注4 ) (注6 )
(注4 ) (注6 )
0.6
1.9
1.2
1.2
2.2
0.8
注2 :
所有输出负载;输入阈值与输出测试有关。
注3 :
最大测试时间为2.0 ms ,一个输出一次加载。
注4 :
塑料DIP封装
注5 :
定义为(n )输出最大数量。数据输入0V至3V 。一个输出@ GND 。
注6 :
数据输入( N)开关的最大数量。 (N
1 )输入切换0V至3V ( ACTQ ) 。输入被测开关: 3V阈值(V
ILD
),
0V阈值(V
IHD
),F为1 MHz 。
www.fairchildsemi.com
2
74ACTQ02
AC电气特性
V
CC
符号
t
PLH
t
PHL
t
OSHL ,
t
OSLH
参数
传输延迟数据到输出
传输延迟数据到输出
输出到输出
歪斜(注8 )
(V)
(注7 )
5.0
5.0
5.0
民
2.0
2.0
T
A
C
L
25
q
C
50 pF的
典型值
5.0
5.0
0.5
最大
7.5
7.5
1.0
T
A
40
q
C到
85
q
C
C
L
50 pF的
最大
8.0
8.0
1.0
ns
ns
ns
单位
民
2.0
2.0
注7 :
电压范围5.0是5.0V
r
0.5V
注8 :
歪斜是指实际的传播延迟为同一装置的任何两个单独的输出之间的差的绝对值。该
规范适用于任何输出以相同的方向切换,无论是高到低(叔
OSHL
)或低到高(T
OSLH
) 。参数设计保证来。
电容
符号
C
IN
C
PD
参数
输入电容
功率耗散电容
典型值
4.5
75
单位
pF
pF
V
CC
V
CC
开放
5.0V
条件
3
www.fairchildsemi.com
74ACTQ02
物理尺寸
英寸(毫米),除非另有说明
14引脚小外形集成电路( SOIC ) , JEDEC MS- 012 , 0.150"窄
包装数M14A
5
www.fairchildsemi.com