74ACT841 10位透明锁存器带3态输出
1988年11月
修订后的2000年9月
74ACT841
10位透明锁存器带3态输出
概述
在ACT841总线接口锁存器被设计为消除
以现有的缓冲锁存器所需的额外软件包和
为更广泛的地址/数据通道提供了额外的数据宽度或
巴士载校验。该ACT841是一个10位的透明
锁存器,一个10位版本的ACT373的。
特点
s
ACT841具有TTL兼容的输入
s
输出源/汇24毫安
s
非反相三态输出
订购代码:
订单号
74ACT841SC
74ACT841MTC
74ACT841SPC
包装数
M24B
MTC24
N24C
包装说明
24引脚小外形集成电路( SOIC ) , JEDEC MS- 013 ,宽0.300
24引脚超薄紧缩小型封装( TSSOP ) , JEDEC MO- 153 , 4.4毫米宽
24引脚塑料双列直插式封装( PDIP ) , JEDEC MS- 001 ,宽0.300
也可在磁带和卷轴装置。通过附加后缀字母“X”的订货代码指定。 ( SPC在磁带和卷轴不可用。 )
逻辑符号
接线图
IEEE / IEC
引脚说明
引脚名称
D
0
–D
9
O
0
–O
9
OE
LE
描述
数据输入
三态输出
OUTPUT ENABLE
LATCH ENABLE
FACT是仙童半导体公司的商标。
2000仙童半导体公司
DS010156
www.fairchildsemi.com
74ACT841
功能说明
该ACT841由10 D型锁存器带3态
输出。触发器出现透明的数据时
锁存使能( LE )为高。这使得异步
操作中,当输出转换如下所述的跃迁数据
化。
在LE高电平到低电平跳变,满足数据
建立时间和保持时间被锁定。数据出现在总线上
当输出使能(OE)为LOW 。当OE为高电平
总线输出处于高阻抗状态。
功能表
输入
OE
X
H
H
H
L
L
L
H
=
高电压电平
L
=
低电压电平
X
=
非物质
Z
=
高阻抗
NC
=
没有变化
国内
D
X
L
H
X
L
H
X
Q
X
L
H
NC
L
H
NC
产量
功能
O
Z
Z
Z
Z
L
H
NC
高Z
高Z
高Z
LATCHED
透明
透明
LATCHED
LE
X
H
H
L
H
H
L
逻辑图
请注意,该图仅用于逻辑操作的理解提供的,不应该被用来估计的传播延迟。
www.fairchildsemi.com
2
74ACT841
物理尺寸
英寸(毫米),除非另有说明
24引脚小外形集成电路( SOIC ) , JEDEC MS- 013 ,宽0.300
包装数M24B
5
www.fairchildsemi.com