74AC373 74ACT373八路透明锁存器带3态输出
1988年11月
修订后的1999年11月
74AC373 74ACT373
八路透明锁存器具有三态输出
概述
在AC / ACT373包括八个锁存器带3态
输出的总线组织系统的应用。在倒装
把触发电路出现透明的数据时,锁存使能
(LE)为HIGH 。当LE是低电平时,数据满足
建立时间被锁定。数据出现在总线上时,
输出使能( OE)为LOW 。当OE为高电平时,总线
输出处于高阻抗状态。
特点
s
I
CC
我
OZ
减少了50%
s
八个锁存器在一个封装
s
总线接口3态输出
s
输出源/汇24毫安
s
ACT373具有TTL兼容的输入
订购代码:
订单号
74AC373SC
74AC373SJ
74AC373MTC
74AC373PC
74ACT373SC
74ACT373SJ
74ACT373MSA
74ACT373MTC
74ACT373PC
包装数
M20B
M20D
MTC20
N20A
M20B
M20D
MSA20
MTC20
N20A
包装说明
20引脚小外形集成电路( SOIC ) , JEDEC MS- 013 , 0.300 “宽体
20引脚小外形封装( SOP ) , EIAJ TYPE II , 5.3毫米宽
20引脚超薄紧缩小型封装( TSSOP ) , JEDEC MO- 153 , 4.4毫米宽
20引脚塑料双列直插式封装( PDIP ) , JEDEC MS- 001 , 0.300 “宽
20引脚小外形集成电路( SOIC ) , JEDEC MS- 013 , 0.300 “宽体
20引脚小外形封装( SOP ) , EIAJ TYPE II , 5.3毫米宽
20引脚紧缩小型封装( SSOP ) , EIAJ TYPE II , 5.3毫米宽
20引脚超薄紧缩小型封装( TSSOP ) , JEDEC MO- 153 , 4.4毫米宽
20引脚塑料双列直插式封装( PDIP ) , JEDEC MS- 001 , 0.300 “宽
也可在磁带和卷轴装置。通过附加后缀字母“X ”的订购信息指定
逻辑符号
接线图
IEEE / IEC
引脚说明
引脚名称
D
0
–D
7
LE
OE
O
0
–O
7
描述
数据输入
锁存使能输入
输出使能输入
三态输出锁存器
FACT是仙童半导体公司的商标。
1999仙童半导体公司
DS009958
www.fairchildsemi.com
74AC373 74ACT373
功能说明
在AC / ACT373包含八个D型锁存器与3-
国家标准输出。当锁存使能( LE )
输入为高电平时,在D个数据
n
输入端进入锁存器。在
这种情况下锁存器是透明的,也就是说,锁存器输出
认沽将每一次的D型输入的变化而变化的状态。
当LE为低电平时,锁存器存储的信息
是存在于D型输入前一个建立时间
LE的高到低的跳变。 3国家标准
输出由输出使能(OE)输入控制。
当OE为低电平时,在标准输出处于2个状态
模式。当OE为高电平时,标准输出处于
高阻抗模式,但是这不干扰
输入新的数据进入锁存器。
真值表
输入
LE
X
H
H
L
OE
H
L
L
L
D
n
X
L
H
X
输出
O
n
Z
L
H
O
0
H
=
高电压电平
L
=
低电压电平
Z
=
高阻抗
X
=
非物质
O
0
=
上一页
0
前锁存高向低转换启动
逻辑图
请注意,该图仅用于逻辑操作的理解提供的,不应该被用来估计的传播延迟。
www.fairchildsemi.com
2
74AC373 74ACT373
绝对最大额定值
(注1 )
电源电压(V
CC
)
DC输入二极管电流(I
IK
)
V
I
= 0.5V
V
I
=
V
CC
+
0.5V
直流输入电压(V
I
)
DC输出二极管电流(I
OK
)
V
O
= 0.5V
V
O
=
V
CC
+
0.5V
直流输出电压(V
O
)
DC输出源
或吸收电流(I
O
)
DC V
CC
或接地电流
每个输出引脚(I
CC
还是我
GND
)
存储温度(T
英镑
)
结温(T
J
)
PDIP
140°C
±
50毫安
65°C
to
+150°C
±
50毫安
20
mA
+20
mA
0.5V
到V
CC
+
0.5V
20
mA
+20
mA
0.5V
到V
CC
+
0.5V
0.5V
to
+7.0V
推荐工作
条件
电源电压(V
CC
)
AC
法案
输入电压(V
I
)
输出电压(V
O
)
工作温度(T
A
)
最小输入边沿速率( ΔV / ΔT)
AC设备
V
IN
从30%到V的70%
CC
V
CC
@ 3.3V, 4.5V, 5.5V
最小输入边沿速率( ΔV / ΔT)
ACT设备
V
IN
0.8V至2.0V
V
CC
@ 4.5V, 5.5V
125毫伏/ NS
注1 :
绝对最大额定值是那些价值超过该受损
可能发生的设备。本数据手册规范应满足,与 -
出的异常,以确保该系统的设计是可靠的过它的功率
供给,温度,以及输出/输入加载变量。飞兆半导体不
推荐FACT电路的操作外数据手册规范。
2.0V至6.0V
4.5V至5.5V
0V至V
CC
0V至V
CC
40°C
to
+85°C
125毫伏/ NS
直流电气特性交流
符号
V
IH
参数
最低高层
输入电压
V
IL
最大低电平
输入电压
V
OH
最低高层
输出电压
V
CC
(V)
3.0
4.5
5.5
3.0
4.5
5.5
3.0
4.5
5.5
3.0
4.5
5.5
V
OL
最大低电平
输出电压
3.0
4.5
5.5
3.0
4.5
5.5
I
IN
(注4 )
I
OZ
最大输入漏电流
最大3通态电流
5.5
I
老
I
OHD
I
CC
(注4 )
最大静态电源电流
最小动态输出电流
(注3)
±0.25
±
2.5
A
5.5
0.002
0.001
0.001
T
A
= +25°C
典型值
1.5
2.25
2.75
1.5
2.25
2.75
2.99
4.49
5.49
2.1
3.15
3.85
0.9
1.35
1.65
2.9
4.4
5.4
2.56
3.86
4.86
0.1
0.1
0.1
0.36
0.36
0.36
±
0.1
T
A
= 40°C
to
+85°C
保证限制
2.1
3.15
3.85
0.9
1.35
1.65
2.9
4.4
5.4
V
IN
=
V
IL
或V
IH
2.46
3.76
4.76
0.1
0.1
0.1
V
IN
=
V
IL
或V
IH
0.44
0.44
0.44
±
1.0
A
V
I
OL
=
12毫安
I
OL
=
24毫安
I
OL
=
24毫安(注2 )
V
I
=
V
CC
, GND
V
I
( OE)的
=
V
IL
, V
IH
V
I
=
V
CC
, GND
V
O
=
V
CC
, GND
5.5
5.5
5.5
4.0
75
75
40.0
mA
mA
A
V
老
=
1.65V最大
V
OHD
=
3.85V敏
V
IN
=
V
CC
或GND
V
I
OUT
=
50
A
V
I
OH
= 12
mA
I
OH
= 24
mA
I
OL
= 24
MA(注2 )
V
I
OUT
= 50 A
V
V
OUT
=
0.1V
或V
CC
0.1V
V
单位
条件
V
OUT
=
0.1V
或V
CC
0.1V
注2 :
加载的所有输出,输入阈值与输出测试有关。
注3 :
最大测试时间为2.0 ms ,一个输出一次加载。
注4 :
I
IN
我
CC
@ 3.0V保证是小于或等于各自的极限@ 5.5VV
CC
.
3
www.fairchildsemi.com