74AC191加/减计数器预置电压和纹波时钟
1988年11月
修订后的1999年11月
74AC191
加/减计数器预置电压和纹波时钟
概述
在AC191是可逆模16进制计数器。它为特色的
Tures的同步计数和异步预置。
预设功能允许在亲中使用的AC191
可编程分频器。计数使能输入,终端
计数输出和纹波时钟输出成为可能一
多种实现多级计数器的方法。在
计数模式,状态变化是由利培启动
荷兰国际集团的时钟的边缘。
特点
s
I
CC
减少了50%
s
高速-133 MHz的典型的计数频率
s
同步计数
s
异步并行加载
s
级联
s
输出源/汇24毫安
订购代码:
订单号
74AC191SC
74AC191SJ
74AC191MTC
74AC191PC
包装数
M16A
M16D
MTC16
N16E
包装说明
16引脚小外形集成电路( SOIC ) , JEDEC MS- 012 , 0.150 “窄体
16引脚小外形封装( SOP ) , EIAJ TYPE II , 5.3毫米宽
16引脚超薄紧缩小型封装( TSSOP ) , JEDEC MO- 153 , 4.4毫米宽
16引脚塑料双列直插式封装( PDIP ) , JEDEC MS- 001 , 0.300 “宽
也可在磁带和卷轴装置。通过附加后缀字母“X”的订货代码指定。
逻辑符号
接线图
IEEE / IEC
引脚说明
引脚名称
CE
CP
P
0
–P
3
PL
U / D
Q
0
–Q
3
RC
TC
描述
计数使能输入
时钟脉冲输入
并行数据输入
异步并行加载输入
向上/向下计数控制输入
FL IP- FL运算输出
纹波时钟输出
终端计数输出
FACT是仙童半导体公司的商标。
1999仙童半导体公司
DS009940
www.fairchildsemi.com
74AC191
RC真值表
输入
PL
H
H
H
L
CE
L
H
X
X
TC
(注1 )
H
X
L
X
CP
输出
RC
X
X
X
H
H
H
H
=
高电压电平
L
=
低电压电平
X
=
非物质
=
低到高的转变
=
时钟脉冲
注1 :
TC内部产生
功能说明
在AC191是一个同步递增/递减计数器。在AC191
被组织成一个4位的二进制计数器。它包含四个边沿
触发的触发器与内部选通和控制逻辑来
提供个性化的预置,计数和倒计时操作
系统蒸发散。
每个电路具有异步并行负载能力
允许该计数器被预设为任何所希望的数量。
当并联负载( PL )输入为低电平,信息
目前在并行加载输入(P
0
–P
3
)被装入
计数器和出现在Q输出端。此操作
覆盖了计数功能,如显示模式
选择表。
在CE输入高信号抑制计数。当CE
低,内部状态的变化是同步启动
由时钟输入的低电平到高电平跳变。该
计数方向由U / D输入信号所确定,
在模式选择表所示。 CE和U / D可以
改变与在任一状态的时钟,只有提供
推荐的建立和保持时间观察。
两种类型的输出被提供作为上溢/下溢
指标。终端计数( TC )输出通常是
低。它变为高电平时,电路中的零接触
倒计时的计数模式模式或15 。在TC输出
然后把将直到状态发生变化时保持高位,
无论是通过计算或预设,或直至U / D转换。
在TC输出不应该被用作时钟信号
因为它是受解码尖峰。
在TC信号也可用于内部,以使波纹
时钟( RC )输出。该RC输出通常是高。当
CE为低电平和TC为高电平, RC输出将变为低电平时,
时钟下一个变低,将保持低电平,直到时钟
再次变为高电平。此功能简化了mul-设计
tistage计数器,如在图1和图2所示。在
图1中,每个RC输出作为时钟输入
下一个更高的阶段。这种配置是特别研华
tageous在时钟源具有有限的驱动capabil-
性,因为它的驱动器只有第一阶段。为防止计数
各阶段只需要抑制的第一阶段中,由于
在CE高电平信号抑制RC输出脉冲,作为indi-
符在RC真值表。该配置的缺点
uration ,在某些应用中,是间的时序偏差
在第一个和最后阶段的状态变化。这代表
时钟的累积延迟,因为它涟漪通过
前面的阶段。
引起状态变化发生的方法simulta-
neously在各阶段示于图2中所有的时钟输入端
并行驱动和对RC输出的传播
位/借位信号纹波时尚。在该结构中
在时钟的低状态的持续时间必须足够长,以
允许携带的负向边沿/借信号
www.fairchildsemi.com
2
通过给末级纹波之前的时钟变成HIGH 。
有没有这样的限制的HIGH状态的持续时间
的时钟,因为任何设备上的RC输出变为高电平
不久后的CP输入变为高电平。
在图3所示的结构可以避免波纹延迟
和其相关联的限制。在CE输入一个给定的
级通过从组合的TC信号所形成的所有
前面的阶段。需要注意的是,为了抑制计数的
使能信号必须被包含在每一个进位门。该
图1和图2中的简单的抑制方案不
适用的,因为在给定阶段的TC输出不
受到其自身的CE。
模式选择表
输入
PL
H
H
L
H
CE
L
L
X
H
U / D
L
H
X
X
模式
X
X
CP
计数
倒计时
预设( ASYN 。 )
没有变化(保持)
状态图
74AC191
功能说明
(续)
图1: n阶计数器使用脉动时钟
图2.同步N级计数器使用纹波进位/借
图3.同步N级计数器,并行封闭式位/借
逻辑图
请注意,该图仅用于逻辑操作的理解提供的,不应该被用来估计的传播延迟。
3
www.fairchildsemi.com
74AC191
绝对最大额定值
(注2 )
电源电压(V
CC
)
DC输入二极管电流(I
IK
)
V
I
= 0.5V
V
I
=
V
CC
+
0.5V
直流输入电压(V
I
)
DC输出二极管电流(I
OK
)
V
O
= 0.5V
V
O
=
V
CC
+
0.5V
直流输出电压(V
O
)
DC输出源
或吸收电流(I
O
)
DC V
CC
或接地电流
每个输出引脚(I
CC
还是我
GND
)
存储温度(T
英镑
)
结温(T
J
)
PDIP
140°C
±50
mA
65°C
to
+150°C
±50
mA
20
mA
+20
mA
0.5V
到V
CC
+
0.5V
20
mA
+20
mA
0.5V
到V
CC
+
0.5V
0.5V
to
+7.0V
推荐工作
条件
电源电压(V
CC
)
输入电压(V
I
)
输出电压(V
O
)
工作温度(T
A
)
最小输入边沿速率( ΔV / ΔT)
V
IN
从30%到V的70%
CC
V
CC
@ 3.3V 4.5V, 5.5V
125毫伏/ NS
2.0V至6.0V
0V至V
CC
0V至V
CC
40°C
to
+85°C
注2 :
绝对最大额定值是那些价值超过该损坏
可能发生的年龄到设备。本数据手册规范应满足,
无一例外,以确保该系统的设计是可靠的过其
电源,温度,输出/输入加载变量。飞兆半导体呢
不建议FACT电路的操作外数据手册规范
系统蒸发散。
DC电气特性
符号
V
IH
参数
最低高层
输入电压
V
IL
最大低电平
输入电压
V
OH
最低高层
输出电压
V
CC
(V)
3.0
4.5
5.5
3.0
4.5
5.5
3.0
4.5
5.5
3.0
4.5
5.5
V
OL
最大低电平
输出电压
3.0
4.5
5.5
3.0
4.5
5.5
I
IN
(注5 )
I
老
I
OHD
I
CC
(注5 )
最大输入
漏电流
最小动态
输出电流(注4 )
最大静态
电源电流
0.002
0.001
0.001
T
A
= +25°C
典型值
1.5
2.25
2.75
1.5
2.25
2.75
2.99
4.49
5.49
2.1
3.15
3.85
0.9
1.35
1.65
2.9
4.4
5.4
2.56
3.86
4.86
0.1
0.1
0.1
0.36
0.36
0.36
T
A
= 40°C
to
+85°C
保证限制
2.1
3.15
3.85
0.9
1.35
1.65
2.9
4.4
5.4
2.46
3.76
4.76
0.1
0.1
0.1
0.44
0.44
0.44
V
V
IN
=
V
IL
或V
IH
I
OL
=
12毫安
I
OL
=
24毫安
I
OL
=
24毫安(注3 )
5.5
5.5
5.5
5.5
4.0
±0.1
±1.0
75
75
40.0
A
mA
mA
A
V
I
=
V
CC
, GND
V
老
=
1.65V最大
V
OHD
=
3.85V敏
V
IN
=
V
CC
或GND
V
I
OUT
=
50
A
V
V
IN
=
V
IL
或V
IH
I
OH
12
mA
I
OH
= 24
mA
I
OH
.=
24
MA(注3 )
V
I
OUT
= 50 A
V
V
OUT
=
0.1V
或V
CC
0.1V
V
V
OUT
=
0.1V
或V
CC
0.1V
单位
条件
注3 :
所有输出负载;输入阈值与输出测试有关。
注4 :
最大测试时间为2.0 ms ,一个输出一次加载。
注5 :
I
IN
我
CC
@ 3.0V保证是小于或等于各自的极限@ 5.5VV
CC
.
www.fairchildsemi.com
4