飞利浦半导体
产品speci fi cation
18位通用总线收发器(三态)
74ABT16501A
74ABTH16501A
特点
18位双向总线接口
三态缓冲器
输出能力: + 64毫安/ -32mA
TTL输入和输出的开关电平
74ABTH16501A集成总线保持数据输入端,
无需外部上拉电阻持有未使用
输入
描述
该74ABT16501A高性能BiCMOS器件结合了低
静态和动态功耗,高速和高
输出驱动器。
该器件是一款18位的通用收发器具有非反相
三态总线在两个兼容输出发送和接收方向。
在每个方向的数据流是由输出使能控制( OEAB和
OEBA ) ,锁存使能( LEAB和LEBA )和时钟( CPAB和
CPBA )输入。对于A到B的数据流,该器件工作在
透明模式时, LEAB为高。当LEAB为低时,A
如果CPAB被保持在一个高或低逻辑电平的数据进行锁存。如果LEAB
是低时,A总线的数据存储在上闩/触发器
由低到高CPAB的过渡。当OEAB为高电平时,输出
是活动的。当OEAB为低电平时,输出的
高阻抗状态。
对于B-到的数据流是类似于A到B的,但使用OEBA ,
LEBA和CPBA 。输出使是免费的( OEAB是
活跃的高,而且OEBA低有效) 。
有源总线保持电路用来容纳未使用的或浮动的数据
输入为有效的逻辑电平。
有两种选择, 74ABT16501A不具备
总线保持功能和74ABTH16501A其中包含了
总线保持功能。
直播插入/拔出许可
上电复位
开机三态
正边沿触发时钟输入
闭锁保护超过每JEDEC标准17 500毫安
ESD保护超过每MIL STD 883方法3015 2000V
每机型号200V
灵活的操作使得18嵌入式D型锁存器或
触发器在时钟的,透明的,并锁存模式来进行操作。
快速参考数据
符号
t
PLH
t
PHL
C
IN
C
I / O
I
CCZ
I
CCL
参数
传播延迟
一到Bn或Bn变为一个
输入电容(控制引脚)
I / O引脚的电容
静态电源电流
条件
T
AMB
= 25°C ; GND = 0V
C
L
= 50pF的;
V
CC
= 5V
V
I
= 0V或V
CC
输出禁用; V
I / O
= 0V或V
CC
输出禁用; V
CC
= 5.5V
输出低电平; V
CC
= 5.5V
典型
2.2
1.8
3
7
500
9
单位
ns
pF
pF
A
mA
订购信息
套餐
56引脚塑封SSOP III型
56引脚塑料TSSOP II型
56引脚塑封SSOP III型
56引脚塑料TSSOP II型
温度范围
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
北美以外的地区
74ABT16501A DL
74ABT16501A DGG
74ABTH16501A DL
74ABTH16501A DGG
北美
BT16501A DL
BT16501A DGG
BH16501A DL
BH16501A DGG
DWG号
SOT371-1
SOT364-1
SOT371-1
SOT364-1
1998年02月27日
2
853-1788 19027
飞利浦半导体
产品speci fi cation
18位通用总线收发器(三态)
74ABT16501A
74ABTH16501A
功能表
输入
OEAB
L
L
L
L
L
L
H
H
H
H
H
H
H
H
LEAB
H
↓
↓
L
L
L
H
H
↓
↓
L
L
L
L
CPAB
X
X
X
H或L
↑
↑
X
X
X
X
↑
↑
H或L
H或L
An
X
h
I
X
h
I
H
L
h
I
h
I
X
X
X
H
L
NC
H
L
H
L
H
L
H
L
H
L
国内
注册
输出
经营模式
Bn
Z
Z
禁用,
残疾人锁存数据
Z
Z
Z
禁用,
残疾人时钟数据
Z
H
泛的arent
透明
L
H
锁存数据& DIS奠定
显示
L
H
时钟数据显示&
DIS外行
L
H
保存数据显示&
DIS外行
L
注意:
A到B的数据流显示; B到甲流相似,但使用OEBA , LEBA和CPBA 。
H =高电压等级
H =高电压电平的一个建立时间之前,使能或时钟转换
L =低电压等级
我=低电压电平1设定时间之前,使能或时钟转换
NC =无变化
X =无关
Z =高阻抗“关闭”状态
↓
=高到低启用或时钟转换
↑
=低到高的时钟跳变
禁用,保存数据
残
1998年02月27日
5