74ABT374八路D型触发器带3态输出
2007年3月
74ABT374
八路D型IP- FL佛罗里达州运与三态输出
特点
■
边沿触发的D型输入
■
缓冲正边沿触发时钟
■
公交为导向的应用三态输出
■
64毫安输出吸收能力,源能力
■
■
■
■
■
■
■
tm
概述
该ABT374是一个八进制D型触发器另行特色
率D型输入为每个触发器和三态输出
公交为导向的应用。缓冲时钟( CP )和
输出使能( OE )是所有触发器。
32mA
保证输出偏斜
保证多路输出开关规格
输出切换为50pF的和250pF规定
负载
保证同步开关噪声水平和
动态阈值的表现
保证闭锁保护
高阻抗,整个过程无干扰总线负载
上电和断电周期
无损,热插入功能
订购信息
订单号
74ABT374CSC
74ABT374CSCX_NL
(1)
74ABT374CSJ
74ABT374CMSA
74ABT374CMTC
包
数
M20B
M20B
M20D
MSA20
MTC20
包装说明
20引脚小外形集成电路( SOIC ) , JEDEC MS- 013 ,
0.300"宽
20引脚小外形集成电路( SOIC ) , JEDEC MS- 013 ,
0.300"宽
20引脚小外形封装( SOP ) , EIAJ TYPE II , 5.3毫米宽
20引脚紧缩小型封装( SSOP ) , JEDEC MO- 150 ,
5.3毫米宽
20引脚超薄紧缩小型封装( TSSOP ) , JEDEC
MO- 153 , 4.4毫米宽
也可在磁带和卷轴装置。通过附加后缀字母“X”在订购号指定。
根据JEDEC J- STD- 020B无铅封装。
注意:
1.设备只有磁带和卷轴可用。
1992年仙童半导体公司
74ABT374版本1.4
www.fairchildsemi.com
74ABT374八路D型触发器带3态输出
接线图
引脚说明
引脚名称
D
0
–D
7
CP
OE
O
0
–O
7
数据输入
时钟脉冲输入端(上升沿)
三态输出使能输入
(低电平有效)
三态输出
描述
功能说明
的ABT374由八个边沿触发的触发器
个别D型输入和3态输出的真实。
该缓冲时钟和缓冲输出使能是的COM
周一至所有触发器。的八个触发器将存储
对符合设置自己的个人D输入状态,
按住低到高的时钟( CP )时间要求
过渡。随着输出使能( OE )低,犯人
可在输出的八个触发器的帐篷。
当OE为高电平时,输出处于高阻抗
状态。在OE输入操作不会影响状态
的触发器。
功能表
输入
OE CP
H
H
H
H
L
L
L
L
H
H
H
H
L
H
L
H
L
H
L
H
内部输出
Q
NC
NC
L
H
L
H
NC
NC
O
Z
Z
Z
Z
L
H
NC
NC
功能
HOLD
HOLD
负载
负载
现有数据
现有数据
没有变化
数据
没有变化
数据
H
=
高电压电平
L
=
低电压电平
X
=
非物质
Z
=
高阻抗
=
低到高的转变
NC
=
没有变化
逻辑图
请注意,该图仅用于逻辑操作的理解提供的,不应该被用来
估计传播延迟。
1992年仙童半导体公司
74ABT374版本1.4
www.fairchildsemi.com
2
74ABT374八路D型触发器带3态输出
绝对最大额定值
应力超过绝对最大额定值可能会损坏设备。该设备可能不能正常运行或
操作上面推荐的工作条件,并强调部分这些级别是不推荐的。
此外,过度暴露在高于推荐的工作条件下,会影响器件的可靠性。
绝对最大额定值仅为应力额定值。
符号
T
英镑
T
A
T
J
V
CC
V
IN
I
IN
V
O
储存温度
参数
在偏置环境温度
在偏置结温
V
CC
端子电位接地引脚
输入电压
(2)
输入电流
(2)
电压适用于任何输出
禁用或断电状态
高邦
目前适用于输出的低电平状态(最大)
直流闭锁源电流在整个通用工作范围
OE引脚
其它引脚
过电压闭锁( I / O)
等级
-65 ° C至+ 150°C
-55 ° C至+ 125°C
-55 ° C至+ 150°C
-0.5V至+ 7.0V
-0.5V至+ 7.0V
-30mA至+ 5.0毫安
-0.5V至5.5V
-0.5V到V
CC
额定我两次
OL
(MA )
–150mA
–500mA
10V
注意:
2.无论是电压限制或限流足以保护的投入。
推荐工作条件
推荐的操作条件表德网络网元设备的实际运行情况。推荐
工作条件规定,以确保最佳性能达到数据表规格。飞兆半导体不
建议超过或设计,以绝对最大额定值。
符号
T
A
V
CC
V /
t
电源电压
最小输入边沿速率
数据输入
使能输入
时钟输入
参数
自由空气环境温度
等级
-40 ° C至+ 85°C
+ 4.5V至+ 5.5V
50mV/ns
20mV/ns
100mV/ns
1992年仙童半导体公司
74ABT374版本1.4
www.fairchildsemi.com
3
74ABT374八路D型触发器带3态输出
DC电气特性
SOIC封装。
符号
V
OLP
V
OLV
V
OHV
V
IHD
V
ILD
参数
静默输出最大动态V
OL
安静的输出最低动态V
OL
最小高级别动态输出
电压
最低高层动态输入
电压
最大低电平输入动态
电压
V
CC
5.0
5.0
5.0
5.0
5.0
条件
C
L
=
50pF,
R
L
=
500
T
A
=
25°C
(5)
T
A
=
25°C
(5)
T
A
=
25°C
(6)
T
A
=
25°C
(7)
T
A
=
25°C
(7)
分钟。
–1.3
2.5
2.0
典型值。
0.5
–0.9
3.0
1.6
1.3
MAX 。单位
0.8
V
V
V
V
0.8
V
注意事项:
定义为( n)的输出5.最大数量。 N - 1的数据输入驱动0V至3V 。一个输出为低电平。保证,但不
测试。
定义为( n)的输出6.最大数量。 N - 1的数据输入驱动0V至3V 。一个输出高电平。保证,但不
测试。
数据输入( N)切换7.最大数量。 N - 1的输入开关0V至3V 。输入被测开关: 3V阈值
(V
ILD
) , 0V到阈值(Ⅴ
IHD
) 。保证,但未经测试。
AC电气特性
SOIC和SSOP封装。
T
A
=
+25°C,
V
CC
=
+5V,
C
L
=
50pF
符号
f
最大
t
PLH
t
PHL
t
PZH
t
PZL
t
PHZ
t
PLZ
输出禁止时间
T
A
=
-55 ° C至+ 125 ° C,T
A
=
-40 ° C至+ 85°C ,
V
CC
=
4.5V至5.5V ,
V
CC
=
4.5V至5.5V ,
C
L
=
50pF
C
L
=
50pF
分钟。
150
参数
最大时钟
频率
传播延迟
CP与O
n
输出使能时间
分钟。
150
2.0
2.0
1.5
1.5
1.5
1.5
典型值。
200
3.2
3.3
3.1
3.1
3.6
3.4
马克斯。
马克斯。
分钟。
150
马克斯。
单位
兆赫
5.0
5.0
5.3
5.3
5.4
5.4
1.4
2.0
0.8
1.5
1.3
1.0
6.6
7.6
5.7
7.2
7.2
7.0
2.0
2.0
1.5
1.5
1.5
1.5
5.0
5.0
5.3
5.3
5.4
5.4
ns
ns
ns
1992年仙童半导体公司
74ABT374版本1.4
www.fairchildsemi.com
5
74ABT374八路D型触发器带3态输出
1992年11月
修订后的1999年11月
74ABT374
八路D型IP- FL佛罗里达州运与三态输出
概述
该ABT374是一个八进制D型触发器设有独立
D型输入,用于为每个触发器和三态输出
公交为导向的应用。缓冲时钟( CP )和输出
就把启用( OE )是所有触发器。
特点
s
边沿触发的D型输入
s
缓冲正边沿触发时钟
s
公交为导向的应用三态输出
s
64毫安输出吸收能力,源能力
32毫安
s
保证输出偏斜
s
保证多路输出开关规格
s
输出开关为50 pF和250 pF的规定
负载
s
保证同步开关噪声水平和
动态阈值的表现
s
保证闭锁保护
s
整个过程中高阻抗故障免费巴士装
上电和断电周期
s
无损热插入功能
订购代码:
订单号
74ABT374CSC
74ABT374CSJ
74ABT374CMSA
74ABT374CMTC
74ABT374CPC
包装数
M20B
M20D
MSA20
MTC20
N20A
包装说明
20引脚小外形集成电路( SOIC ) , JEDEC MS- 013 , 0.300 “宽体
20引脚小外形封装( SOP ) , EIAJ TYPE II , 5.3毫米宽
20引脚紧缩小型封装( SSOP ) , EIAJ TYPE II , 5.3毫米宽
20引脚超薄紧缩小型封装( TSSOP ) , JEDEC MO- 153 , 4.4毫米宽
20引脚塑料双列直插式封装( PDIP ) , JEDEC MS- 001 , 0.300 “宽
也可在磁带和卷轴装置。通过附加后缀字母“X”的订货代码指定。
接线图
引脚说明
引脚名称
D
0
–D
7
CP
OE
O
0
–O
7
数据输入
时钟脉冲输入端(上升沿)
三态输出使能输入(低电平有效)
三态输出
描述
1999仙童半导体公司
DS011510
www.fairchildsemi.com
74ABT374
功能说明
的ABT374由八个边沿触发的触发器用
单个D型输入和3态输出的真实。该
缓冲时钟和缓冲输出使能是共同的
所有的触发器。八触发器将存储的状态的
满足建立和保持时间个体D输入
要求就低到高的时钟( CP )的过渡。
随着输出使能( OE )低,中的内容
八个触发器可在输出端。当OE
高电平时,输出处于高阻抗状态。操作
将OE输入的灰不影响翻盖的状态
无人问津。
功能表
输入
OE
H
H
H
H
L
L
L
L
CP
H
D
L
H
L
H
L
H
L
H
内部输出
Q
NC
NC
L
H
L
H
NC
NC
O
Z
Z
Z
Z
L
H
NC
NC
HOLD
HOLD
负载
负载
现有数据
现有数据
在数据没有变化
在数据没有变化
功能
H
H
H
H
=
高电压电平
L
=
低电压电平
X
=
非物质
Z
=
高阻抗
=
低到高的转变
NC
=
没有变化
逻辑图
请注意,该图仅用于逻辑操作的理解提供的,不应该被用来估计的传播延迟。
www.fairchildsemi.com
2
74ABT374
DC电气特性
( SOIC封装)
符号
V
OLP
V
OLV
V
OHV
V
IHD
V
ILD
参数
静默输出最大动态V
OL
安静的输出最低动态V
OL
最小高级别动态输出电压
最小高级别动态输入电压
最大低电平动态输入电压
1.3
2.5
2.0
民
典型值
0.5
0.9
3.0
1.6
1.3
0.8
最大
0.8
单位
V
V
V
V
V
V
CC
5.0
5.0
5.0
5.0
5.0
条件
C
L
=
为50 pF ,R
L
=
500
T
A
=
25 ° C(注5 )
T
A
=
25 ° C(注5 )
T
A
=
25 ° C(注6 )
T
A
=
25 ° C(注7 )
T
A
=
25 ° C(注7 )
注5 :
定义为(n )输出最大数量。
1数据输入驱动0V至3V 。一个输出为低电平。保证,但未经测试。
注6 :
定义为(n )输出最大数量。
1数据输入驱动0V至3V 。一个输出高电平。保证,但未经测试。
注7 :
数据输入( N)开关最大数量。
1输入切换0V至3V 。输入被测开关: 3V阈值(V
ILD
) , 0V到阈值(Ⅴ
IHD
).
保证,但未经测试。
AC电气特性
( SOIC和SSOP封装)
T
A
= +25°C
符号
参数
民
f
最大
t
PLH
t
PHL
t
PZH
t
PZL
t
PHZ
t
PLZ
输出禁止时间
最大时钟频率
传播延迟
CP与O
n
输出使能时间
150
2.0
2.0
1.5
1.5
1.5
1.5
V
CC
= +5.0V
C
L
=
50 pF的
典型值
200
3.2
3.3
3.1
3.1
3.6
3.4
5.0
5.0
5.3
5.3
5.4
5.4
最大
T
A
= 55°C
to
+125°C
V
CC
=
4.5V至5.5V
C
L
=
50 pF的
民
150
1.4
2.0
0.8
1.5
1.3
1.0
6.6
7.6
5.7
7.2
7.2
7.0
最大
T
A
= 40°C
to
+85°C
V
CC
=
4.5V至5.5V
C
L
=
50 pF的
民
150
2.0
2.0
1.5
1.5
1.5
1.5
5.0
5.0
5.3
5.3
5.4
5.4
最大
兆赫
ns
ns
ns
单位
AC操作要求
T
A
= +25°C
符号
参数
V
CC
= +5.0V
C
L
=
50 pF的
民
t
S
(H)
t
S
(L)
t
H
(H)
t
H
(L)
t
W
(H)
t
W
(L)
建立时间,高
或D越低
n
到CP
保持时间,高
或D越低
n
到CP
脉冲宽度, CP
高或低
1.5
1.5
1.0
1.0
3.0
3.0
最大
T
A
= 55°C
to
+125°C
V
CC
=
4.5V至5.5V
C
L
=
50 pF的
民
2.5
2.5
2.5
2.5
3.3
3.3
最大
T
A
= 40°C
to
+85°C
V
CC
=
4.5V至5.5V
C
L
=
50 pF的
民
1.0
1.5
1.0
1.0
3.0
3.0
最大
ns
ns
ns
单位
www.fairchildsemi.com
4
74ABT374
扩展交流电气特性
( SOIC封装)
T
A
= 40°C
to
+85°C
V
CC
=
4.5V至5.5V
符号
参数
C
L
=
50 pF的
8路输出开关
(注8)
民
t
PLH
t
PHL
t
PZH
t
PZL
t
PHZ
t
PZL
输出禁止时间
传播延迟
CP与O
n
输出使能时间
1.5
1.5
1.5
1.5
1.0
1.0
最大
5.7
5.7
6.2
6.2
5.5
5.5
民
2.0
2.0
2.0
2.0
(注11 )
最大
7.8
7.8
8.0
8.0
民
2.0
2.0
2.0
2.0
(注11 )
T
A
= 40°C
to
+85°C
V
CC
=
4.5V至5.5V
C
L
=
250 pF的
(注9 )
T
A
= 40°C
to
+85°C
V
CC
=
4.5V至5.5V
C
L
=
250 pF的
8路输出开关
(注10 )
最大
10.0
10.0
10.5
10.5
ns
ns
ns
单位
注8 :
本规范是保证,但未经测试。该限制适用于传输延迟为所有路径切换描述相
(即,所有低到高,高到低,等等) 。
注9 :
本规范是保证,但未经测试。极限代表取代50 pF负载capac-的传播延迟为250 pF负载电容
itors在标准的AC负载。本规范适用于单路输出开关而已。
注10 :
本规范是保证,但未经测试。这些限制代表的传播延迟为所有路径切换描述相
(即,所有低到高,高到低,等)代替了标准的交流负载的50 pF负载电容250 pF负载电容。
注11 :
三态延迟时间是由输出端的RC网络( 500Ω , 250 pF)的主导,并已被排除在数据表。
SKEW
(注16 )
T
A
= 40°C
to
+85°C
V
CC
=
4.5V–5.5V
C
L
=
50 pF的
8路输出开关
(注12 )
最大
T
A
= 40°C
to
+85°C
V
CC
=
4.5V–5.5V
C
L
=
250 pF的
8路输出开关
(注13 )
最大
1.8
1.8
4.3
4.3
4.6
ns
ns
ns
ns
ns
单位
( SOIC封装)
符号
参数
t
OSHL
(注14 )
t
OSLH
(注14 )
t
PS
(注13 )
t
OST
(注14 )
t
PV
(注15 )
引脚到引脚歪斜
HL转换
引脚到引脚歪斜
LH转换
占空比
LH- HL倾斜
引脚到引脚歪斜
LH / HL转换
设备到设备斜
LH / HL转换
1.0
1.0
1.8
2.0
2.5
注12 :
本规范是保证,但未经测试。极限代表取代50 pF负载的传输延迟与250 pF负载电容
电容器中的标准AC负载。
注13 :
这说明在同一引脚低到高和高到低转换的延迟之间的差异。它在所有测量
输出在同一芯片上(驱动程序)中,最差(最大增量)数是保证规范。本规范是保证,但未经测试。
注14 :
歪斜是指实际的传播延迟为同一装置的任何两个单独的输出之间的差的绝对值。
该规范适用于任何输出切换HIGH到LOW (T
OSHL
) ,低到高(叔
OSLH
) ,或者其任意组合开关低到高的和/或高
到LOW (T
OST
) 。本规范是保证,但未经测试。
注15 :
对于一组给定的条件(即,温度和V的传播延迟变化
CC
)从设备到设备。本规范是保证,但不
测试。
注16 :
本规范是保证,但未经测试。该限制适用于传输延迟为所有路径切换描述相
(即,所有低到高,高到低,等等) 。
电容
符号
C
IN
C
OUT
(注17 )
参数
输入电容
输出电容
典型值
5.0
9.0
单位
pF
pF
V
CC
=
0V
V
CC
=
5.0V
条件
(T
A
=
25°C)
注17 :
C
OUT
的测量是在频率f
=
1 MHz时,每MIL -STD -883方法3012 。
5
www.fairchildsemi.com