74ABT2952八路寄存收发器
1992年1月
修订后的1999年11月
74ABT2952
八路寄存收发器
概述
该ABT2952是一个八进制登记收发器。两个8位
背对背的寄存器存储数据流在两个方向上
在两个双向总线。独立的时钟,时钟
启用和三态输出使能提供用于信号
每个寄存器。输出引脚,保证源32
mA和下沉64毫安。
特点
s
独立的时钟,时钟使能和三态输出
提供给每个寄存器使能
s
64 mA输出能力的A和B输出吸收能力
的32毫安
s
保证输出偏斜
s
保证多路输出开关规格
s
输出开关为50 pF和250 pF的规定
负载
s
保证同步开关噪声水平和
动态阈值的表现
s
保证闭锁保护
s
整个过程中高阻抗故障免费巴士装
上电和断电周期
s
无损热插入功能
订购代码:
订单号
74ABT2952CSC
74ABT2952CMSA
74ABT2952CMTC
包装数
M24B
MSA24
MTC24
包装说明
24引脚小外形集成电路( SOIC ) , JEDEC MS- 013 , 0.300 “宽体
24引脚紧缩小型封装( SSOP ) , EIAJ TYPE II , 5.3毫米宽
24引脚超薄紧缩小型封装( TSSOP ) , JEDEC MO- 153 , 4.4毫米宽
也可在磁带和卷轴装置。通过附加的后缀字母“X”的订货代码指定。
接线图
引脚说明
引脚名称
A
0
–A
7
描述
A-寄存器输入/ B-注册
三态输出
B
0
–B
7
B-寄存器输入/ A-注册
三态输出
OEA
注册会计师
CEA
OEB
CPB
CEB
输出使能A-注册
A-寄存器时钟
A-寄存器时钟使能
输出使B-注册
B-寄存器时钟
B-寄存器时钟使能
1999仙童半导体公司
DS010969
www.fairchildsemi.com
74ABT2952
DC电气特性
( SOIC封装)
条件
符号
参数
民
典型值
最大
单位
V
CC
5.0
5.0
5.0
5.0
5.0
C
L
=
50 pF的,
R
L
=
500
V
OLP
V
OLV
V
OHV
V
IHD
V
ILD
静默输出最大动态V
OL
安静的输出最低动态V
OL
最小高级别动态输出电压
最小高级别动态输入电压
最大低电平动态输入电压
1.2
2.5
2.0
0.6
1.0
3.0
1.7
1.2
0.8
0.8
V
V
V
V
V
T
A
=
25 ° C(注5 )
T
A
=
25 ° C(注5 )
T
A
=
25 ° C(注6 )
T
A
=
25 ° C(注7 )
T
A
=
25 ° C(注7 )
注5 :
定义为(n )输出最大数量。
1数据输入驱动0V至3V 。一个输出为低电平。保证,但未经测试。
注6 :
定义为(n )输出最大数量。
1数据输入驱动0V至3V 。一个输出高电平。保证,但未经测试。
注7 :
数据输入( N)开关最大数量。
1输入切换0V至3V 。输入被测开关: 3V阈值(V
ILD
) , 0V到阈值(Ⅴ
IHD
).
保证,但未经测试。
AC电气特性
( SOIC和SSOP封装)
T
A
= +25°C
符号
参数
民
f
最大
t
PLH
t
PHL
t
PZH
t
PZL
t
PHZ
t
PLZ
最大时钟频率
传播延迟
CPA或CPB ,以
A
n
或B
n
输出使能时间
OEA或以OEB
A
n
或B
n
输出禁止时间
OEA或以OEB
A
n
或B
n
1.5
1.5
3.6
3.2
6.0
6.0
1.5
1.5
6.0
6.0
ns
1.5
1.5
3.2
3.5
5.5
5.5
1.5
1.5
5.5
5.5
ns
200
1.5
1.5
3.4
3.6
5.3
5.3
V
CC
= +5.0V
C
L
=
50 pF的
典型值
最大
T
A
= 40°C
to
+85°C
V
CC
=
4.5V至5.5V
C
L
=
50 pF的
民
200
1.5
1.5
5.3
5.3
最大
兆赫
ns
单位
AC操作要求
T
A
= +25°C
符号
参数
V
CC
= +5.0V
C
L
=
50 pF的
民
t
S
(H)
t
s
(L)
t
H
(H)
t
H
(L)
t
S
(H)
t
S
(L)
t
H
(H)
t
H
(L)
t
W
(H)
t
W
(L)
建立时间,高
或低点
n
或B
n
以CPA或CPB
保持时间,高
或低点
n
或B
n
以CPA或CPB
建立时间,高
或LOW CEA或行政首长协调会
以CPA或CPB
保持时间,高
或LOW CEA或行政首长协调会
以CPA或CPB
脉冲宽度,
高或低
CPA或CPB
3.0
3.0
3.0
3.0
ns
1.5
1.5
1.5
1.5
ns
2.5
2.5
2.5
2.5
ns
1.5
1.5
1.5
1.5
ns
2.5
2.5
最大
民
2.5
2.5
T
A
= 40°C
to
+85°C
V
CC
=
4.5V至5.5V
C
L
=
50 pF的
最大
ns
单位
www.fairchildsemi.com
4
74ABT2952
扩展交流电气特性
( SOIC封装)
T
A
= 40°C
to
+85°C
V
CC
=
4.5V至5.5V
符号
参数
C
L
=
50 pF的
8路输出开关
(注8)
民
t
PLH
t
PHL
t
PZH
t
PZL
t
PHZ
t
PZL
传播延迟
CPA或CPB为A
n
或B
n
输出使能时间
OEA或OEB到A
n
或B
n
输出禁止时间
OEA或OEB到A
n
或B
n
1.5
1.5
1.5
1.5
1.5
1.5
最大
6.0
6.0
6.0
6.0
6.0
6.0
民
2.0
2.0
2.0
2.0
(注11 )
最大
8.0
8.0
8.0
8.0
2.5
2.5
2.5
2.5
T
A
= 40°C
to
+85°C
V
CC
=
4.5V至5.5V
C
L
=
250 pF的
(注9 )
T
A
= 40°C
to
+85°C
V
CC
=
4.5V至5.5V
C
L
=
250 pF的
8路输出开关
(注10 )
民
最大
10.5
10.5
11.5
11.5
(注11 )
ns
ns
单位
ns
注8 :
本规范是保证,但未经测试。该限制适用于传输延迟为所有路径切换描述相
(即,所有低到高,高到低,等等) 。
注9 :
本规范是保证,但未经测试。极限代表取代50 pF负载的传输延迟与250 pF负载电容
电容器中的标准AC负载。本规范适用于单路输出开关而已。
注10 :
本规范是保证,但未经测试。这些限制代表的传播延迟为所有路径切换描述相
(即,所有低到高,高到低,等)代替了标准的交流负载的50 pF负载电容250 pF负载电容。
注11 :
三态延迟通过对输出端的RC网络( 500Ω , 250 pF)的主导,并已被排除在数据表。
SKEW
( SOIC封装)
T
A
= 40°C
to
+85°C
V
CC
=
4.5V–5.5V
符号
参数
C
L
=
50 pF的
8路输出开关
(注12 )
最大
t
OSHL
(注14 )
t
OSLH
(注14 )
t
PS
(注15 )
t
OST
(注14 )
t
PV
(注16 )
引脚到引脚歪斜
HL转换
引脚到引脚歪斜
LH转换
占空比
LH- HL倾斜
引脚到引脚歪斜
LH / HL转换
设备到设备斜
LH / HL转换
1.0
1.0
2.0
2.1
2.5
T
A
= 40°C
to
+85°C
V
CC
=
4.5V–5.5V
C
L
=
250 pF的
8路输出开关
(注13 )
最大
1.5
2.0
4.5
4.5
5.0
ns
ns
ns
ns
ns
单位
注12 :
本规范是保证,但未经测试。该限制适用于传输延迟为所有路径切换描述相
(即,所有低到高,高到低,等等) 。
注13 :
本规范是保证,但未经测试。极限代表取代50 pF负载的传输延迟与250 pF负载电容
电容器中的标准AC负载。
注14 :
歪斜是指实际的传播延迟为同一装置的任何两个单独的输出之间的差的绝对值。
该规范适用于任何输出切换HIGH到LOW (T
OSHL
) ,从低到高(T
OSLH
) ,或者其任意组合开关低到高的和/或高到
低(T
OST
) 。本规范是保证,但未经测试。
注15 :
这说明在同一引脚低到高和高到低转换的延迟之间的差异。它在所有测量
输出在同一芯片上(驱动程序)中,最差(最大增量)数是保证规范。本规范是保证,但未经测试。
注16 :
对于一组给定的条件(即,温度和V的传播延迟变化
CC
)从设备到设备。本规范是保证,但不
测试。
电容
符号
C
IN
C
I / O
(注17 )
参数
输入电容
输出电容
典型值
5
11
单位
pF
pF
条件
T
A
=
25°C
V
CC
=
0V (非I / O引脚)
V
CC
=
5.0V (A
n
, B
n
)
注17 :
C
I / O
的测量是在频率f
=
1 MHz时,每MIL -STD -883方法3012 。
5
www.fairchildsemi.com