飞利浦半导体
产品speci fi cation
20位总线接口锁存器(三态)
74ABT16841A
74ABTH16841A
特点
高速并行锁存器
直播插入/拔出许可
额外的数据宽度为承载宽的地址/数据路径或公交车
开机三态
74ABTH16841A集成总线保持数据输入端,
无需外部上拉电阻持有未使用
输入
奇偶
描述
该74ABT16841A总线接口闩旨在提供额外
数据宽度巴士运载平价更宽的数据/地址的路径。
该74ABT16841A由两套10 D型锁存器
三态输出。触发器出现透明的数据时
锁存使能( NLE)为高。这允许异步操作,如
输出转换遵循转型期的数据。在非编
高向低的转变,满足建立和保持时间的数据
被锁定。
数据出现在总线上,当输出使能( NOE )为低。
当NOE是高输出的高阻抗状态。
有两种选择, 74ABT16841A不具备
总线保持功能和74ABTH16841A其中包含了
总线保持功能。
上电复位
理想的地方高速,轻载或无风扇增加的
输出能力: + 64毫安/ -32mA
闭锁保护超过每JEDEC标准17 500毫安
ESD保护超过每MIL STD 883方法3015 2000V
每机型号200V
与MOS微处理器所需
快速参考数据
符号
t
PLH
t
PHL
C
IN
C
OUT
I
CCZ
I
CCL
参数
传播延迟
NDX到nQx
输入电容
输出电容
静态电源电流
条件
T
AMB
= 25°C ; GND = 0V
C
L
= 50pF的; V
CC
= 5V
V
I
= 0V或V
CC
V
O
= 0V或V
CC
;三态
输出禁用; V
CC
= 5.5V
输出低电平; V
CC
= 5.5V
典型
3.1
2.2
4
7
500
10
单位
ns
pF
pF
A
mA
订购信息
套餐
56引脚塑封SSOP III型
56引脚塑料TSSOP II型
56引脚塑封SSOP III型
56引脚塑料TSSOP II型
温度范围
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
北美以外的地区
74ABT16841A DL
74ABT16841A DGG
74ABTH16841A DL
74ABTH16841A DGG
北美
BT16841A DL
BT16841A DGG
BH16841A DL
BH16841A DGG
DWG号
SOT371-1
SOT364-1
SOT371-1
SOT364-1
引脚说明
引脚数
55, 54, 52, 51, 49, 48, 47, 45, 44, 43
42, 41, 40, 38, 37, 36, 34, 33, 31, 30
2, 3, 5, 6, 8, 9, 10, 12, 13, 14
15, 16, 17, 19, 20, 21, 23, 24, 26, 27
1, 28
56, 29
4, 11, 18, 25, 32, 39, 46, 53
7, 22, 35, 50
符号
1D0 – 1D9
2D0 – 2D9
1Q0 – 1Q9
2Q0 – 2Q9
10E, 2OE
1LE , 2LE
GND
V
CC
数据输入
数据输出
输出使能输入(低电平有效)
锁存使能输入(主动上升沿)
地( 0V )
正电源电压
功能
1998年02月27日
2
853-1797 19025