3.3伏双FIFO多媒体
DUAL 256 ×8 ,双512 ×8
DUAL 1,024× 8 ,双2048 ×8
DUAL 4096 ×8
IDT72V10071 , IDT72V11071
IDT72V12071 , IDT72V13071
IDT72V14071
特点
存储器组织:
IDT72V10071
双256 ×8
IDT72V11071
双512 ×8
IDT72V12071
双1,024× 8
IDT72V13071
双2048 ×8
IDT72V14071
DUAL 4096 ×8
提供大容量,高速率的最佳组合,
设计灵活,占地面积小
15毫微秒的读/写周期时间
5V输入容限
单独的控制线和数据线的每个FIFO中
单独的空和满的标志每个FIFO
启用看跌期权处于高阻态输出数据线
采用节省空间的64引脚塑料薄型四方扁平封装( STQFP )
工业级温度范围(-40 ° C至+ 85°C )
°
°
描述
该IDT72V10071 / 72V11071 / 72V12071 / 72V13071 / 72V14071是双
多媒体的FIFO 。该装置在功能上等效于两个独立的
在单个封装中的所有相关的控制,数据和标志线的FIFO
分配给独立的引脚。
每两个FIFO (先进先出指定A和FIFO B)的具有一个8位的输入
数据端口( DA0 - DA7 , DB0 - DB7 )和一个8位的输出数据的端口( QA0 - QA7 ,
QB0 - QB7 ) 。每个输入端口通过一个自由运行的时钟控制( WCLKA ,
WCLKB )和写使能引脚( WENA ,
WENB ) 。
数据被写入到每一个
在写时钟的每个时钟上升沿两个数组( WCLKA , WCLKB )
当适当的写使能引脚被置位。
每个FIFO库的输出端口被其相关联的时钟引脚控制
( RCLKA , RCLKB )和读使能引脚( RENA ,
RENB ) 。
读时钟可以
绑在写时钟为单一的时钟操作或两个时钟可以运行
异步一为双时钟运行另一个。输出使能引脚
( OEA ,
OEB )
设置在每个FIFO的读端口的三态输出
控制权。
每两个FIFO中有两个固定的标志,空(全民教育,
EFB )
和Full ( FFA ,
FFB ) 。
该FIFO采用IDT的高性能亚微米CMOS制
技术。
功能框图
WCLKA
WENA
写
控制
读
控制
RCLKA
RENA
OEA
D
A0
- D
A7
DATA IN
x8
FIFO阵列
256 x 8, 512 x 8
1,024 x 8, 2,048 x 8
4,096 x 8
复位逻辑
Q
A0
- Q
A7
数据输出
x8
FLAG产出
RSA
全民教育
FFA
WCLKB
WENB
写
控制
读
控制
RCLKB
RENB
OEB
D
B0
- D
B7
DATA IN
x8
FIFO阵列
256 x 8, 512 x 8
1,024 x 8, 2,048 x 8
4,096 x 8
Q
B0
- Q
B7
数据输出
x8
复位逻辑
FLAG产出
RSB
EFB
FFB
6360 drw01
IDT和IDT标识是注册为Integrated Device Technology , Inc.的商标。
工业温度范围
1
2003集成设备技术, Inc.保留所有权利。产品规格如有变更,恕不另行通知。
2003年11月
DSC-6360/1
IDT72V10071 / 72V11071 / 72V12071 / 72V13071 / 72V14071 3.3V ,多媒体FIFO
偶256× 8 512× 8,1024 ×8 , 2048 ×8和4096 ×8个
工业温度范围
引脚配置
QA
7
FFA
全民教育
OEA
GND
RCLKA
RENA
GND
QB
0
QB
1
QB
2
QB
3
DNC
QB
4
QB
5
QB
6
64
63
62
61
60
59
58
57
56
55
54
53
52
51
50
49
DA
3
GND
DA
4
DA
5
DA
6
DA
7
DNC
(1)
DNC
(1)
V
CC
WCLKB
WENB
RSB
DB
0
DB
1
DB
2
DB
3
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
QA
6
QA
5
QA
4
DNC
(1)
QA
3
QA
2
QA
1
QA
0
V
CC
V
CC
WCLKA
WENA
RSA
DA
0
DA
1
DA
2
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
QB
7
FFB
EFB
OEB
GND
RCLKB
RENB
GND
VCC
DNC
(1)
DNC
(1)
DB
7
DB
6
DB
5
DB
4
GND
6360 drw02
注意:
1. DNC =请勿连接。
STQFP ( PP64-1 ,订货代码: TF )
顶视图
2
IDT72V10071 / 72V11071 / 72V12071 / 72V13071 / 72V14071 3.3V ,多媒体FIFO
偶256× 8 512× 8,1024 ×8 , 2048 ×8和4096 ×8个
工业温度范围
引脚说明
该IDT72V10071 / 72V11071 / 72V12071 / 72V13071 / 72V14071的两位
FIFO中,简称为FIFO A和FIFO B中,是在各方面都相同。
FIFO A和FIFO B操作完全相互独立的。
符号
DA0-DA7
DB0-DB7
RSA , RSB
名字
A数据输入
B数据输入
RESET
I / O
I
I
I
的8位数据输入到FIFO阵列A.
的8位数据输入到FIFO阵列B.
当
RSA
( RSB )被置为低电平时,相关的内部读出和写入数组A (B)的指针被设置到第一
位置;
FFA
( FFB )去高和
全民教育
( EFB )去低。上电后, FIFO的A和B的复位
最初的写操作之前,是必需的。
数据在WCLKA ( WCLKB )当写使能低到高的转变写入FIFO A(B )
为有效。
描述
WCLKA
WCLKB
WENA
WENB
QA0-QA7
QB0-QB7
RCLKA
RCLKB
RENA
RENB
OEA
OEB
全民教育
EFB
FFA
FFB
V
CC
GND
写时钟
写使能
A数据输出
B数据输出
读时钟
读使能
OUTPUT ENABLE
空标志
满标志
动力
地
I
I
当
WENA
( WENB )为低电平时,数据A( B)被写入FIFO每低到高的转变WCLKA
( WCLKB ) 。数据将不被写入到FIFO中,如果
FFA
( FFB )是低电压。
从FIFO阵列A. O 8位数据输出
从FIFO阵列B O 8位数据输出
我的数据从FIFO A( B)对RCLKA ( RCLKB )由低到高的跳变,当读
RENA
( RENB )是
断言。
I
I
当
RENA
( RENB )为低电平时,数据从FIFO A( B)上RCLKA每低到高的转变阅读
( RCLKB ) 。数据不会从数组A (B )如果读
全民教育
(EFB )是低电压。
当
OEA
( OEB )为低电平时,输出DA0 - DA7 ( DB0 - DB7 )是活动的。如果
OEA
( OEB )为高电平时,输出
DA0 - DA7 ( DB0 - DB7 )将处于高阻抗状态。
当
全民教育
(EFB )为低电平时, FIFO中A(B)是空的,进一步的数据读出从输出被抑制。当
全民教育
( EFB )为高电平, FIFO A(B )不为空。
全民教育
( EFB)被同步到RCLKA ( RCLKB ) 。
当
FFA
( FFB )为低电平时, FIFO中A(B)是完全和进一步的数据写入到输入被禁止。当
FFA
( FFB )为高电平, FIFO A( B)是不完整的。
FFA
( FFB )被同步到WCLKA ( WCLKB ) 。
+ 3.3V电源引脚。
0V的接地引脚。
3
IDT72V10071 / 72V11071 / 72V12071 / 72V13071 / 72V14071 3.3V ,多媒体FIFO
偶256× 8 512× 8,1024 ×8 , 2048 ×8和4096 ×8个
工业温度范围
绝对最大额定值
符号
V
TERM
T
英镑
I
OUT
等级
与端电压
对于GND
储存温度
直流输出电流
产业
-0.5 + 5
-55到+125
-50到+50
单位
V
°C
mA
推荐工作
条件
符号
V
CC
GND
V
IH
V
IL
T
A
参数
电源电压(工业)
电源电压(工业)
输入高电压(工业)
输入低电压(工业)
工作温度
产业
民
3.0
0
2.0
—
-40
典型值。
3.3
0
—
—
最大
3.6
—
5.0
0.8
85
单位
V
V
V
V
°C
注意:
1.强调超过绝对最大额定值可能会导致
永久损坏设备。这是一个额定值只和功能的操作
该设备在这些或以上的任何其他条件,在操作指示的
该规范的部分将得不到保证。暴露在绝对最大额定值
长时间条件下可能会影响其可靠性。
注意:
1.输出不承受5V的电压。
DC电气特性
(工业: V
CC
= 3.3V ± 0.3V , TA = -40 ° C至+ 85°C )
IDT72V10071
IDT72V11071
IDT72V12071
IDT72V13071
IDT72V14071
产业
t
CLK
- 15纳秒
符号
I
LI
(1)
I
LO
(2)
V
OH
V
OL
I
CC1
(3,4,5)
I
CC2
(2,6)
参数
输入漏电流(任何输入)
输出漏电流
输出逻辑“1”的电压,I
OH
= -2毫安
输出逻辑“ 0 ”电压,I
OL
= 8毫安
有源电源电流(两个FIFO )
待机电流
分钟。
–1
–10
2.4
—
—
—
典型值。
—
—
—
—
—
—
马克斯。
–1
10
—
0.4
40
10
单位
A
A
V
V
mA
mA
注意事项:
1.测量0.4
≤
V
IN
≤
V
CC
.
2.
OEA , OEB
≥
V
IH ,
0.4
≤
V
OUT
≤
V
CC
.
3.测试与输出禁用(我
OUT
= 0).
4. RCLK和WCLK切换,在20 MHz和数据输入的开关频率为10 MHz 。
5.我典型
CC1
= 2[0.17 + 0.48*f
S
+ 0.02*C
L
*f
S
] (单位为mA) 。
这些方程是有效的在下列条件下:
V
CC
= 3.3V ,T
A
= 25 ° C,F
S
= WCLK频率= RCLK频率(以MHz为单位,采用TTL电平) ,数据在f开关
S
/2, C
L
=容性负载(单位为pF ) 。
6.所有输入= V
CC
- 0.2V或GND + 0.2V ,除RCLK和WCLK ,这在20 MHz的切换。
电容
(T
A
= + 25 ° C,F = 1.0MHz的)
符号
C
IN
(2)
参数
输入电容
输出电容
条件
V
IN
= 0V
V
OUT
= 0V
马克斯。
10
10
单位
pF
pF
C
OUT
(1,2)
注意:
1.输出取消( OEA ,
OEB
≥
V
IH
).
2.特征值,而不是目前的测试。
4
IDT72V10071 / 72V11071 / 72V12071 / 72V13071 / 72V14071 3.3V ,多媒体FIFO
偶256× 8 512× 8,1024 ×8 , 2048 ×8和4096 ×8个
工业温度范围
AC电气特性
(1)
(工业: V
CC =
3.3V ± 0.3V , TA = -40 ° C至+ 85°C )
产业
IDT72V10071L15
IDT72V11071L15
IDT72V12071L15
IDT72V13071L15
IDT72V14071L15
符号
f
S
t
A
t
CLK
t
CLKH
t
CLKL
t
DS
t
DH
t
ENS
t
ENH
t
RS
t
RSS
t
RSR
t
RSF
t
OLZ
t
OE
t
OHZ
t
WFF
t
REF
t
SKEW1
时钟周期频率
数据访问时间
时钟周期时间
时钟高电平时间
时钟低电平时间
数据建立时间
数据保持时间
使建立时间
能保持时间
复位脉冲宽度
(1)
参数
分钟。
—
2
15
6
6
4
1
4
1
15
10
10
—
0
3
3
—
—
6
马克斯。
66.7
10
—
—
—
—
—
—
—
—
—
—
15
—
8
8
10
10
—
单位
兆赫
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
复位建立时间
复位恢复时间
重置为标志的时间和输出时间
输出使能,以在低Z输出
(2)
输出使能到输出有效
输出使能到输出高-Z
(2)
写时钟为全旗
读时钟为空标志
读时钟和写时钟为空标志和满标志之间的偏移时间
注意事项:
1.脉冲宽度小于最小值是不允许的。
2.价值由设计保证,目前尚未进行测试。
3.3V
330
D.U.T.
AC测试条件
在脉冲电平
输入上升/下降时间
输入定时基准水平
输出参考电平
输出负载
GND到3.0V
3ns
1.5V
1.5V
见图1
510
30pF*
6360 drw03
或等效电路
图1.输出负载
*包括夹具和范围电容。
5