添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符5型号页 > 首字符5的型号第411页 > 56F8323
56F8323/56F8123
数据表
初步的技术数据
56F8300
16位混合控制器
MC56F8323
修订版11.0
10/2004
freescale.com
文档修订历史记录
版本历史
1.0版
修订版2.0
修订版3.0
变化的说明
只是预发布版本,阿尔法客户
首次公开发行
在纠正错字
表10-4 ,
闪存耐久性为10,000次。解决更多的语法
问题。
添加封装引脚为GPIO表在第8节删除参考引脚组9
表10-5 。
在值替换TBD典型的民
表10-17 。
编辑语法,拼写,一致性
在整个家庭的语言。调节器参数的更新值,
表10-9 ,
外部时钟
操作时序要求
表10-13 ,
SPI时序,
表10-18 ,
ADC参数,
表10-24 ,
和IO装载系数在10MHz ,
表10-25 。
在上电更新的值复位低电压,
表10-6 。
修正封装引脚数的
表2-2 ,
PhaseA0
从38变到52 ,
PhaseB0
从37到51 ,
Index0
从36变到50,并且
Home0
从35更改为49的所有引脚的变化
表2-2是做数据录入错误 - 这个封装引脚输出没有变化
额外
部分4.8 ,
除了添加文字
部分6.9
上电复位时复位,增加了单词“访问” FM错误
在中断
表4-3 ,
去掉最大和最小的数字;只记录典型。为LVI号
表10-6 。
在更新后的数字
表10-7
表10-8
与最新的数据。在纠正错字
表10-3
in
钯的特性。
更换任何对Flash接口单元与闪存模块;改变的例子
部分
2.2;
补充说明的V
REFH
和V
REFLO
in
表2-2
表11-1 ;
补充说明到VCAP引脚
表2-2 ;
纠正错字FIVAL1和FIVAH1在
表4-12 ;
在去掉不必要的注意事项
表10-12 ;
校正的温度范围中
表10-14 ;
加入ADC的校准信息
表10-24
在新图
图10-21 。
澄清
表10-23 ,
修正数字输入电流低(拉启用)在数量上
表10-5 。
除去文字和表10-2 ;用音符来代替
表10-1 。
新增56F8123信息;编辑以表明56F8323和56F8123.Reformatted的差异
飞思卡尔的外观和感觉。更新了温度传感器和ADC的表,那么更新的平衡
电的表在整个家族的一致性。在澄清了I / O电源描述
表2-2 ,
补充说明,以
表10-7
并澄清
12.3节
.
修订版4.0
修订版5.0
修订版6.0
REV 7.0
修订版8.0
修订版9.0
修订版10.0
修订版11.0
请参阅http://www.freescale.com/semiconductors的最新数据手册的修订。
56F8323技术数据,版本11.0
2
飞思卡尔半导体公司
初步
56F8323 / 56F8123概述
注意:
斜体特点是不是在56F8123设备可用。
高达60 MIPS在60MHz的核心频率
DSP和MCU功能集成于一个统一的,
C-高效的架构
32KB闪存程序
4KB RAM程序
8KB数据闪存
8KB RAM数据
8KB闪存启动
一个6通道PWM模块
两个4通道12位ADC
温度传感器
- 一个正交解码器
一个个FlexCAN模块
最多支持两个串行通信接口(的SCI )
最多支持两个串行外设接口( SPI接口)
两个通用定时器四
计算机正常操作( COP ) /看门狗
片张弛振荡器
JTAG /增强型片上仿真(一次 )的
不显眼,实时调试
高达27 GPIO线
64引脚LQFP封装
RESET
5
6
3
3
OCR_DIS
V
4
V
DD
4
4
V
SS
V
DDA
2
V
SSA
PWM输出
电流检测输入
故障输入
PWMA或
SPI1或
GPIOA
程序控制器
和硬件
循环股
JTAG /
EOnCE
PORT
数字注册
模拟注册
16-Bit
56800E内核
低电压
操作
单位
地址
电厂机组
数据ALU
16 x 16 + 36
& GT ;
36位MAC
3个16位输入寄存器
4个36位累加器
4
4
5
AD0
AD1
VREF
Temp_sense
PAB
PDB
CDBR
CDBW
内存
程序存储器
16K ×16的Flash
2K ×16的RAM
4K ×16启动
FL灰
数据存储器
4K ×16的Flash
4K ×16的RAM
R / W控制
XDB2
XAB1
XAB2
PAB
PDB
CDBR
CDBW
4
QUADRATURE
解码器或0
定时器A或
GPIO B
系统总线
控制
IPBus桥( IPBB )
3
定时器C或
SCI0或
GPIOC
个FlexCAN或
GPIOC
外设
设备选择
RW
控制
IPAB
IPWDB
IPRDB
2
解码
外设
时钟
复位
PLL
SPI0或
SCI1或
GPIOB
4
COP /
看门狗
打断
调节器
系统
O
积分
R
模块
P
O
时钟
S
发电机*
C
XTAL或GPIOC
EXTAL或GPIOC
IRQA
*包括片
弛张振荡器
56F8323 / 56F8123框图
56F8323技术数据,版本11.0
飞思卡尔半导体公司
初步
3
目录
第1部分:概述。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。五
1.1.
1.2.
1.3.
1.4.
1.5.
1.6.
56F8323 / 56F8123特点。 。 。 。 。 。 。 。 。 。 。 。 。五
设备描述。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 7
屡获殊荣的开发环境。 8
体系结构框图。 。 。 。 。 。 。 。 。 。 。 。 。 9
产品文档。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 13
数据表约定。 。 。 。 。 。 。 。 。 。 。 。 。 。 13
第8部分:通用输入/输出
( GPIO ) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 101
8.1 。简介。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 101
8.2 。配置。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 101
8.3 。存储器映射。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 103
第9部分:联合测试行动组( JTAG ) 。 103
9.1 。 JTAG信息。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.103
第2部分:信号/连接说明。 。 。 14
2.1 。简介。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 14
2.2 。信号引脚。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 17
第10部分:规范。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 104
10.1 。一般特性。 。 。 。 。 。 。 。 。 。 。 。 。 0.104
10.2 。直流电气特性。 。 。 。 。 。 。 。 。 。 108
10.3 。 AC电气特性。 。 。 。 。 。 。 。 。 。 112
10.4 。闪存特性。 。 。 。 。 。 。 。 。 113
10.5 。外部时钟操作时序。 。 。 。 。 。 。 114
10.6 。锁相环时序。 。 。 。 。 。 。 。 。 。 0.115
10.7 。晶体振荡器参数。 。 。 。 。 。 。 。 。 115
10.8 。复位,停止,等待,模式选择,并
中断时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 117
10.9 。串行外设接口( SPI )时序。 。 119
10.10 。四定时器定时。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 122
10.11 。正交解码器时序。 。 。 。 。 。 。 。 。 。 122
10.12 。串行通信接口( SCI )
时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 123
10.13 。控制器区域网络( CAN )时序。 124
10.14 。 JTAG时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 124
10.15 。模拟 - 数字转换器(ADC )
参数。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 126
10.16 。等效电路的ADC输入。 。 。 。 。 0.129
10.17 。功耗。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 129
第3部分:片上时钟合成( OCCS ) 。 。 28
3.1.
3.2.
3.3.
3.4.
3.5.
简介。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
外部时钟工作。 。 。 。 。 。 。 。 。 。 。 。 。 。
利用片上张弛振荡器。 。 。 。 。
内部时钟工作。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
寄存器。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
28
28
29
30
31
第4部分:内存映射。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 31
4.1.
4.2.
4.3.
4.4.
4.5.
4.6.
4.7.
4.8.
简介。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
节目映射。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
中断向量表。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
数据地图。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
闪存存储器映射。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
EOnCE内存映射。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
外设存储器映射寄存器。 。 。 。
工厂编程的存储。 。 。 。 。 。 。 。 。 。
31
31
32
35
35
37
38
55
第5部分:中断控制器( ITCN ) 。 。 。 。 。 。 。 。 55
5.1.
5.2.
5.3.
5.4.
5.5.
5.6.
5.7.
简介。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
特色: 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
功能描述。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
框图。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
操作模式。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
寄存器描述。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
复位。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
55
56
56
58
58
59
81
第11部分:包装。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 131
11.1 。 56F8323封装和引脚
信息。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 131
11.2 。 56F8123封装和引脚
信息。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 133
第6部分:系统集成模块( SIM) 。 。 82
6.1.
6.2.
6.3.
6.4.
6.5.
6.6.
6.7.
6.8.
6.9.
简介。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
特色: 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
操作模式。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
经营模式寄存器。 。 。 。 。 。 。 。 。 。 。 。 。 。
寄存器描述。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
时钟发生器概述。 。 。 。 。 。 。 。 。 。 。 。
掉电模式。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
停止和等待模式禁用功能。 。 。 。
复位。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
82
82
83
83
84
96
96
97
97
第12部分:设计考虑。 。 。 。 。 。 。 。 136
12.1 。热设计注意事项。 。 。 。 。 。 。 。 136
12.2 。电气设计考虑。 。 。 。 。 。 。 137
12.3 。配电和I / O型圈
实现。 。 。 。 。 。 。 。 。 。 。 。 。 0.138
第13部分:订购信息。 。 。 。 。 。 。 。 。 139
第7部分:安全功能。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 98
7.1 。操作启用了安全性。 。 。 。 。 。 。 。 98
7.2 。闪存接入阻断机制。 。 。 。 。 98
56F8323技术数据,版本11.0
4
飞思卡尔半导体公司
初步
56F8323 / 56F8123特点
第一部分概述
1.1 56F8323 / 56F8123特点
1.1.1
混合动力控制器内核
高效的16位56800E系列发动机采用双哈佛架构
截至60每秒百万条指令( MIPS ),在60MHz的核心频率
单周期16
×
16位的并行乘法器 - 累加器( MAC)的
4个36位累加器,包括扩展位
算术和逻辑多位移位
并行指令集和独特的寻址模式
硬件DO和REP循环
三个内部地址总线
四个内部数据总线
指令集同时支持DSP和控制器功能
控制器风格的寻址紧凑的代码模式和指令
高效C编译器和局部变量的支持
软件子程序和中断堆栈深度仅受内存的限制
JTAG / EOnCE调试编程接口
1.1.2
设备之间的差异
表1-1
概述了56F8323和56F8123设备之间的主要差异。
表1-1设备的区别
特征
保证速度
程序RAM
数据闪存
PWM
可以
正交解码器
温度传感器
专用GPIO
56F8323
为60MHz / 60 MIPS
4KB
8KB
1x6
1
1x4
1
56F8123
为40MHz / 40 MIPS
无法使用
无法使用
无法使用
无法使用
无法使用
无法使用
10
56F8323技术数据,版本11.0
飞思卡尔半导体公司
初步
5
56F8323/56F8123
数据表
初步的技术数据
56F8300
16位混合控制器
MC56F8323
修订版11.0
10/2004
freescale.com
文档修订历史记录
版本历史
1.0版
修订版2.0
修订版3.0
变化的说明
只是预发布版本,阿尔法客户
首次公开发行
在纠正错字
表10-4 ,
闪存耐久性为10,000次。解决更多的语法
问题。
添加封装引脚为GPIO表在第8节删除参考引脚组9
表10-5 。
在值替换TBD典型的民
表10-17 。
编辑语法,拼写,一致性
在整个家庭的语言。调节器参数的更新值,
表10-9 ,
外部时钟
操作时序要求
表10-13 ,
SPI时序,
表10-18 ,
ADC参数,
表10-24 ,
和IO装载系数在10MHz ,
表10-25 。
在上电更新的值复位低电压,
表10-6 。
修正封装引脚数的
表2-2 ,
PhaseA0
从38变到52 ,
PhaseB0
从37到51 ,
Index0
从36变到50,并且
Home0
从35更改为49的所有引脚的变化
表2-2是做数据录入错误 - 这个封装引脚输出没有变化
额外
部分4.8 ,
除了添加文字
部分6.9
上电复位时复位,增加了单词“访问” FM错误
在中断
表4-3 ,
去掉最大和最小的数字;只记录典型。为LVI号
表10-6 。
在更新后的数字
表10-7
表10-8
与最新的数据。在纠正错字
表10-3
in
钯的特性。
更换任何对Flash接口单元与闪存模块;改变的例子
部分
2.2;
补充说明的V
REFH
和V
REFLO
in
表2-2
表11-1 ;
补充说明到VCAP引脚
表2-2 ;
纠正错字FIVAL1和FIVAH1在
表4-12 ;
在去掉不必要的注意事项
表10-12 ;
校正的温度范围中
表10-14 ;
加入ADC的校准信息
表10-24
在新图
图10-21 。
澄清
表10-23 ,
修正数字输入电流低(拉启用)在数量上
表10-5 。
除去文字和表10-2 ;用音符来代替
表10-1 。
新增56F8123信息;编辑以表明56F8323和56F8123.Reformatted的差异
飞思卡尔的外观和感觉。更新了温度传感器和ADC的表,那么更新的平衡
电的表在整个家族的一致性。在澄清了I / O电源描述
表2-2 ,
补充说明,以
表10-7
并澄清
12.3节
.
修订版4.0
修订版5.0
修订版6.0
REV 7.0
修订版8.0
修订版9.0
修订版10.0
修订版11.0
请参阅http://www.freescale.com/semiconductors的最新数据手册的修订。
56F8323技术数据,版本11.0
2
飞思卡尔半导体公司
初步
56F8323 / 56F8123概述
注意:
斜体特点是不是在56F8123设备可用。
高达60 MIPS在60MHz的核心频率
DSP和MCU功能集成于一个统一的,
C-高效的架构
32KB闪存程序
4KB RAM程序
8KB数据闪存
8KB RAM数据
8KB闪存启动
一个6通道PWM模块
两个4通道12位ADC
温度传感器
- 一个正交解码器
一个个FlexCAN模块
最多支持两个串行通信接口(的SCI )
最多支持两个串行外设接口( SPI接口)
两个通用定时器四
计算机正常操作( COP ) /看门狗
片张弛振荡器
JTAG /增强型片上仿真(一次 )的
不显眼,实时调试
高达27 GPIO线
64引脚LQFP封装
RESET
5
6
3
3
OCR_DIS
V
4
V
DD
4
4
V
SS
V
DDA
2
V
SSA
PWM输出
电流检测输入
故障输入
PWMA或
SPI1或
GPIOA
程序控制器
和硬件
循环股
JTAG /
EOnCE
PORT
数字注册
模拟注册
16-Bit
56800E内核
低电压
操作
单位
地址
电厂机组
数据ALU
16 x 16 + 36
& GT ;
36位MAC
3个16位输入寄存器
4个36位累加器
4
4
5
AD0
AD1
VREF
Temp_sense
PAB
PDB
CDBR
CDBW
内存
程序存储器
16K ×16的Flash
2K ×16的RAM
4K ×16启动
FL灰
数据存储器
4K ×16的Flash
4K ×16的RAM
R / W控制
XDB2
XAB1
XAB2
PAB
PDB
CDBR
CDBW
4
QUADRATURE
解码器或0
定时器A或
GPIO B
系统总线
控制
IPBus桥( IPBB )
3
定时器C或
SCI0或
GPIOC
个FlexCAN或
GPIOC
外设
设备选择
RW
控制
IPAB
IPWDB
IPRDB
2
解码
外设
时钟
复位
PLL
SPI0或
SCI1或
GPIOB
4
COP /
看门狗
打断
调节器
系统
O
积分
R
模块
P
O
时钟
S
发电机*
C
XTAL或GPIOC
EXTAL或GPIOC
IRQA
*包括片
弛张振荡器
56F8323 / 56F8123框图
56F8323技术数据,版本11.0
飞思卡尔半导体公司
初步
3
目录
第1部分:概述。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。五
1.1.
1.2.
1.3.
1.4.
1.5.
1.6.
56F8323 / 56F8123特点。 。 。 。 。 。 。 。 。 。 。 。 。五
设备描述。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 7
屡获殊荣的开发环境。 8
体系结构框图。 。 。 。 。 。 。 。 。 。 。 。 。 9
产品文档。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 13
数据表约定。 。 。 。 。 。 。 。 。 。 。 。 。 。 13
第8部分:通用输入/输出
( GPIO ) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 101
8.1 。简介。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 101
8.2 。配置。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 101
8.3 。存储器映射。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 103
第9部分:联合测试行动组( JTAG ) 。 103
9.1 。 JTAG信息。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.103
第2部分:信号/连接说明。 。 。 14
2.1 。简介。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 14
2.2 。信号引脚。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 17
第10部分:规范。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 104
10.1 。一般特性。 。 。 。 。 。 。 。 。 。 。 。 。 0.104
10.2 。直流电气特性。 。 。 。 。 。 。 。 。 。 108
10.3 。 AC电气特性。 。 。 。 。 。 。 。 。 。 112
10.4 。闪存特性。 。 。 。 。 。 。 。 。 113
10.5 。外部时钟操作时序。 。 。 。 。 。 。 114
10.6 。锁相环时序。 。 。 。 。 。 。 。 。 。 0.115
10.7 。晶体振荡器参数。 。 。 。 。 。 。 。 。 115
10.8 。复位,停止,等待,模式选择,并
中断时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 117
10.9 。串行外设接口( SPI )时序。 。 119
10.10 。四定时器定时。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 122
10.11 。正交解码器时序。 。 。 。 。 。 。 。 。 。 122
10.12 。串行通信接口( SCI )
时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 123
10.13 。控制器区域网络( CAN )时序。 124
10.14 。 JTAG时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 124
10.15 。模拟 - 数字转换器(ADC )
参数。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 126
10.16 。等效电路的ADC输入。 。 。 。 。 0.129
10.17 。功耗。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 129
第3部分:片上时钟合成( OCCS ) 。 。 28
3.1.
3.2.
3.3.
3.4.
3.5.
简介。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
外部时钟工作。 。 。 。 。 。 。 。 。 。 。 。 。 。
利用片上张弛振荡器。 。 。 。 。
内部时钟工作。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
寄存器。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
28
28
29
30
31
第4部分:内存映射。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 31
4.1.
4.2.
4.3.
4.4.
4.5.
4.6.
4.7.
4.8.
简介。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
节目映射。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
中断向量表。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
数据地图。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
闪存存储器映射。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
EOnCE内存映射。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
外设存储器映射寄存器。 。 。 。
工厂编程的存储。 。 。 。 。 。 。 。 。 。
31
31
32
35
35
37
38
55
第5部分:中断控制器( ITCN ) 。 。 。 。 。 。 。 。 55
5.1.
5.2.
5.3.
5.4.
5.5.
5.6.
5.7.
简介。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
特色: 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
功能描述。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
框图。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
操作模式。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
寄存器描述。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
复位。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
55
56
56
58
58
59
81
第11部分:包装。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 131
11.1 。 56F8323封装和引脚
信息。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 131
11.2 。 56F8123封装和引脚
信息。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 133
第6部分:系统集成模块( SIM) 。 。 82
6.1.
6.2.
6.3.
6.4.
6.5.
6.6.
6.7.
6.8.
6.9.
简介。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
特色: 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
操作模式。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
经营模式寄存器。 。 。 。 。 。 。 。 。 。 。 。 。 。
寄存器描述。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
时钟发生器概述。 。 。 。 。 。 。 。 。 。 。 。
掉电模式。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
停止和等待模式禁用功能。 。 。 。
复位。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
82
82
83
83
84
96
96
97
97
第12部分:设计考虑。 。 。 。 。 。 。 。 136
12.1 。热设计注意事项。 。 。 。 。 。 。 。 136
12.2 。电气设计考虑。 。 。 。 。 。 。 137
12.3 。配电和I / O型圈
实现。 。 。 。 。 。 。 。 。 。 。 。 。 0.138
第13部分:订购信息。 。 。 。 。 。 。 。 。 139
第7部分:安全功能。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 98
7.1 。操作启用了安全性。 。 。 。 。 。 。 。 98
7.2 。闪存接入阻断机制。 。 。 。 。 98
56F8323技术数据,版本11.0
4
飞思卡尔半导体公司
初步
56F8323 / 56F8123特点
第一部分概述
1.1 56F8323 / 56F8123特点
1.1.1
混合动力控制器内核
高效的16位56800E系列发动机采用双哈佛架构
截至60每秒百万条指令( MIPS ),在60MHz的核心频率
单周期16
×
16位的并行乘法器 - 累加器( MAC)的
4个36位累加器,包括扩展位
算术和逻辑多位移位
并行指令集和独特的寻址模式
硬件DO和REP循环
三个内部地址总线
四个内部数据总线
指令集同时支持DSP和控制器功能
控制器风格的寻址紧凑的代码模式和指令
高效C编译器和局部变量的支持
软件子程序和中断堆栈深度仅受内存的限制
JTAG / EOnCE调试编程接口
1.1.2
设备之间的差异
表1-1
概述了56F8323和56F8123设备之间的主要差异。
表1-1设备的区别
特征
保证速度
程序RAM
数据闪存
PWM
可以
正交解码器
温度传感器
专用GPIO
56F8323
为60MHz / 60 MIPS
4KB
8KB
1x6
1
1x4
1
56F8123
为40MHz / 40 MIPS
无法使用
无法使用
无法使用
无法使用
无法使用
无法使用
10
56F8323技术数据,版本11.0
飞思卡尔半导体公司
初步
5
56F8323/56F8123
数据表
初步的技术数据
56F8300
16位数字信号控制器
MC56F8323
启示录17
04/2007
freescale.com
文档修订历史记录
版本历史
1.0版
修订版2.0
修订版3.0
变化的说明
只是预发布版本,阿尔法客户
首次公开发行
在纠正错字
表10-4 ,
闪存耐久性为10,000次。解决更多的语法
问题。
添加封装引脚为GPIO表在第8节删除参考引脚组9
表10-5 。
在值替换TBD典型的民
表10-17 。
编辑语法,拼写,一致性
在整个家庭的语言。调节器参数的更新值,
表10-9 ,
外部时钟
操作时序要求
表10-13 ,
SPI时序,
表10-18 ,
ADC参数,
表10-24 ,
和IO装载系数在10MHz ,
表10-25 。
在上电更新的值复位低电压,
表10-6 。
修正封装引脚数的
表2-2 ,
PhaseA0
从38变到52 ,
PhaseB0
从37到51 ,
Index0
从36变到50,并且
Home0
从35更改为49的所有引脚的变化
表2-2是做数据录入错误 - 这个封装引脚输出没有变化
额外
部分4.8 ,
除了添加文字
部分6.9
上电复位时复位,增加了单词“访问” FM错误
在中断
表4-3 ,
去掉最大和最小的数字;只记录典型。为LVI号
表10-6 。
在更新后的数字
表10-7
表10-8
与最新的数据。在纠正错字
表10-3
in
钯的特性。
更换任何对Flash接口单元与闪存模块;改变的例子
部分
2.2;
补充说明的V
REFH
和V
REFLO
in
表2-2
表11-1 ;
补充说明到VCAP引脚
表2-2 ;
纠正错字FIVAL1和FIVAH1在
表4-12 ;
在去掉不必要的注意事项
表10-12 ;
校正的温度范围中
表10-14 ;
加入ADC的校准信息
表10-24
在新图
图10-21 。
澄清
表10-23 ,
修正数字输入电流低(拉启用)在数量上
表10-5 。
除去文字和表10-2 ;用音符来代替
表10-1 。
新增56F8123信息;编辑以表明56F8323和56F8123.Reformatted的差异
飞思卡尔的外观和感觉。更新了温度传感器和ADC的表,那么更新的平衡
电的表在整个家族的一致性。在澄清了I / O电源描述
表2-2 ,
补充说明,以
表10-7
并澄清
12.3节
.
增加了输出电压的最大值,并注意澄清
表10-1 ;
还删除整个生命
预期注意到,由于预期寿命是取决于客户的使用,必须通过确定
可靠性工程。澄清值和单位措施允许的最大P
D
in
表10-3 。
注更正有关闪存数据保持在平均值
表10-4 。
增加了新的
在符合RoHS标准订购的部件编号
表13-1 。
删除公式为最高工作环境温度(汽车)和最大工作环境
温度(工业)在
表10-4 。
增加了符合RoHS标准和“无铅”的语言进行备份
覆盖。
修订版4.0
修订版5.0
修订版6.0
REV 7.0
修订版8.0
修订版9.0
修订版10.0
修订版11.0
修订版12.0
修订版13.0
56F8323技术数据,启示录17
2
飞思卡尔半导体公司
初步
文档修订历史记录
版本历史
修订版14.0
变化的说明
补充资料/复位的过程中修正状态
表2-2 。
澄清外部参考晶振
在频率PLL
表10-14
通过增加最大值到8.4MHz 。
更换“三态” ,在国家中的解释在复位列
表2-2 。
增加了以下注释的TMS信号的描述
表2-2:
注意:
总比分扳成TMS引脚到V
DD
通过2.2K电阻。
增加了以下照会TRST信号的描述
表2-2:
注意:
对于正常的操作中,直接连接TRST到V
SS
。如果设计中的调试中使用
环境, TRST可以连接到V
SS
通过一个1K的电阻。
启示录17
改变了“频率精度”规范
表10-16
(为± 2.0 % ,为2 / -3 % ) 。
修订版15.0
启16
请参阅http://www.freescale.com的最新数据手册的修订。
56F8323技术数据,启示录17
飞思卡尔半导体公司
初步
3
56F8323技术数据,启示录17
4
飞思卡尔半导体公司
初步
56F8323 / 56F8123概述
注意:
斜体特点是不是在56F8123设备可用。
高达60 MIPS在60MHz的核心频率
DSP和MCU功能集成于一个统一的,
C-高效的架构
32KB闪存程序
4KB RAM程序
8KB数据闪存
8KB RAM数据
8KB闪存启动
一个6通道PWM模块
两个4通道12位ADC
温度传感器
- 一个正交解码器
一个个FlexCAN模块
最多支持两个串行通信接口(的SCI )
最多支持两个串行外设接口( SPI接口)
两个通用定时器四
计算机正常操作( COP ) /看门狗
片张弛振荡器
JTAG /增强型片上仿真(一次 )的
不显眼,实时调试
高达27 GPIO线
64引脚LQFP封装
RESET
5
6
3
3
OCR_DIS
V
4
V
DD
4
4
V
SS
V
DDA
2
V
SSA
PWM输出
电流检测输入
故障输入
PWMA或
SPI1或
GPIOA
程序控制器
和硬件
循环股
JTAG /
EOnCE
PORT
数字注册
模拟注册
16-Bit
56800E内核
低电压
操作
单位
地址
电厂机组
数据ALU
16 x 16 + 36
& GT ;
36位MAC
3个16位输入寄存器
4个36位累加器
4
4
5
AD0
AD1
VREF
Temp_sense
PAB
PDB
CDBR
CDBW
内存
程序存储器
16K ×16的Flash
2K ×16的RAM
4K ×16启动
FL灰
数据存储器
4K ×16的Flash
4K ×16的RAM
R / W控制
XDB2
XAB1
XAB2
PAB
PDB
CDBR
CDBW
4
QUADRATURE
解码器或0
定时器A或
GPIO B
系统总线
控制
IPBus桥( IPBB )
3
定时器C或
SCI0或
GPIOC
个FlexCAN或
GPIOC
外设
设备选择
RW
控制
IPAB
IPWDB
IPRDB
2
解码
外设
时钟
复位
PLL
SPI0或
SCI1或
GPIOB
4
COP /
看门狗
打断
调节器
系统
O
积分
R
模块
P
O
时钟
S
发电机*
C
XTAL或GPIOC
EXTAL或GPIOC
IRQA
*包括片
弛张振荡器
56F8323 / 56F8123框图
56F8323技术数据,启示录17
飞思卡尔半导体公司
初步
5
查看更多56F8323PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    56F8323
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:海淀区增光路27号院增光佳苑2号楼1单元1102室
56F8323
√ 欧美㊣品
▲10/11+
9888
贴◆插
【dz37.com】实时报价有图&PDF
查询更多56F8323供应信息

深圳市碧威特网络技术有限公司
 复制成功!