添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符5型号页 > 首字符5的型号第411页 > 56F8023
56F8033/56F8023
数据表
技术参数
56F8000
16位数字信号控制器
MC56F8023
启示录6
02/2010
freescale.com
文档修订历史记录
版本历史
第0版
第1版
首次公开发行。
在表10-4中,加入小于100程序闪存数据保留进入/擦除
周期(至少20岁)。
在表10-6 ,改变了器件的时钟速度STOP模式从为8MHz到4MHz 。
表10-12 ,改变了典型的弛张振荡器的输出频率待机
模式从400kHz的至200kHz 。
表10-20更改输入传播延迟值如下:
旧值: 1
μs
典型的, 2
μs
最大
新值: 35 ns典型,最大45纳秒
第2版
在表10-19 ,改变最大的ADC内部时钟频率为8 MHz到5.33
兆赫。
增加了以下注意事项,以表2-3中的TMS信号的描述:
注意:
总比分扳成TMS引脚到V
DD
通过2.2K电阻。
旧标签:1脚, 12脚, 23脚, 34脚
新标签:引脚1 ,引脚9 ,引脚17 ,引脚25
第4版
改变了ITCN_BASE地址在
表5-3
(是00美元F060 ,是00美元F0E0 ) 。
改变了VBA寄存器复位值和更新的脚注
第5.6.8 。
更改待机> STOP我
DD
价值观
表10-6
如下:
典型:为290μA ,为540μA
最大:为390μA ,为650μA
改变了我POWERDOWN
DD
价值观
表10-6
如下:
典型:为190μA ,为440μA
最大:为250μA ,为550μA
更改脚注1
表10-12
(是“输出频率为8MHz申请后,
调整值,在125°C “ ,是”输出频率应用工厂修剪后“)。
从“ 125 ° C”删除文本
图10-5 。
将在最大输入失调电压
表10-20
(是+/- 20 mV时,为± 35毫伏) 。
启5
修改
第7 ,安全特性。
修正了杂错别字。
在图11-1更正引脚数标签,如下所示:
变化的说明
第3版
56F8033 / 56F8023数据手册,第6
2
飞思卡尔半导体公司
文档修订历史记录
版本历史
启示录6
变化的说明
在表中
推荐的工作条件,
拆了线“ XTAL不是由驱动
从特性的外部时钟“
“振荡器输入电压高
XTAL不是由一个外部时钟驱动
XTAL由外部时钟源“驱动
添加56F8033设备文件
从数据表中删除“初步”
系统集成模块( SIM )章,
修正错别字
请参阅http://www.freescale.com的最新数据手册的修订。
56F8033 / 56F8023数据手册,第6
飞思卡尔半导体公司
3
56F8033 / 56F8023概述
高达32 MIPS在32MHz的核心频率
DSP和MCU功能集成于一个统一的,
C-高效的架构
56F8033提供64KB ( 32K ×16 )程序闪存
56F8023提供32KB ( 16K ×16 )程序闪存
56F8033提供8KB ( 4K ×16 )统一数据/程序
内存
56F8023提供4KB ( 2K ×16 )统一数据/程序
内存
一个6通道PWM模块
两个3通道12位模拟数字转换器
( ADCS )
两个内置12位数字 - 模拟转换器
(DAC)的
- 两个模拟比较器
复位或
GPIOA
一个可编程间隔定时器( PIT )
一个排队串行通信接口( QSCI )
与LIN从属功能
一个队列串行外设接口( QSPI )
一个16位四定时器
一个内部集成电路(I
2
C)口
计算机正常操作( COP ) /看门狗
片张弛振荡器
集成的上电复位( POR)和低电压
中断( LVI )模块
JTAG /增强型片上仿真(一次 )的
不显眼,实时调试
高达26 GPIO线
32引脚LQFP封装
V
4
JTAG / EOnCE
端口或
GPIOD
V
DD
V
SS
2
V
DDA
V
SSA
数字注册
5
模拟注册
PWM
或TMRA或GPIOA
程序控制器
和硬件
循环股
16-Bit
56800E内核
低电压
操作
单位
地址
电厂机组
数据ALU
16 ×16 + 36 -> 36位MAC
3个16位输入寄存器
4个36位累加器
DAC
4
PAB
PDB
CDBR
CDBW
AD0
ADC
或CMP
或GPIOC
内存
程序存储器
16K ×16的Flash
32K ×16闪存
统一的数据/
程序RAM
2K ×16
4K ×16
XDB2
XAB1
XAB2
PAB
PDB
CDBR
CDBW
R / W控制
4
AD1
系统总线
控制
可编程
间隔
定时器
IPBus桥( IPBB )
I
2
C
或CMP
或GPIOB
QSPI
或PWM
还是我
2
C
或TMRA
或GPIOB
4
QSCI
或PWM
还是我
2
C
或TMRA
或GPIOB
COP /
看门狗
打断
调节器
系统
积分
模块
P
O
R
O
时钟
S
发电机*
C
2
2
*包括片
弛张振荡器
56F8033 / 56F8023框图
56F8033 / 56F8023数据手册,第6
4
飞思卡尔半导体公司
56F8033 / 56F8023数据表的内容表
第一部分概述。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 6
1.1
1.2
1.3
1.4
1.5
1.6
56F8033 / 56F8023特点。 。 。 。 。 。 。 。 。 。 。 6
56F8033 / 56F8023描述。 。 。 。 。 。 。 。 。 8
屡获殊荣的开发
环境。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 9
体系结构框图。 。 。 。 。 。 。 。 。 。 。 9
产品文档。 。 。 。 。 。 。 。 。 。 。 。 。 17
数据表约定。 。 。 。 。 。 。 。 。 。 。 。 。 17
7.3
产品分析。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 109
第8部分通用输入/输出
( GPIO ) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.109
8.1
8.2
8.3
简介。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 109
配置。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 109
复位值。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 111
第9部联合测试行动组( JTAG ) 。 。 0.117
第2部分信号/连接说明。 。 。 18
2.1
2.2
简介。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 18
56F8033 / 56F8023信号引脚。 。 。 。 。 。 。 。 22
9.1
56F8033 / 56F8023信息。 。 。 。 。 。 。 117
部分10规格。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.117
10.1
10.2
10.3
10.4
10.5
10.6
10.7
10.8
10.9
10.10
10.11
10.12
10.13
10.14
10.15
10.16
10.17
10.18
一般特性。 。 。 。 。 。 。 。 。 。 。 。 117
直流电气特性。 。 。 。 。 。 。 。 121
AC电气特性。 。 。 。 。 。 。 。 124
闪存特性。 。 。 。 。 。 。 125
外部时钟操作时序。 。 。 。 。 125
锁相环时序。 。 。 。 。 。 。 。 。 126
弛张振荡器计时。 。 。 。 。 。 。 。 。 126
复位,停止,等待,模式选择,并中断
时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 128
串行外设接口(SPI ) 129定时
四定时器定时。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 133
串行通信接口( SCI )
时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 134
内部集成电路接口( I2C )
时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 135
JTAG时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 136
模拟数字转换器(ADC)的
参数。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 138
等效电路的ADC输入。 。 。 。 。 139
比较器( CMP )的参数。 。 。 。 。 。 140
数位类比转换器( DAC )
参数。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 140
功耗。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 142
第3部分OCCS 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 31
3.1
3.2
3.3
3.4
3.5
3.6
3.7
3.8
概述。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 31
特色: 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 31
操作模式。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 31
内部时钟源。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 32
晶体振荡器。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 32
陶瓷谐振器。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 33
外部时钟输入 - 晶体振荡器
选项。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 33
替代外部时钟输入。 。 。 。 。 。 。 。 34
第4部分存储器映射。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 34
4.1
4.2
4.3
4.4
4.5
4.6
简介。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 34
中断向量表。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 35
节目映射。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 37
数据地图。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 37
EOnCE内存映射。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 39
外设存储器映射寄存器。 。 40
第5部分中断控制器( ITCN ) 。 。 。 。 。 。 。 。 54
5.1
5.2
5.3
5.4
5.5
5.6
5.7
简介。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 54
特色: 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 54
功能描述。 。 。 。 。 。 。 。 。 。 。 。 。 。 55
框图。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 57
操作模式。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 57
寄存器描述。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 57
复位。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 76
部分11Packaging 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.144
11.1
56F8033 / 56F8023封装和引脚
信息。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 144
部分12Design注意事项。 。 。 。 。 。 。 。 。 0.148
第6部分系统集成模块( SIM) 。 。 。 77
6.1
6.2
6.3
6.4
6.5
6.6
6.7
6.8
简介。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 77
特色: 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 77
寄存器描述。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 78
时钟发生器概述。 。 。 。 。 。 。 。 。 102
节能模式。 。 。 。 。 。 。 。 。 。 。 。 。 。 103
复位。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 104
时钟。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 105
中断。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 107
12.1
12.2
热设计注意事项。 。 。 。 。 。 148
电气设计考虑。 。 。 。 。 149
部分13Ordering信息。 。 。 。 。 。 。 。 。 。 。 .150
部分14Appendix 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.151
第7部分安全功能。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 107
7.1
7.2
操作启用了安全性。 。 。 。 。 。 107
Flash访问的锁定和解锁
机制。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 108
56F8033 / 56F8023数据手册,第6
飞思卡尔半导体公司
5
56F8023
数据表
初步的技术数据
56F8000
16位数字信号控制器
MC56F8023
第3版
01/2007
freescale.com
文档修订历史记录
版本历史
第0版
第1版
首次公开发行。
“在
表10-4 ,
添加少于100程序闪存数据保留一个入口/擦除
周期(至少20岁)。
“在
表10-6 ,
改变器件的时钟速度STOP模式从为8MHz到4MHz 。
“在
表10-12 ,
改变了典型的弛张振荡器的输出频率待机
模式从400kHz的至200kHz 。
在更改输入传播延迟值
表10-20
如下:
旧值: 1
μs
典型的, 2
μs
最大
新值: 35 ns典型,最大45纳秒
第2版
In
表10-19 ,
改变最大的ADC内部时钟频率为8 MHz到5.33
兆赫。
增加了以下注释的TMS信号的描述
表2-3 :
注意:
总比分扳成TMS引脚到V
DD
通过2.2K电阻。
旧标签:1脚, 12脚, 23脚, 34脚
新标签:引脚1 ,引脚9 ,引脚17 ,引脚25
修正针数的标签
图11-1
如下:
变化的说明
第3版
请参阅http://www.freescale.com的最新数据手册的修订。
56F8023数据手册,第3
2
飞思卡尔半导体公司
初步
56F8023概述
高达32 MIPS在32MHz的核心频率
DSP和MCU功能集成于一个统一的,
C-高效的架构
32KB ( 16K ×16 )程序闪存
4KB ( 2K ×16 )统一数据/程序RAM
一个6通道PWM模块
两个3通道12位模拟数字转换器
( ADCS )
两个内置12位数字 - 模拟转换器
(DAC)的
- 两个模拟比较器
一个可编程间隔定时器( PIT )
一个排队串行通信接口( QSCI )
与LIN从属功能
一个队列串行外设接口( QSPI )
一个16位四定时器
一个内部集成电路(I
2
C)口
计算机正常操作( COP ) /看门狗
片张弛振荡器
集成的上电复位( POR)和低电压
中断( LVI )模块
JTAG /增强型片上仿真(一次 )的
不显眼,实时调试
高达26 GPIO线
32引脚LQFP封装
复位或
GPIOA
4
JTAG / EOnCE
端口或
GPIOD
V
V
DD
V
SS
2
V
DDA
V
SSA
5
数字注册
模拟注册
PWM
或TMRA或GPIOA
程序控制器
和硬件
循环股
16-Bit
56800E内核
低电压
操作
单位
地址
电厂机组
数据ALU
16 ×16 + 36 -> 36位MAC
3个16位输入寄存器
4个36位累加器
DAC
4
PAB
PDB
CDBR
CDBW
AD0
ADC
或CMP
或GPIOC
内存
程序存储器
16K ×16的Flash
统一的数据/
程序RAM
2K ×16
XDB2
XAB1
XAB2
PAB
PDB
CDBR
CDBW
R / W控制
4
AD1
系统总线
控制
可编程
间隔
定时器
IPBus桥( IPBB )
I
2
C
或CMP
或GPIOB
QSPI
或PWM
还是我
2
C
或TMRA
或GPIOB
4
QSCI
或PWM
还是我
2
C
或TMRA
或GPIOB
2
COP /
看门狗
打断
调节器
系统
积分
模块
P
O
R
O
时钟
S
发电机*
C
2
*包括片
弛张振荡器
56F8023框图
56F8023数据手册,第3
飞思卡尔半导体公司
初步
3
内容56F8023数据资料表
第1部分:概述。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。五
1.1.
1.2.
1.3.
1.4.
1.5.
1.6.
56F8023特点。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。五
56F8023描述。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 7
屡获殊荣的开发环境。 。 8
体系结构框图。 。 。 。 。 。 。 。 。 。 。 。 。 8
产品文档。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 16
数据表约定。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 16
第8部分:通用输入/输出
( GPIO ) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 106
8.1 。简介。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 106
8.2 。配置。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 106
8.3 。复位值。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 108
第9部分:联合测试行动组( JTAG ) 。 0.113
9.1 。 56F8023信息。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 113
第2部分:信号/连接说明。 。 17
2.1 。简介。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 17
2.2 。 56F8023信号引脚。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 21
第10部分:规范。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 113
10.1 。一般特性。 。 。 。 。 。 。 。 。 。 。 。 。 。 113
10.2 。直流电气特性。 。 。 。 。 。 。 。 。 。 117
10.3 。 AC电气特性。 。 。 。 。 。 。 。 。 。 120
10.4 。闪存特性。 。 。 。 。 。 。 。 。 121
10.5 。外部时钟操作时序。 。 。 。 。 。 。 121
10.6 。锁相环时序。 。 。 。 。 。 。 。 。 。 。 122
10.7 。弛张振荡器计时。 。 。 。 。 。 。 。 。 。 。 122
10.8 。复位,停止,等待,模式选择,
和中断时间。 。 。 。 。 。 。 。 。 。 。 124
10.9 。串行外设接口( SPI )时序。 125
10.10 。四定时器定时。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 128
10.11 。串行通信接口
( SCI )时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 129
10.12 。内部集成电路接口
( I2C )时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 130
10.13 。 JTAG时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 131
10.14 。模拟数字转换器
( ADC)的参数。 。 。 。 。 。 。 。 。 。 。 。 133
10.15 。等效电路的ADC输入。 。 。 。 。 。 134
10.16 。比较器( CMP )的参数。 。 。 。 。 。 。 134
10.17 。数位类比转换器
( DAC )的参数。 。 。 。 。 。 。 。 。 。 。 。 135
10.18 。功耗。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 136
第3部分: OCCS 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。三十
概述。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。三十
特色: 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。三十
操作模式。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。三十
内部时钟源。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 31
晶体振荡器。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 31
陶瓷谐振器。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 32
外部时钟输入 - 水晶
振荡器选项。 。 。 。 。 。 。 。 。 。 。 。 。 。 32
3.8 。替代外部时钟输入。 。 。 。 。 。 。 。 。 。 33
3.1.
3.2.
3.3.
3.4.
3.5.
3.6.
3.7.
第4部分:内存映射。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 33
4.1.
4.2.
4.3.
4.4.
4.5.
4.6.
简介。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 33
中断向量表。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 34
节目映射。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 36
数据地图。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 36
EOnCE内存映射。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 37
外设存储器映射寄存器。 。 。 。 38
第5部分:中断控制器( ITCN ) 。 。 。 。 。 。 。 51
5.1.
5.2.
5.3.
5.4.
5.5.
5.6.
5.7.
简介。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 51
特色: 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 51
功能描述。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 52
框图。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 54
操作模式。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 54
寄存器描述。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 54
复位。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 73
第11部分:包装。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 138
11.1 。 56F8023包装和
引脚输出信息。 。 。 。 。 。 。 。 。 。 。 138
第12部分:设计考虑。 。 。 。 。 。 。 。 0.141
12.1 。热设计注意事项。 。 。 。 。 。 。 。 141
12.2 。电气设计考虑。 。 。 。 。 。 。 142
第6部分:系统集成模块( SIM) 。 。 74
6.1.
6.2.
6.3.
6.4.
6.5.
6.6.
6.7.
6.8.
简介。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 74
特色: 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 74
寄存器描述。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 75
时钟发生器概述。 。 。 。 。 。 。 。 。 。 。 。 99
节能模式。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 100
复位。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 101
时钟。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 102
中断。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 104
第13部分:订购信息。 。 。 。 。 。 。 。 。 。 143
第14部分:附录。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 144
第7部分:安全功能。 。 。 。 。 。 。 。 。 。 。 。 。 104
7.1 。操作启用了安全性。 。 。 。 。 。 。 。 104
7.2 。闪存访问锁定和
解锁机制。 。 。 。 。 。 。 。 。 。 105
56F8023数据手册,第3
4
飞思卡尔半导体公司
初步
56F8023特点
第一部分概述
1.1 56F8023特点
1.1.1
数字信号控制器内核
有效的16位56800E系列数字信号控制器(DSC)发动机具有双哈佛架构
多达32个每秒百万条指令( MIPS ) ,在32MHz的核心频率
单周期16
×
16位的并行乘法器 - 累加器( MAC)的
4个36位累加器,包括扩展位
32位算术和逻辑多位移位器
具有独特的DSP处理模式并行指令集
硬件DO和REP循环
三个内部地址总线
四个内部数据总线
指令集同时支持DSP和控制器功能
控制器风格的寻址紧凑的代码模式和指令
高效C编译器和局部变量的支持
软件子程序和中断堆栈深度仅受内存的限制
JTAG /增强型片上仿真(一次)为不显眼,处理器速度无关的,实时
调试
1.1.2
内存
双哈佛架构允许多达三同时访问程序和数据存储器
闪存的安全保护,以防止未经授权的用户获取到内部闪存的访问
片上存储器
- 的程序闪存32KB
- 统一的数据/程序RAM 4KB
使用Flash EEPROM仿真能力
1.1.3
外围电路的56F8023
一个多功能六输出脉宽调制器( PWM )模块
- 高达96MHz的PWM工作时钟
- 分辨率为15位
- 中心对齐和边沿对齐PWM信号模式
- 四个可编程故障输入,可编程数字滤波器
- 双缓冲PWM寄存器
- 每个互补PWM信号对允许选择由PWM信号供给源的:
- PWM发生器
56F8023数据手册,第3
飞思卡尔半导体公司
初步
5
56F8023
数据表
初步的技术数据
56F8000
16位数字信号控制器
MC56F8023
第3版
01/2007
freescale.com
文档修订历史记录
版本历史
第0版
第1版
首次公开发行。
“在
表10-4 ,
添加少于100程序闪存数据保留一个入口/擦除
周期(至少20岁)。
“在
表10-6 ,
改变器件的时钟速度STOP模式从为8MHz到4MHz 。
“在
表10-12 ,
改变了典型的弛张振荡器的输出频率待机
模式从400kHz的至200kHz 。
在更改输入传播延迟值
表10-20
如下:
旧值: 1
μs
典型的, 2
μs
最大
新值: 35 ns典型,最大45纳秒
第2版
In
表10-19 ,
改变最大的ADC内部时钟频率为8 MHz到5.33
兆赫。
增加了以下注释的TMS信号的描述
表2-3 :
注意:
总比分扳成TMS引脚到V
DD
通过2.2K电阻。
旧标签:1脚, 12脚, 23脚, 34脚
新标签:引脚1 ,引脚9 ,引脚17 ,引脚25
修正针数的标签
图11-1
如下:
变化的说明
第3版
请参阅http://www.freescale.com的最新数据手册的修订。
56F8023数据手册,第3
2
飞思卡尔半导体公司
初步
56F8023概述
高达32 MIPS在32MHz的核心频率
DSP和MCU功能集成于一个统一的,
C-高效的架构
32KB ( 16K ×16 )程序闪存
4KB ( 2K ×16 )统一数据/程序RAM
一个6通道PWM模块
两个3通道12位模拟数字转换器
( ADCS )
两个内置12位数字 - 模拟转换器
(DAC)的
- 两个模拟比较器
一个可编程间隔定时器( PIT )
一个排队串行通信接口( QSCI )
与LIN从属功能
一个队列串行外设接口( QSPI )
一个16位四定时器
一个内部集成电路(I
2
C)口
计算机正常操作( COP ) /看门狗
片张弛振荡器
集成的上电复位( POR)和低电压
中断( LVI )模块
JTAG /增强型片上仿真(一次 )的
不显眼,实时调试
高达26 GPIO线
32引脚LQFP封装
复位或
GPIOA
4
JTAG / EOnCE
端口或
GPIOD
V
V
DD
V
SS
2
V
DDA
V
SSA
5
数字注册
模拟注册
PWM
或TMRA或GPIOA
程序控制器
和硬件
循环股
16-Bit
56800E内核
低电压
操作
单位
地址
电厂机组
数据ALU
16 ×16 + 36 -> 36位MAC
3个16位输入寄存器
4个36位累加器
DAC
4
PAB
PDB
CDBR
CDBW
AD0
ADC
或CMP
或GPIOC
内存
程序存储器
16K ×16的Flash
统一的数据/
程序RAM
2K ×16
XDB2
XAB1
XAB2
PAB
PDB
CDBR
CDBW
R / W控制
4
AD1
系统总线
控制
可编程
间隔
定时器
IPBus桥( IPBB )
I
2
C
或CMP
或GPIOB
QSPI
或PWM
还是我
2
C
或TMRA
或GPIOB
4
QSCI
或PWM
还是我
2
C
或TMRA
或GPIOB
2
COP /
看门狗
打断
调节器
系统
积分
模块
P
O
R
O
时钟
S
发电机*
C
2
*包括片
弛张振荡器
56F8023框图
56F8023数据手册,第3
飞思卡尔半导体公司
初步
3
内容56F8023数据资料表
第1部分:概述。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。五
1.1.
1.2.
1.3.
1.4.
1.5.
1.6.
56F8023特点。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。五
56F8023描述。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 7
屡获殊荣的开发环境。 。 8
体系结构框图。 。 。 。 。 。 。 。 。 。 。 。 。 8
产品文档。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 16
数据表约定。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 16
第8部分:通用输入/输出
( GPIO ) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 106
8.1 。简介。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 106
8.2 。配置。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 106
8.3 。复位值。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 108
第9部分:联合测试行动组( JTAG ) 。 0.113
9.1 。 56F8023信息。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 113
第2部分:信号/连接说明。 。 17
2.1 。简介。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 17
2.2 。 56F8023信号引脚。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 21
第10部分:规范。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 113
10.1 。一般特性。 。 。 。 。 。 。 。 。 。 。 。 。 。 113
10.2 。直流电气特性。 。 。 。 。 。 。 。 。 。 117
10.3 。 AC电气特性。 。 。 。 。 。 。 。 。 。 120
10.4 。闪存特性。 。 。 。 。 。 。 。 。 121
10.5 。外部时钟操作时序。 。 。 。 。 。 。 121
10.6 。锁相环时序。 。 。 。 。 。 。 。 。 。 。 122
10.7 。弛张振荡器计时。 。 。 。 。 。 。 。 。 。 。 122
10.8 。复位,停止,等待,模式选择,
和中断时间。 。 。 。 。 。 。 。 。 。 。 124
10.9 。串行外设接口( SPI )时序。 125
10.10 。四定时器定时。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 128
10.11 。串行通信接口
( SCI )时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 129
10.12 。内部集成电路接口
( I2C )时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 130
10.13 。 JTAG时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 131
10.14 。模拟数字转换器
( ADC)的参数。 。 。 。 。 。 。 。 。 。 。 。 133
10.15 。等效电路的ADC输入。 。 。 。 。 。 134
10.16 。比较器( CMP )的参数。 。 。 。 。 。 。 134
10.17 。数位类比转换器
( DAC )的参数。 。 。 。 。 。 。 。 。 。 。 。 135
10.18 。功耗。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 136
第3部分: OCCS 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。三十
概述。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。三十
特色: 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。三十
操作模式。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。三十
内部时钟源。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 31
晶体振荡器。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 31
陶瓷谐振器。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 32
外部时钟输入 - 水晶
振荡器选项。 。 。 。 。 。 。 。 。 。 。 。 。 。 32
3.8 。替代外部时钟输入。 。 。 。 。 。 。 。 。 。 33
3.1.
3.2.
3.3.
3.4.
3.5.
3.6.
3.7.
第4部分:内存映射。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 33
4.1.
4.2.
4.3.
4.4.
4.5.
4.6.
简介。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 33
中断向量表。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 34
节目映射。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 36
数据地图。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 36
EOnCE内存映射。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 37
外设存储器映射寄存器。 。 。 。 38
第5部分:中断控制器( ITCN ) 。 。 。 。 。 。 。 51
5.1.
5.2.
5.3.
5.4.
5.5.
5.6.
5.7.
简介。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 51
特色: 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 51
功能描述。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 52
框图。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 54
操作模式。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 54
寄存器描述。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 54
复位。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 73
第11部分:包装。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 138
11.1 。 56F8023包装和
引脚输出信息。 。 。 。 。 。 。 。 。 。 。 138
第12部分:设计考虑。 。 。 。 。 。 。 。 0.141
12.1 。热设计注意事项。 。 。 。 。 。 。 。 141
12.2 。电气设计考虑。 。 。 。 。 。 。 142
第6部分:系统集成模块( SIM) 。 。 74
6.1.
6.2.
6.3.
6.4.
6.5.
6.6.
6.7.
6.8.
简介。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 74
特色: 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 74
寄存器描述。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 75
时钟发生器概述。 。 。 。 。 。 。 。 。 。 。 。 99
节能模式。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 100
复位。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 101
时钟。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 102
中断。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 104
第13部分:订购信息。 。 。 。 。 。 。 。 。 。 143
第14部分:附录。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 144
第7部分:安全功能。 。 。 。 。 。 。 。 。 。 。 。 。 104
7.1 。操作启用了安全性。 。 。 。 。 。 。 。 104
7.2 。闪存访问锁定和
解锁机制。 。 。 。 。 。 。 。 。 。 105
56F8023数据手册,第3
4
飞思卡尔半导体公司
初步
56F8023特点
第一部分概述
1.1 56F8023特点
1.1.1
数字信号控制器内核
有效的16位56800E系列数字信号控制器(DSC)发动机具有双哈佛架构
多达32个每秒百万条指令( MIPS ) ,在32MHz的核心频率
单周期16
×
16位的并行乘法器 - 累加器( MAC)的
4个36位累加器,包括扩展位
32位算术和逻辑多位移位器
具有独特的DSP处理模式并行指令集
硬件DO和REP循环
三个内部地址总线
四个内部数据总线
指令集同时支持DSP和控制器功能
控制器风格的寻址紧凑的代码模式和指令
高效C编译器和局部变量的支持
软件子程序和中断堆栈深度仅受内存的限制
JTAG /增强型片上仿真(一次)为不显眼,处理器速度无关的,实时
调试
1.1.2
内存
双哈佛架构允许多达三同时访问程序和数据存储器
闪存的安全保护,以防止未经授权的用户获取到内部闪存的访问
片上存储器
- 的程序闪存32KB
- 统一的数据/程序RAM 4KB
使用Flash EEPROM仿真能力
1.1.3
外围电路的56F8023
一个多功能六输出脉宽调制器( PWM )模块
- 高达96MHz的PWM工作时钟
- 分辨率为15位
- 中心对齐和边沿对齐PWM信号模式
- 四个可编程故障输入,可编程数字滤波器
- 双缓冲PWM寄存器
- 每个互补PWM信号对允许选择由PWM信号供给源的:
- PWM发生器
56F8023数据手册,第3
飞思卡尔半导体公司
初步
5
查看更多56F8023PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    56F8023
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:海淀区增光路27号院增光佳苑2号楼1单元1102室
56F8023
√ 欧美㊣品
▲10/11+
9836
贴◆插
【dz37.com】实时报价有图&PDF
查询更多56F8023供应信息

深圳市碧威特网络技术有限公司
 复制成功!