54FCT273八D型触发器
1998年8月
54FCT273
八D型触发器
概述
该“ FCT273具有八个边沿触发的D型触发器与
个体D输入和Q输出。常见的缓冲
时钟(CP)和主复位(MR)输入负载和复位
(清)所有触发器同时进行。
该寄存器被完全边沿触发。每个D的状态IN-
放,一次装夹时间低到高的时钟跃迁前
化,被转移到相应的触发器的Q输出端。
时钟的所有输出将被强制独立或低
数据输入通过对MR输入低电平电压电平。 DE-的
副是应用的真实输出仅重实用
quired和时钟和主复位是共同的
存储元件。
特点
八边沿触发的D触发器
缓冲的公共时钟
缓冲,异步主复位
参见“ FCT377的时钟使能的版本
参见“ FCT373透明锁存器版本
参见“ FCT374为三态
VERSION
32 mA输出吸收能力,源能力
12毫安
n
TTL输入,兼容输出电平
n
CMOS的功耗
n
标准微电路图纸( SMD ) 5962-8765601
n
n
n
n
n
n
n
订购代码
军事
54FCT273DMQB
54FCT273FMQB
54FCT273LMQB
J20A
W20A
E20A
包
数
20引脚陶瓷双列直插式
20引脚Cerpack
20引脚陶瓷无引线芯片载体, C型
包装说明
连接图
引脚分配为DIP
和扁平
引脚分配
对于LCC
DS100956-2
DS100956-1
针
名字
D
0
–D
7
MR
CP
Q
0
–Q
7
三州
是美国国家半导体公司的注册商标。
描述
数据输入
主复位
(低电平有效)
时钟脉冲输入
(主动上升沿)
数据输出
1998美国国家半导体公司
DS100956
www.national.com
真值表
模式选择,功能表
经营模式
MR
复位(清)
加载'1'
负载'0'
L
H
H
输入
CP
X
N
N
D
n
X
h
l
产量
Q
n
L
H
L
H =高电压电平稳定状态
H =高压一级建立时间之前低到高时钟转录
习得
L =低电压电平稳定状态
I =低压一级建立时间之前低到高时钟转录
习得
X =非物质
=低到高的时钟转换
逻辑图
DS100956-3
请注意,该图仅用于逻辑操作的理解提供的,不应该被用来估计的传播延迟。
www.national.com
2
AC操作要求
54FCT
符号
参数
T
A
= -55 ° C至+ 125°C
V
CC
= 4.5V至5.5V
C
L
= 50 pF的
民
t
s
(H)
t
s
(L)
t
h
(H)
t
h
(L)
t
w
(H)
t
w
(L)
t
w
(L)
t
REC
建立时间,高
或D越低
n
到CP
保持时间,高
或D越低
n
到CP
脉冲宽度, CP ,
高或低
主复位脉冲
宽度,低
恢复时间
MR到CP
5.0
ns
3.5
3.5
2.5
2.5
7.0
7.0
7.0
ns
ns
ns
最大
ns
单位
图。号
图6
图6
图2
图2
图6
电容
符号
C
IN
C
OUT
(注3)
参数
输入电容
输出电容
最大
10
12
单位
pF
pF
条件
T
A
= 25C
V
CC
= 0V
V
CC
= 5.0V
注3 :
C
OUT
测量频率f = 1MHz时,每MIL -STD- 833b上,方法3012 。
www.national.com
4