54F 74F378并行D寄存器使能
1995年1月
54F 74F378
并行D寄存器使能
概述
的“ F378是一个6位寄存器与一个缓冲共同烯
能够这个装置是类似于' F174但具有共同
启用而不是常见的主复位
特点
Y
Y
Y
Y
Y
6位高速并行寄存器
正边沿触发的D型输入
全缓冲公共时钟和使能输入
输入钳位二极管限高速终止的影响
全兼容TTL和CMOS
广告
74F378PC
军事
包
数
N16E
包装说明
16引脚( 0 300广角)模压双列直插式
16引脚的陶瓷双列直插
16引脚( 0 150广角)模压小外形JEDEC
16引脚( 0 300广角)模压小外形EIAJ
16引脚Cerpack
20引脚陶瓷无引线芯片载体C型
54F378DM ( QB )
74F378SC (注1 )
74F378SJ (注1 )
54F378FM ( QB )
54F378LM ( QB )
J16A
M16A
M16D
W16A
E20A
注1
也可在13盘使用后缀设备
e
SCX和SJX
逻辑符号
连接图
引脚分配
DIP SOIC和Flatpak
引脚分配
对于LCC
TL F 9526-1
IEEE IEC
TL F 9526 - 2
TL F 9526 - 3
TL F 9526-4
TRI- STATE是美国国家半导体公司的注册商标。
C
1995年全国半导体公司
TL F 9526
RRD - B30M75印制在U S A
单位荷载扇出
54F 74F
引脚名称
描述
UL
输入I
IH
I
IL
高低电平输出I
OH
I
OL
10 10
10 10
10 10
50 33 3
20
mA
b
0 6毫安
20
mA
b
0 6毫安
20
mA
b
0 6毫安
b
1毫安20毫安
E
D
0
– D
5
CP
Q
0
–Q
5
使能输入(低电平有效)
数据输入
时钟脉冲输入端(上升沿)
输出
功能说明
的“ F378由六个边沿触发的D型触发器
个别D输入和Q输入时钟( CP )和
使(E)的输入端通用于所有触发器
当E个输入为LOW新的数据被输入到
在CP输入的低到高的转变注册
当输入E为高电平寄存器将保持当前
数据独立于CP输入
真值表
输入
E
H
L
L
CP
L
L
L
D
n
X
H
L
产量
Q
n
没有变化
H
L
H
e
高电压电平
L
e
低电压电平
X
e
非物质
L
e
低到高时钟转换
逻辑图
TL F 9526 - 5
请注意,该图仅用于逻辑操作的理解提供的,不应该被用来估计的传播延迟
2
AC电气特性
74F
符号
参数
民
f
最大
t
PLH
t
PHL
最大输入频率
传播延迟
CP到Q
n
80
30
35
T
A
E A
25 C
V
CC
E A
5 0V
C
L
e
50 pF的
典型值
100
55
60
75
85
最大
54F
T
A
V
CC
e
米尔
C
L
e
50 pF的
民
70
30
35
10 0
10 5
最大
74F
T
A
V
CC
e
COM
C
L
e
50 pF的
民
80
30
35
85
95
最大
兆赫
ns
单位
AC操作要求
74F
符号
参数
T
A
E A
25 C
V
CC
E A
5 0V
民
t
s
(H)
t
s
(L)
t
h
(H)
t
h
(L)
t
s
(H)
t
s
(L)
t
h
(H)
t
h
(L)
t
w
(H)
t
w
(L)
建立时间高或低
D
n
到CP
保持时间高或低
D
n
到CP
建立时间高或低
E至CP
保持时间高或低
E至CP
CP脉冲宽度
高或低
40
40
0
0
60
10 0
0
0
40
60
最大
54F
T
A
V
CC
e
米尔
民
50
50
20
20
45
13 0
0
0
50
75
最大
74F
T
A
V
CC
e
COM
民
40
40
0
0
60
10 0
0
0
40
60
ns
最大
单位
ns
ns
订购信息
设备号被用于形成一个简化采购的代码,其中所述包类型和温度范围内是部分
定义如下
74F
温度范围:家庭
74F
e
广告
54F
e
军事
设备类型
封装代码
P
e
塑料DIP
D
e
陶瓷DIP
F
e
Flatpak
L
e
无引线芯片载体( LCC )
S
e
小外形封装SOIC JEDEC
SJ
e
小外形EIAJ SOIC
378
S
C
X
特殊变化
QB
e
军工级器件
环境和老化
处理
X
e
设备运13卷
温度范围
C
e
商用( 0℃至
a
70 C)
M
e
军事(
b
55 ℃
a
125 C)
4