54ACT573八进制锁存器具有三态输出
1998年8月
54ACT573
八进制锁存与TRI -STATE
输出
概述
的' ACT573是一个高速八进制锁存与缓冲的COM
周一锁存使能( LE )和缓冲的共同输出使能
( OE )输入。
的' ACT573在功能上等同于“ ACT373但现在
输入和输出端上的相对侧上。
特点
n
I
CC
我
OZ
减少了50%
n
关于包的相对侧的输入和输出
让简单的接口与微处理器
n
有用的,作为微处理器的输入或输出端口
n
功能上等同于“ ACT373
n
三态输出的总线接口
n
输出源/汇24毫安
n
“ ACT573具有TTL兼容的输入
n
标准军事绘图系统( SMD )
- “ ACT573 : 5962-87664
逻辑符号
IEEE / IEC
DS100332-1
DS100332-2
引脚名称
D
0
–D
7
LE
OE
O
0
–O
7
数据输入
描述
锁存使能输入
三态输出使能输入
三态输出锁存
三州
是美国国家半导体公司的注册商标。
FACT
是仙童半导体公司的注册商标。
1998美国国家半导体公司
DS100332
www.national.com
功能说明
在' ACT573包含八个D型锁存与TRI -STATE
输出缓冲器。当锁存使能( LE )输入为高电平,
在D个数据
n
输入端进入锁存器。在这种状态下
锁存器是透明的,也就是说,锁存器输出将改变状态
它的每一个D输入转换时间。当LE为低电平时,锁存器
在D输入一个存储存在的信息
LE的高到低转换前的设置时间。该
三态缓冲器由所述输出控制使能( OE)的
输入。当OE为低电平时,缓冲器被启用。当OE
为高电平的缓冲器是处于高阻抗状态,但是这
不干扰输入新的数据进入锁存器。
真值表
输入
OE
L
L
L
H
LE
H
H
L
X
D
H
L
X
X
输出
O
n
H
L
O
0
Z
H =高电压
L =低电压
Z =高阻抗
X =非物质
O
0
=上一页
0
前锁存高向低转换启动
逻辑图
DS100332-5
请注意,该图仅用于逻辑操作的理解提供的,不应该被用来估计的传播延迟。
3
www.national.com