54AC377
54ACT377八路D触发器与时钟使能
1999年2月
54AC377
54ACT377
八路D触发器与时钟使能
概述
的“交流/ ' ACT377具有八个沿触发,D型触发器
个别D输入和Q输出。常见缓冲的
ERED时钟( CP )输入加载所有同步触发器,
当时钟使能( CE )为低。
该寄存器被完全边沿触发。每个D的状态IN-
放,一次装夹时间低到高的时钟跃迁前
化,被转移到相应的触发器的Q输出端。
行政长官必须输入之前唯一一个建立时间是稳定的
低到高的可预测的操作时钟过渡。
n
理想的可寻址寄存器的应用
n
时钟使能的地址和数据同步
应用
n
八边沿触发的D触发器
n
缓冲的公共时钟
n
输出源/汇24毫安
n
见' 273主复位版本
n
见' 373透明锁存器版本
n
见' 374为三态
VERSION
n
“ ACT377具有TTL兼容的输入
n
标准微电路图纸( SMD )
- “ AC377 : 5962-88702
- “ ACT377 : 5962-87697
特点
n
I
CC
减少了50%
逻辑符号
IEEE / IEC
DS100290-1
DS100290-2
针
名字
D
0
–D
7
CE
Q
0
–Q
7
CP
描述
数据输入
时钟使能(低电平有效)
数据输出
时钟脉冲输入
三州
是美国国家半导体公司的注册商标。
FACT
是仙童半导体公司的注册商标。
1999美国国家半导体公司
DS100290
www.national.com
连接图
引脚分配
对于DIP和Flatpak
引脚分配
对于LCC
DS100290-4
DS100290-3
模式选择,功能表
经营模式
CP
加载'1'
负载'0'
持有(做什么)
N
N
N
输入
CE
L
L
H
H
D
n
H
L
X
X
输出
Q
n
H
L
没有变化
没有变化
X
H =高电压等级
L =低电压等级
X =非物质
N
=低到高的时钟跳变
逻辑图
DS100290-5
请注意,该图仅用于逻辑操作的理解提供的,不应该被用来估计的传播延迟。
www.national.com
2