54ABT16373 16位透明锁存器具有三态输出
1998年7月
54ABT16373
16位透明锁存与TRI -STATE
输出
概述
该ABT16373包含了16个非反相锁存器
三态输出,适用于面向总线的应用
系统蒸发散。该设备字节的控制。触发器出现
透明的数据时,锁存使能( LE )为高。
当LE是低,符合建立时间的数据
锁存。数据出现在总线上,当输出使能
(OE)为LOW 。当OE为高电平时,输出为高阻
状态。
特点
n
每个字节单独的控制逻辑
n
16位版本的ABT373的
n
整个过程中高阻抗故障免费巴士装
上电和断电周期
n
无损热插入功能
n
保证锁定保护
n
标准微电路图纸( SMD ) 5962-9320001
订购代码:
军事
54ABT16373W-QML
包
数
WA48A
48引脚Cerpack
包装说明
逻辑符号
接线图
引脚分配为Cerpack
DS100201-1
引脚说明
引脚名称
OE
n
LE
n
D
0
–D
15
O
0
–O
15
描述
输出使能输入(低电平有效)
锁存使能输入
数据输入
输出
DS100201-2
三州
是美国国家半导体公司的注册商标。
1998美国国家半导体公司
DS100201
www.national.com
功能说明
该ABT16373包含了16个D型锁存器
TRI -STATE标准输出。该器件控制字节
与每个字节功能相同,但独立的
等。控制引脚短接在一起,以获得充分
16位操作。以下描述适用于每个
字节。当锁存使能( LE
n
)输入为高电平时,数据
对D
n
进入锁存器。在这种条件下,锁存器
透明的,也就是说,锁存器输出将每次改变状态
其D输入变化。当LE
n
为低时,锁存器存储IN-
形成,这是目前在D输入建立时间预
割让LE的高到低转换
n
。三态
标准输出由输出使能控制(OE
n
)
输入。当OE
n
为低时,在标准输出处于
2态模式。当OE
n
为高电平时,标准输出
在高阻抗模式,但是这不干扰
输入新的数据进入锁存器。
真值表
输入
LE
1
X
H
H
L
OE
1
H
L
L
L
输入
LE
2
X
H
H
L
OE
2
H
L
L
L
D
8
–D
15
X
L
H
X
D
0
–D
7
X
L
H
X
输出
O
0
–O
7
Z
L
H
(前)
输出
O
8
–O
15
Z
L
H
(前)
H =高电压等级
L =低电压等级
X =非物质
Z =高阻抗
上一页=上一个输出之前, HIGH到LE从高到低的跳变
逻辑图
DS100201-3
DS100201-4
www.national.com
2
AC电气特性
符号
参数
54ABT
T
A
= -55 ° C至+ 125°C
V
CC
= 4.5V至5.5V
C
L
= 50 pF的
民
t
PLH
t
PHL
t
PLH
t
PHL
t
PZH
t
PZL
t
PHZ
t
PLZ
输出禁止时间
传播延迟
D
n
与O
n
传播延迟
LE与O
n
输出使能时间
1.4
1.4
1.7
1.4
1.1
1.5
1.5
1.6
最大
6.5
6.5
7.0
6.3
6.8
6.8
8.5
8.0
ns
ns
ns
ns
单位
AC操作要求
符号
参数
54ABT
T
A
= -55 ° C至+ 125°C
V
CC
= 4.5V至5.5V
C
L
= 50 pF的
民
t
s
(H)
t
s
(L)
t
h
(H)
t
h
(L)
t
w
(H)
建立时间,高
或D越低
n
以LE
保持时间,高
或D越低
n
以LE
脉冲宽度,
乐高
2.4
2.4
2.2
2.2
3.3
ns
ns
最大
ns
单位
电容
符号
C
IN
C
OUT
(注5 )
参数
输入电容
输出电容
典型值
5
11
单位
pF
pF
条件
(T
A
= 25C)
V
CC
= 0V
V
CC
= 5.0V
注5 :
C
OUT
测量频率f = 1MHz时,每MIL -STD- 883B ,方法3012 。
www.national.com
4