ICS512
LOCO PLL时钟乘法器
时钟乘法器
引脚分配
X1 / CLK我
VDD
GND
REF
1
2
3
4
8
7
6
5
X2
S1
S0
CLK
时钟输出表
S1
0
0
0
M
M
M
1
1
1
S0
0
M
1
0
M
1
0
M
1
CLK
4X输入
5.333X输入
5X输入
2.5X输入
2X输入
3.333X输入
6X输入
3X输入
8X输入
8 - P I N ( 1 5 0英里升)S OI
0 =直接连接到接地
1 =直接连接到VDD
M =悬空(浮动)
常见的输出频率示例(兆赫)
产量
输入
选择( S1,S0 )
产量
输入
选择( S1,S0 )
20
10
M,M
66.66
20
M,1
24
12
M,M
72
12
1,0
30
10
1, M
75
25
1,M
32
16
M,M
80
10
1,1
33.33
16.66
M,M
83.33
25
M,1
37.5
15
M,0
90
15
1,0
40
10
0,0
100
20
0,1
48
12
0,0
120
15
1,1
50
20
M,0
125
25
0,1
60
10
1,0
133.3
25
0,M
64
16
0,0
150
25
1,0
注意,上述所有使用的是通用的,便宜的10兆赫至25兆赫晶体取得。请教
IDT如何实现其它输出frequncies 。
IDT / ICS
LOCO PLL时钟乘法器
2
ICS512
REV 051310
ICS512
LOCO PLL时钟乘法器
时钟乘法器
引脚说明
针
数
1
2
3
4
5
6
7
8
针
名字
XI / ICLK
VDD
GND
NC
CLK
S0
S1
X2
PIN TYPE
输入
动力
动力
REF
产量
三电平输入
三电平输入
产量
引脚说明
水晶连接或时钟输入。
连接到+3.3 V或5 V.
连接到地面。
缓冲的晶体振荡器的输出时钟。
每桌上面的时钟输出。
Mulitplier选择引脚0连接到GND或VDD或浮。
Mulitplier选择引脚1连接到GND或VDD或浮。
水晶连接。悬空的时钟输入。
IDT / ICS
LOCO PLL时钟乘法器
3
ICS512
REV 051310
ICS512
LOCO PLL时钟乘法器
时钟乘法器
外部元件
去耦电容
对于任何高性能的混合信号IC,该
ICS512必须从系统的电源分离
噪音进行优化。
0.01μF的去耦电容必须连接
之间VDD和GND 。必须紧密相连
该ICS512尽量减少引线电感。无需外部
电源滤波所需的ICS512 。
晶体负载电容
该器件晶振连接应包括垫
小电容器从X1到地面和从X2到
地面上。这些电容器用于调节的杂散
电路板的电容相匹配的名义上
所需的晶体负载电容。由于负载
电容只能在此修整增加
过程中,要保持杂散电容到是很重要的
最低用很短的PCB走线(无孔)
晶体和器件之间。水晶电容,如果
需要的话,必须从各个销X1的连接
和X2接地。
这些水晶瓶盖应等于的值(单位为pF ) (C
L
-12 pF的)* 2 。在这个方程,C
L
=晶体负载电容
单位为pF 。例如:对于具有16 pF负载晶体
电容,每个电容的晶体将8 pF的
[(16-12) x 2] = 8.
系列终端电阻
一个33Ω终端电阻,可以使用旁边的CLK
引脚。芯片上的总电容是约12
pF的。并联谐振,基本模式晶体
应该被使用。
绝对最大额定值
上面讲下面列出的收视率可能会导致对ICS512永久性损坏。这些评价,其中
对于IDT商业额定零件标准值,只是应力额定值。的功能操作
器件在这些或以上的任何其他条件的业务部门所标明
规格是不是暗示。暴露在绝对最大额定值条件下长时间可以
影响产品的可靠性。电气参数只能在推荐工作保障
温度范围。
项
电源电压(VDD)
所有输入和输出
工作环境温度(商业)
工作环境温度(工业)
储存温度
焊接温度
7V
等级
-0.5 V至VDD + 0.5 V
0到+ 70℃
-40至+ 85°C
-65到+ 150°C
260° C
推荐工作条件
参数
工作环境温度(商业)
工作环境温度(工业)
电源电压(相对于GND测量)
分钟。
0
-40
+3.0
典型值。
马克斯。
+70
+85
+5.0
单位
°
C
°
C
V
IDT / ICS
LOCO PLL时钟乘法器
4
ICS512
REV 051310
ICS512
LOCO PLL时钟乘法器
时钟乘法器
DC电气特性
VDD = 3.3V ± 5 %
,环境温度0 + 70 ° C,除非另有说明
参数
工作电压
输入高电压,只有ICLK
输入低电压,只有ICLK
输入高电压
输入低电压
输出高电压,CMOS高
输出高电压
输出低电压
IDD工作电源电流,
20 MHz晶体
短路电流
输入电容, S1, S0
符号
VDD
V
IH
V
IL
V
IH
V
IL
V
OH
V
OH
V
OL
条件
ICLK (引脚1)
ICLK (引脚1)
S0, S1
S0, S1
I
OH
= -8毫安
I
OH
= -12毫安
I
OL
= 12毫安
无负载, 100 MHz的
CLK输出
引脚6,7
分钟。
3
典型值。
马克斯。
5.5
单位
V
V
V
V
V
V
V
(VDD / 2) 1 VDD / 2的
VDD/2
VDD-0.5
0.5
VDD-0.4
2.4
0.4
9
+70
4
(VDD/2)-1
V
mA
mA
pF
AC电气特性
VDD = 3.3V ± 5 % ,
环境温度0 + 70 ° C,除非另有说明
参数
输入频率,晶振输入
输入频率,时钟输入
输出频率, VDD = 4.5 5.5 V
输出频率, VDD = 3.0 3.6 V
输出时钟上升时间
输出时钟下降时间
输出时钟占空比
绝对时钟周期抖动
一个西格玛时钟周期抖动
符号
F
IN
F
IN
F
OUT
F
OUT
t
OR
t
OF
t
OD
t
ja
t
js
条件
分钟。
5
2
典型值。
马克斯。
27
50
200
160
160
145
单位
兆赫
兆赫
兆赫
兆赫
兆赫
兆赫
ns
ns
0至+ 70°C
-40至+ 85°C
0至+ 70°C
-40至+ 85°C
0.8至2.0V
2.0 8.0V
在VDD / 2
从偏差
意味着
14
14
14
14
1
1
45
49-51
+200
80
55
%
ps
ps
注意: intput和输出时钟之间的相位关系可以在加电时发生变化。对于一个固定的相
的关系,看到ICS570或ICS527 。
IDT / ICS
LOCO PLL时钟乘法器
5
ICS512
REV 051310