3D7215
单片5 -TAP
固定延迟线
(系列3D7215 - 低噪音)
特点
全硅,低功耗5V CMOS技术
气相,红外,波焊
自动插入( DIP PKG )。
低接地反弹噪声
前沿和后沿的精度
延时范围:
1ns的通过为250ns
时延容限:
2%或1纳秒
温度稳定性:
±1%
典型的( 0℃ 70℃ )
VDD稳定:
±0.5%
典型的( 3.0V - 3.6V )
静态的Idd :
1.5毫安典型
最小输入脉冲宽度:
总延迟的20%
IN
O2
O4
GND
1
2
3
4
8
7
6
5
套餐
VDD
O1
O3
O5
IN
O2
O4
GND
1
2
3
4
8
7
6
5
VDD
O1
O3
O5
3D7215Z-xx
SOIC
( 150密耳)
3D7215M -XX DIP ( 300密耳)
对于机械尺寸,单击
这里
.
对于包装标识的详细信息,请单击
这里
.
功能说明
该3D7215 5抽头延迟线产品系列包括固定延迟5V的
CMOS集成电路。每个包包含一个延迟线,
挖掘和缓冲的5个时刻均匀间隔。点击到水龙头
(增量)延迟值的范围可以从通过为50ns 1ns的。输入
转载时无反转输出,转移时间为每
用户指定的破折号编号。该3D7215是5V CMOS兼容和
特征既rising-和下降沿精度。
引脚说明
IN
O1
O2
O3
O4
O5
VDD
GND
N / C
延迟线输入
水龙头1输出( 20 % )
水龙头2输出( 40 % )
轻按3输出( 60 % )
点按4输出( 80 % )
轻按5输出( 100 % )
+5伏
地
无连接
的全CMOS 3D7215集成电路已被设计成一个
可靠的,经济的替代混合的固定延时线。它提供了在
一个标准的8引脚自动插入DIP和节省空间的表面贴装8引脚SOIC封装。
表1 : PART号的说明
DASH #
3D7215Z-xx
3D7215M-xx
-1
-1.5
-2
-2.5
-3
-4
-5
-6
-8
-10
-12
-15
-20
-25
-30
-40
-50
延时规范
总
TAP- TAP
延迟(ns )
延迟(ns )
4.0
±
1.0*
1.0
±
0.5
6.0
±
1.0*
1.5
±
0.7
8.0
±
1.0*
2.0
±
0.8
10.0
±
1.0*
2.5
±
1.0
12.0
±
1.0*
3.0
±
1.3
16.0
±
1.0*
4.0
±
1.3
20.0
±
1.0*
5.0
±
1.4
24.0
±
1.0*
6.0
±
1.4
40.0
±
1.0
8.0
±
1.4
50.0
±
1.0
10.0
±
1.5
60.0
±
1.2
12.0
±
1.5
75.0
±
1.5
15.0
±
1.5
100
±
2.0
20.0
±
2.0
125
±
2.5
25.0
±
2.5
150
±
3.0
30.0
±
3.0
200
±
4.0
40.0
±
4.0
250
±
5.0
50.0
±
5.0
输入的限制
推荐
绝对
最大频率
闵P.W.
最大频率
闵P.W.
27.8兆赫
18.0纳秒
166.7兆赫
3.00纳秒
23.8兆赫
21.0纳秒
153.8兆赫
3.25纳秒
20.8兆赫
24.0纳秒
142.8兆赫
3.50纳秒
18.5兆赫
27.0纳秒
133.3兆赫
3.75纳秒
16.7兆赫
30.0纳秒
125.0兆赫
4.00纳秒
13.9兆赫
36.0纳秒
111.1兆赫
4.50纳秒
11.9兆赫
42.0纳秒
100.0兆赫
5.00纳秒
10.4兆赫
48.0纳秒
83.3兆赫
6.00纳秒
8.33兆赫
60.0纳秒
62.5兆赫
8.00纳秒
6.67兆赫
75.0纳秒
50.0兆赫
10.00纳秒
5.56兆赫
90.0纳秒
41.7兆赫
12.00纳秒
4.42兆赫
113纳秒
33.3兆赫
15.00纳秒
3.33兆赫
150纳秒
25.0兆赫
20.00纳秒
2.66兆赫
188纳秒
20.0兆赫
25.00纳秒
2.22兆赫
225纳秒
16.7兆赫
30.00纳秒
1.67兆赫
300纳秒
12.5兆赫
40.00纳秒
1.33兆赫
375纳秒
10.0兆赫
50.00纳秒
*参考TAP1输出总延迟;输入到TAP1 = 7.5ns
±
1.5ns
注:如图1和50之间没有任何短线数字也可作为标准产品
2002
数据延时器
文档# 01015
11/8/01
数据延迟设备, INC 。
3山。展望大道。克利夫顿,新泽西州07013
1
3D7215
应用注释(续)
脉冲宽度。因此,为了便于生产
和设备标识,在
一部分将数
包括一个自定义的参考标志
识别预期的频率和占空比
的操作。的可编程延时精度
该装置保证的,因此,只对
用户指定的输入特性。小投入
脉冲关于所选择的脉冲宽度的变化
宽度只有轻微影响编程
延时的精度,如果在所有。
然而,这是
强烈建议工程
工作人员在数据延迟器件进行咨询。
创新补偿电路
减少引起的延迟变化
波动的电源和/或温度。
该
导热系数
被减小到
200
PPM / C ,
这相当于一个变型中,多
在0℃ 70℃的工作范围内,对
±1%
从
室温延迟设置和/或
1.0ns,
以较高者为准。该
电源
系数
减小,在4.75V - 5.25V的
操作范围内,以
±0.5%
在延迟设置
标称5.0VDC电源和/或
0.5ns,
以较高者为准。
至关重要的是,该
电源引脚充分绕过
并过滤。此外,电源总线
应尽可能低的阻抗的
建设成为可能。电源平面的
首选。
电源和
考虑温度因素
CMOS集成电路中的延迟是强烈
依赖于电源和温度。
单片3D7215延迟线采用新颖
设备的特定连接的阳离子
表2 :绝对最大额定值
参数
直流电源电压
输入引脚电压
输入引脚电流
储存温度
焊接温度
符号
V
DD
V
IN
I
IN
T
STRG
T
领导
民
-0.3
-0.3
-1.0
-55
最大
7.0
V
DD
+0.3
1.0
150
300
单位
V
V
mA
C
C
笔记
25C
10秒
表3 : DC电气特性
( -40℃至85℃ , 4.75V至5.25V )
参数
静态电源电流*
输入阈值电压
高电平输入电流
低电平输入电流
高电平输出电流
低电平输出电流
输出上升&下降时间
符号
I
DD
V
TH
I
IH
I
IL
I
OH
I
OL
T
R
&放大器;牛逼
F
民
2.2
最大
1.5
2.8
1
1
-4.0
单位
mA
V
A
A
mA
mA
2
ns
笔记
4.0
V
IH
= V
DD
V
IL
= 0V
V
DD
= 5.0V
V
OH
= 4.0V
V
DD
= 5.0V
V
OL
= 0.4V
C
LD
= 5 pF的
*I
DD
(动态) = 5 * C
LD
* V
DD
* F
其中:C
LD
=平均电容负载/ TAP ( PF )
F =输入频率(GHz)
输入电容= 10pF的典型
输出负载电容(C
LD
) = 25 PF最大
文档# 01015
11/8/01
数据延迟设备, INC 。
3山。展望大道。克利夫顿,新泽西州07013
3
3D7215
硅延迟线自动化测试
测试条件
输入:
环境温度:
25
o
C
±
3
o
C
电源电压(VCC ) :
5.0V
±
0.1V
输入脉冲:
高= 5.0V
±
0.1V
低= 0.0V
±
0.1V
源阻抗:
50Ω最大。
上升/下降时间:
3.0 ns(最大值) 。 (测
1.0V和4.0V之间)
脉冲宽度:
PW
IN
= 1.5×总延时
期限:
每
IN
= 3.0×总延时
输出:
R
负载
:
C
负载
:
门槛:
10K
±
10%
5pf
±
10%
2.5V (瑞星&下降)
设备
下
TEST
10K
5pf
数字
范围
470
注意:
上述条件是仅用于测试,并且不以任何方式限制该装置的操作。
电脑
系统
打印机
脉冲
发电机
OUT
TRIG
IN
设备下
被测件(DUT )
OUT1
OUT2
OUT3
OUT4
OUT5
REF
IN
TRIG
数字示波器/
时间间隔计数器
图2 :测试设置
每
IN
PW
IN
t
上升
输入
信号
4.0
2.5
1.0
t
秋天
V
IH
4.0
2.5
1.0
V
IL
t
PHL
t
PLH
产量
信号
2.5
V
OH
2.5
V
OL
图3 :时序图
文档# 01015
11/8/01
数据延迟设备, INC 。
联系电话: 973-773-2299
传真: 973-773-9672
http://www.datadelay.com
4
3D7215
单片5 -TAP
固定延迟线
(系列3D7215 - 低噪音)
特点
全硅,低功耗5V CMOS技术
气相,红外,波焊
自动插入( DIP PKG )。
低接地反弹噪声
前沿和后沿的精度
延时范围:
1ns的通过为250ns
时延容限:
2%或1纳秒
温度稳定性:
±1%
典型的( 0℃ 70℃ )
VDD稳定:
±0.5%
典型的( 3.0V - 3.6V )
静态的Idd :
1.5毫安典型
最小输入脉冲宽度:
总延迟的20%
IN
O2
O4
GND
1
2
3
4
8
7
6
5
套餐
VDD
O1
O3
O5
IN
O2
O4
GND
1
2
3
4
8
7
6
5
VDD
O1
O3
O5
3D7215Z-xx
SOIC
( 150密耳)
3D7215M -XX DIP ( 300密耳)
对于机械尺寸,单击
这里
.
对于包装标识的详细信息,请单击
这里
.
功能说明
该3D7215 5抽头延迟线产品系列包括固定延迟5V的
CMOS集成电路。每个包包含一个延迟线,
挖掘和缓冲的5个时刻均匀间隔。点击到水龙头
(增量)延迟值的范围可以从通过为50ns 1ns的。输入
转载时无反转输出,转移时间为每
用户指定的破折号编号。该3D7215是5V CMOS兼容和
特征既rising-和下降沿精度。
引脚说明
IN
O1
O2
O3
O4
O5
VDD
GND
N / C
延迟线输入
水龙头1输出( 20 % )
水龙头2输出( 40 % )
轻按3输出( 60 % )
点按4输出( 80 % )
轻按5输出( 100 % )
+5伏
地
无连接
的全CMOS 3D7215集成电路已被设计成一个
可靠的,经济的替代混合的固定延时线。它提供了在
一个标准的8引脚自动插入DIP和节省空间的表面贴装8引脚SOIC封装。
表1 : PART号的说明
DASH #
3D7215Z-xx
3D7215M-xx
-1
-1.5
-2
-2.5
-3
-4
-5
-6
-8
-10
-12
-15
-20
-25
-30
-40
-50
延时规范
总
TAP- TAP
延迟(ns )
延迟(ns )
4.0
±
1.0*
1.0
±
0.5
6.0
±
1.0*
1.5
±
0.7
8.0
±
1.0*
2.0
±
0.8
10.0
±
1.0*
2.5
±
1.0
12.0
±
1.0*
3.0
±
1.3
16.0
±
1.0*
4.0
±
1.3
20.0
±
1.0*
5.0
±
1.4
24.0
±
1.0*
6.0
±
1.4
40.0
±
1.0
8.0
±
1.4
50.0
±
1.0
10.0
±
1.5
60.0
±
1.2
12.0
±
1.5
75.0
±
1.5
15.0
±
1.5
100
±
2.0
20.0
±
2.0
125
±
2.5
25.0
±
2.5
150
±
3.0
30.0
±
3.0
200
±
4.0
40.0
±
4.0
250
±
5.0
50.0
±
5.0
输入的限制
推荐
绝对
最大频率
闵P.W.
最大频率
闵P.W.
27.8兆赫
18.0纳秒
166.7兆赫
3.00纳秒
23.8兆赫
21.0纳秒
153.8兆赫
3.25纳秒
20.8兆赫
24.0纳秒
142.8兆赫
3.50纳秒
18.5兆赫
27.0纳秒
133.3兆赫
3.75纳秒
16.7兆赫
30.0纳秒
125.0兆赫
4.00纳秒
13.9兆赫
36.0纳秒
111.1兆赫
4.50纳秒
11.9兆赫
42.0纳秒
100.0兆赫
5.00纳秒
10.4兆赫
48.0纳秒
83.3兆赫
6.00纳秒
8.33兆赫
60.0纳秒
62.5兆赫
8.00纳秒
6.67兆赫
75.0纳秒
50.0兆赫
10.00纳秒
5.56兆赫
90.0纳秒
41.7兆赫
12.00纳秒
4.42兆赫
113纳秒
33.3兆赫
15.00纳秒
3.33兆赫
150纳秒
25.0兆赫
20.00纳秒
2.66兆赫
188纳秒
20.0兆赫
25.00纳秒
2.22兆赫
225纳秒
16.7兆赫
30.00纳秒
1.67兆赫
300纳秒
12.5兆赫
40.00纳秒
1.33兆赫
375纳秒
10.0兆赫
50.00纳秒
*参考TAP1输出总延迟;输入到TAP1 = 7.5ns
±
1.5ns
注:如图1和50之间没有任何短线数字也可作为标准产品
2002
数据延时器
文档# 01015
11/8/01
数据延迟设备, INC 。
3山。展望大道。克利夫顿,新泽西州07013
1
3D7215
应用注释(续)
脉冲宽度。因此,为了便于生产
和设备标识,在
一部分将数
包括一个自定义的参考标志
识别预期的频率和占空比
的操作。的可编程延时精度
该装置保证的,因此,只对
用户指定的输入特性。小投入
脉冲关于所选择的脉冲宽度的变化
宽度只有轻微影响编程
延时的精度,如果在所有。
然而,这是
强烈建议工程
工作人员在数据延迟器件进行咨询。
创新补偿电路
减少引起的延迟变化
波动的电源和/或温度。
该
导热系数
被减小到
200
PPM / C ,
这相当于一个变型中,多
在0℃ 70℃的工作范围内,对
±1%
从
室温延迟设置和/或
1.0ns,
以较高者为准。该
电源
系数
减小,在4.75V - 5.25V的
操作范围内,以
±0.5%
在延迟设置
标称5.0VDC电源和/或
0.5ns,
以较高者为准。
至关重要的是,该
电源引脚充分绕过
并过滤。此外,电源总线
应尽可能低的阻抗的
建设成为可能。电源平面的
首选。
电源和
考虑温度因素
CMOS集成电路中的延迟是强烈
依赖于电源和温度。
单片3D7215延迟线采用新颖
设备的特定连接的阳离子
表2 :绝对最大额定值
参数
直流电源电压
输入引脚电压
输入引脚电流
储存温度
焊接温度
符号
V
DD
V
IN
I
IN
T
STRG
T
领导
民
-0.3
-0.3
-1.0
-55
最大
7.0
V
DD
+0.3
1.0
150
300
单位
V
V
mA
C
C
笔记
25C
10秒
表3 : DC电气特性
( -40℃至85℃ , 4.75V至5.25V )
参数
静态电源电流*
输入阈值电压
高电平输入电流
低电平输入电流
高电平输出电流
低电平输出电流
输出上升&下降时间
符号
I
DD
V
TH
I
IH
I
IL
I
OH
I
OL
T
R
&放大器;牛逼
F
民
2.2
最大
1.5
2.8
1
1
-4.0
单位
mA
V
A
A
mA
mA
2
ns
笔记
4.0
V
IH
= V
DD
V
IL
= 0V
V
DD
= 5.0V
V
OH
= 4.0V
V
DD
= 5.0V
V
OL
= 0.4V
C
LD
= 5 pF的
*I
DD
(动态) = 5 * C
LD
* V
DD
* F
其中:C
LD
=平均电容负载/ TAP ( PF )
F =输入频率(GHz)
输入电容= 10pF的典型
输出负载电容(C
LD
) = 25 PF最大
文档# 01015
11/8/01
数据延迟设备, INC 。
3山。展望大道。克利夫顿,新泽西州07013
3
3D7215
硅延迟线自动化测试
测试条件
输入:
环境温度:
25
o
C
±
3
o
C
电源电压(VCC ) :
5.0V
±
0.1V
输入脉冲:
高= 5.0V
±
0.1V
低= 0.0V
±
0.1V
源阻抗:
50Ω最大。
上升/下降时间:
3.0 ns(最大值) 。 (测
1.0V和4.0V之间)
脉冲宽度:
PW
IN
= 1.5×总延时
期限:
每
IN
= 3.0×总延时
输出:
R
负载
:
C
负载
:
门槛:
10K
±
10%
5pf
±
10%
2.5V (瑞星&下降)
设备
下
TEST
10K
5pf
数字
范围
470
注意:
上述条件是仅用于测试,并且不以任何方式限制该装置的操作。
电脑
系统
打印机
脉冲
发电机
OUT
TRIG
IN
设备下
被测件(DUT )
OUT1
OUT2
OUT3
OUT4
OUT5
REF
IN
TRIG
数字示波器/
时间间隔计数器
图2 :测试设置
每
IN
PW
IN
t
上升
输入
信号
4.0
2.5
1.0
t
秋天
V
IH
4.0
2.5
1.0
V
IL
t
PHL
t
PLH
产量
信号
2.5
V
OH
2.5
V
OL
图3 :时序图
文档# 01015
11/8/01
数据延迟设备, INC 。
联系电话: 973-773-2299
传真: 973-773-9672
http://www.datadelay.com
4