3D3215
单片5 -TAP 3.3V
固定延迟线
(系列3D3215 )
特点
全硅,低功耗的3.3V CMOS技术
气相,红外,波焊
自动插入( DIP PKG )。
低接地反弹噪声
前沿和后沿的精度
延时范围:
通过300ns的1.5ns
总的延迟容限:
2%的0.5ns ( 3.3V , 25℃)
温度稳定性:
±1%
典型的( 0℃ 70℃ )
VDD稳定:
±1%
典型的( 3.0V - 3.6V )
静态的Idd :
1.3毫安典型
最小输入脉冲宽度:
总延迟的25%
IN
O2
O4
GND
1
2
3
4
8
7
6
5
数据
3
延迟
设备,
公司
套餐
VDD
O1
O3
O5
IN
O2
O4
GND
1
2
3
4
8
7
6
5
VDD
O1
O3
O5
3D3215Z-xx
SOIC ( 150英里)
3D3215M-xx
DIP ( 300密耳)
对于机械尺寸,单击
这里
.
对于包装标识的详细信息,请单击
这里
.
功能说明
该3D3215 5抽头延迟线产品系列包括固定延迟
3.3V CMOS集成电路。每个包包含一个延迟
线,挖掘和缓冲的5个时刻均匀间隔。自来水用于─
挖掘(增量)延迟值通过60ns的范围可以从1.5ns 。该
输入再生无反转输出,转移在时间上
每个用户指定的破折号编号。该3D3215为3.3V CMOS-
兼容,同时具有rising-和下降沿的准确性。
引脚说明
IN
O1
O2
O3
O4
O5
VDD
GND
N / C
延迟线输入
水龙头1输出( 20 % )
水龙头2输出( 40 % )
轻按3输出( 60 % )
点按4输出( 80 % )
轻按5输出( 100 % )
+3.3伏
地
无连接
的全CMOS 3D3215集成电路已被设计成一个
可靠的,经济的替代混合的固定延时线。它提供了
标准的8引脚自动插入DIP和节省空间的表面贴装8引脚SOIC封装。
表1 : PART号的说明
DASH #
3D3215Z-xx
3D3215M-xx
-1.5
-2
-2.5
-3
-4
-5
-6
-8
-10
-12
-15
-20
-25
-30
-40
-50
-60
延时规范
总
TAP- TAP
延迟(ns )
延迟(ns )
6.0
±
0.5*
1.5
±
0.7
8.0
±
0.5*
2.0
±
0.8
10.0
±
0.5*
2.5
±
1.0
12.0
±
0.5*
3.0
±
1.3
16.0
±
0.5*
4.0
±
1.3
20.0
±
0.5*
5.0
±
1.4
24.0
±
0.5*
6.0
±
1.4
40.0
±
0.8
8.0
±
1.4
50.0
±
1.0
10.0
±
1.5
60.0
±
1.2
12.0
±
1.5
75.0
±
1.5
15.0
±
1.5
100
±
2.0
20.0
±
2.0
125
±
2.5
25.0
±
2.5
150
±
3.0
30.0
±
3.0
200
±
4.0
40.0
±
4.0
250
±
5.0
50.0
±
5.0
300
±
6.0
60.0
±
6.0
输入的限制
推荐
绝对
最大频率
闵P.W.
最大频率
闵P.W.
23.8兆赫
21.0纳秒
83.3兆赫
6.00纳秒
20.8兆赫
24.0纳秒
83.3兆赫
6.00纳秒
18.5兆赫
27.0纳秒
66.7兆赫
7.50纳秒
16.7兆赫
30.0纳秒
55.6兆赫
9.00纳秒
13.9兆赫
36.0纳秒
50.0兆赫
10.00纳秒
11.9兆赫
42.0纳秒
40.0兆赫
12.50纳秒
10.4兆赫
48.0纳秒
55.6兆赫
9.00纳秒
8.33兆赫
60.0纳秒
41.7兆赫
12.00纳秒
6.67兆赫
75.0纳秒
40.0兆赫
12.50纳秒
5.56兆赫
90.0纳秒
33.3兆赫
15.00纳秒
4.42兆赫
113纳秒
26.7兆赫
18.75纳秒
3.33兆赫
150纳秒
20.0兆赫
25.00纳秒
2.66兆赫
188纳秒
16.0兆赫
31.25纳秒
2.22兆赫
225纳秒
13.3兆赫
37.50纳秒
1.67兆赫
300纳秒
10.0兆赫
50.00纳秒
1.33兆赫
375纳秒
8.0兆赫
62.50纳秒
1.11兆赫
450纳秒
6.7兆赫
75.00纳秒
*参考TAP1输出总延迟;输入到TAP1 = 7.5ns
±
1.5ns
注:图中所示为1.5 60没有任何短线数字也可作为标准
2001年的数据延时器
文档# 01014
12/3/01
数据延迟设备, INC 。
3山。展望大道。克利夫顿,新泽西州07013
1
3D3215
硅延迟线自动化测试
测试条件
输入:
o
o
环境温度:
25 C
±
3 C
电源电压(VCC ) :
3.3V
±
0.1V
输入脉冲:
高= 3.3V
±
0.1V
低= 0.0V
±
0.1V
源阻抗:
50Ω最大。
上升/下降时间:
3.0 ns(最大值) 。 (测
0.6V和2.4V之间)
脉冲宽度:
PW
IN
= 1.5×总延时
期限:
每
IN
= 3.0×总延时
输出:
R
负载
:
C
负载
:
门槛:
10K
±
10%
5pf
±
10%
1.5V (瑞星&下降)
设备
下
TEST
10K
数字
范围
5pf
470
注意:
上述条件是仅用于测试,并且不以任何方式限制该装置的操作。
电脑
系统
打印机
脉冲
发电机
OUT
TRIG
IN
设备下
被测件(DUT )
OUT1
OUT2
OUT3
OUT4
OUT5
REF
IN
TRIG
数字示波器/
时间间隔计数器
图2 :测试设置
每
IN
PW
IN
t
上升
输入
信号
2.4V
1.5V
0.6V
t
秋天
V
IH
2.4V
1.5V
0.6V
V
IL
t
PHL
t
PLH
产量
信号
V
OH
1.5V
1.5V
V
OL
图3 :时序图
文档# 01014
12/3/01
数据延迟设备, INC 。
联系电话: 973-773-2299
传真: 973-773-9672
http://www.datadelay.com
4