添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符3型号页 > 首字符3的型号第173页 > 33982B
飞思卡尔半导体公司
超前信息
文档编号: MC33982
牧师12.0 , 1/2007
单智能大电流
自我保护的硅高端
开关( 2.0毫欧)
将33982B是自保护的硅2.0 mΩ的高侧开关使用
取代机电式继电器,保险丝,和在分立器件
电源管理应用。该33982B是专为恶劣
环境中,并且它包括自我恢复功能。该装置是
适合于负载具有高的浪涌电流,以及电机和所有
类型的电阻性和电感性负载。
编程,控制和诊断通过实施
串行外设接口(SPI) 。专用并行输入可用
备用和脉冲宽度调制( PWM)控制的输出。
SPI可编程故障跳变门限允许设备进行调整
对于在应用中的最佳性能。
将33982B封装在功率增强的12×12 nonleaded
PQFN封装,带有裸标签。
特点
33982B
高边开关
底部视图
PNA后缀
比例为1 : 1
98ARL10521D
16引脚PQFN
单2.0 mΩ的最大高边开关与并行输入或SPI
控制
订购信息
6.0 V至27 V工作电压与待机电流< 5.0
A
温度
设备
输出电流监测与两个SPI可选的电流
范围(T
A
)
MC33982BPNA/R2
-40°C至125°C
16 PQFN
SPI控制过流限制的,过流故障屏蔽
时,输出-OFF负载开路检测,输出ON / OFF
控制,看门狗定时器超时,压摆率和故障状态
报告
过电流,开路和短路负载,过热关机,欠压的SPI状态报告和
过压关断,故障保护引脚状态和程序状态
增强的-16 V反极性V
PWR
保护
V
DD
V
DD
V
DD
V
PWR
33982B
VDD
I / O
I / O
SO
SCLK
FS
WAKE
SI
SCLK
CS
SO
RST
IN
负载
A / D
CSNS
FSI
GND
HS
VPWR
GND
MCU
CS
SI
I / O
I / O
GND
PWR GND
图1. 33982B简化应用图
*本文件包含一个新的产品的特定信息。
规格书中信息如有变更,恕不另行通知。
飞思卡尔半导体公司2007年版权所有。
内部框图
内部框图
VDD
VPWR
V
IC
I
UP
国内
调节器
可编程
切换延迟
0毫秒, 525毫秒
过压
保护
可选择的转换
率栅极驱动
HS
可选的过流
高检测
150 A或100 A
可选的超额
电流检测低
消隐时间
0.15毫秒, 155毫秒
可选
过电流
低检测
15 A–50 A
负载开路
发现
CS
SO
SPI
3.0兆赫
SI
SCLK
FS
IN
RST
WAKE
逻辑
I
DWN
R
DWN
过热
发现
V
IC
I
UP
可编程
看门狗
310毫秒, 2500毫秒
FSI
可选
输出电流
重新复制
五千四百分之一或1/40000
GND
图2. 33982B简化内部框图
CSNS
33982
2
模拟集成电路设备数据
飞思卡尔半导体公司
引脚连接
引脚连接
WAKE
CSNS
SCLK
VDD
RST
FSI
12 11 10 9
NC
图3. 33982B引脚连接
表1.引脚定义
许多这些引脚的功能描述可以在功能引脚说明节开始上找到
第15页。
1
引脚名称
CSNS
功能
产量
正式名称
输出电流
监测
德网络nition
该引脚用于输出电流成比例的高侧输出
当前和用于外部产生以地为参考电压
微控制器来监控输出电流。
该引脚用于输入一个逻辑[ 1]的信号,以使所述监视
定时器功能。
这种输入管脚用于初始化该设备的配置和故障
寄存器,以及将器件置于低电流睡眠模式。
输入引脚,用于直接控制输出。
这是一个开漏输出配置需要一个外部上拉
电阻TO V
DD
故障报告。
电阻连接在此引脚与地之间的值
确定看门狗超时发生后的输出状态。
该输入引脚连接到主的片选输出
微控制器(MCU ) 。
此输入端连接到MCU提供所需的比特移位
时钟SPI通信。
这是一个命令数据输入引脚连接到SPI串行数据
单片机在一台设备的SO引脚或菊花链输出
的设备。
这是用于将电力提供给所述SPI的外部电压输入管脚
电路。
SO
CS
FS
IN
15
HS
SI
8 7
6 5
4
3 2
1
13
GND
透明
顶视图
14
VPWR
16
HS
2
WAKE
输入
WAKE
3
RST
输入
RESET (低电平有效)
4
5
IN
FS
输入
产量
直接输入
故障状态
(低电平有效)
故障安全输入
6
FSI
输入
7
CS
输入
芯片选择
(低电平有效)
串行时钟
8
SCLK
输入
9
SI
输入
串行输入
10
VDD
输入
数字漏极电压
(电源)
33982
模拟集成电路设备数据
飞思卡尔半导体公司
3
引脚连接
表1.引脚定义(续)
许多这些引脚的功能描述可以在功能引脚说明节开始上找到
第15页。
11
引脚名称
SO
功能
产量
正式名称
串行输出
德网络nition
此输出引脚连接到MCU的SPI串行数据输入引脚
或者到下一个设备的设备的菊花链的SI引脚。
该引脚可以不连接。
该引脚为接地的装置的逻辑和模拟电路。
该引脚连接到电源的正极,并且是源输入
工作功率为设备。
受保护的高侧功率输出到负载。输出引脚必须
并联连接,用于操作。
12
13
14
NC
GND
VPWR
NC
输入
无连接
正电源
供应
高侧输出
15, 16
HS
产量
33982
4
模拟集成电路设备数据
飞思卡尔半导体公司
电气特性
最大额定值
电气特性
最大额定值
表2.最大额定值
所有电压都是相对于地,除非另有说明。
等级
电气额定值
工作电压范围
稳态
V
DD
电源电压
输入/输出电压
(1)
V
DD
V
IN
, RST , FSI ,
CSNS , SI , SCLK ,
政务司司长,财政司司长
V
SO
I
CL ( WAKE )
I
CL ( CSNS )
I
HS
V
HS
41
-15
E
CL
1.5
J
V
V
ESD1
V
ESD3
± 2000
±750
±500
V
PWR
-16到41
-0.3 5.5
- 0.3 7.0
V
V
V
符号
价值
单位
SO输出电压
(1)
唤醒输入钳位电流
CSNS输入钳位电流
输出电流
(2)
输出电压
积极
输出钳位能源
(3)
ESD电压
(4)
人体模型( HBM )
充电设备模型( CDM)
角落引脚( 1 , 12 , 15 , 16 )
所有其他引脚( 2 , 11 , 13 , 14 )
- 0.3 V
DD
+ 0.3
2.5
10
60
V
mA
mA
A
V
33982
模拟集成电路设备数据
飞思卡尔半导体公司
5
飞思卡尔半导体公司
技术参数
文档编号: MC33982
牧师16.0 , 11/2009
单智能大电流
自我保护的硅高端
开关( 2.0毫欧)
该33982是自保护的硅2.0 mΩ的高侧开关使用
取代机电式继电器,保险丝,和在分立器件
电源管理应用。该33982是专为恶劣
环境中,并且它包括自我恢复功能。该装置是
适合于负载具有高的浪涌电流,以及电机和所有
类型的电阻性和电感性负载。
编程,控制和诊断通过实施
串行外设接口(SPI) 。专用并行输入可用
备用和脉冲宽度调制( PWM)控制的输出。
SPI可编程故障跳变门限允许设备进行调整
对于在应用中的最佳性能。
的33982封装在功率增强的12×12 nonleaded
PQFN封装,带有裸标签。
特点
单2.0 mΩ的最大的高侧平行输入或SPI开关
控制
6.0 V至27 V工作电压与待机电流< 5.0
μA
输出电流监视两个SPI可选的电流比
过电流限制SPI控制,过流故障消隐时间,
输出断开负载开路检测,输出ON / OFF控制,
看门狗超时,压摆率和故障状态报告
过电流,开路和短路负载的SPI状态报告,
过温关断,欠压和过压
关机,自动防故障引脚的状态,以及程序状态
增强的-16 V反极性V
PWR
保护
V
DD
V
DD
V
DD
33982B/C
高边开关
底部视图
PNA后缀
比例为1 : 1
98ARL10521D
16引脚PQFN
订购信息
设备
MC33982BPNA/R2
MC33982CPNA/R2
温度
范围(T
A
)
-40°C至125°C
16 PQFN
V
PWR
33982
VDD
I / O
I / O
SO
SCLK
FS
WAKE
SI
SCLK
CS
SO
RST
IN
负载
A / D
CSNS
FSI
GND
GND
HS
VPWR
GND
MCU
CS
SI
I / O
I / O
PWR GND
图1. 33982简化应用图
飞思卡尔半导体公司保留随时更改细节规格的权利,
视需要而定,以允许改善其产品的设计。
飞思卡尔半导体公司, 2007-2009 。版权所有。
元件变化
元件变化
表1.设备的变化
飞思卡尔型号
MC33982B
MC33982C
输出钳位能源
1.5J
1.0J
参考
位置
表3
表3
OD3位X111地址
0
1
参考
位置
表16
表16
33982
2
模拟集成电路设备数据
飞思卡尔半导体公司
内部框图
内部框图
VDD
VPWR
I
UP
国内
调节器
V
IC
过电压
保护
可编程
切换延迟
为0-525毫秒
可选择的转换
率栅极驱动
HS
可选的过电流
高检测
150 A或100 A
可选的超额
电流检测低
消隐时间
0.15-155毫秒
可选
过电流
低检测
15–50 A
负载开路
发现
超温
发现
V
IC
I
UP
CS
SO
SPI
3.0兆赫
SI
SCLK
FS
IN
RST
WAKE
逻辑
I
DWN
R
DWN
可编程
看门狗
310-2500毫秒
FSI
可选
输出电流
重新复制
五千四百分之一或1/40000
GND
图2. 33982简化内部框图
CSNS
33982
模拟集成电路设备数据
飞思卡尔半导体公司
3
引脚连接
引脚连接
WAKE
CSNS
SCLK
VDD
RST
FSI
12 11 10 9
NC
图3. 33982引脚连接
表2.引脚定义
许多这些引脚的功能描述可以在功能引脚说明节开始上找到
第16页。
1
引脚名称
CSNS
功能
产量
正式名称
输出电流
监测
WAKE
RESET (低电平有效)
直接输入
故障状态
(低电平有效)
故障安全输入
芯片选择
(低电平有效)
串行时钟
串行输入
德网络nition
该引脚用于输出的电流成比例的高侧输出
当前和用于外部产生以地为参考电压
微控制器来监控输出电流。
该引脚用于输入一个逻辑[ 1]的信号,以使所述监视
定时器功能。
这种输入管脚用于初始化该设备的配置和故障
寄存器,以及将器件置于低电流睡眠模式。
输入引脚,用于直接控制输出。
这是一个开漏输出配置需要一个外部上拉
电阻连接到VDD的故障报告。
电阻连接在此引脚与地之间的值
确定看门狗超时发生后的输出状态。
该输入引脚连接到主的片选输出
微控制器(MCU ) 。
此输入端连接到MCU提供所需的比特移位
时钟SPI通信。
这是一个命令数据输入引脚连接到SPI串行数据
单片机在一台设备的SO引脚或菊花链输出
的设备。
这是用于将电力提供给所述SPI的外部电压输入管脚
电路。
SO
CS
FS
IN
15
HS
SI
8 7
6 5
4
3 2
1
13
GND
透明
顶视图
14
VPWR
16
HS
2
3
4
5
6
7
8
9
WAKE
RST
IN
FS
FSI
CS
SCLK
SI
输入
输入
输入
产量
输入
输入
输入
输入
10
VDD
输入
数字漏极电压
(电源)
33982
4
模拟集成电路设备数据
飞思卡尔半导体公司
引脚连接
表2.引脚定义(续)
许多这些引脚的功能描述可以在功能引脚说明节开始上找到
第16页。
11
12
13
14
15, 16
引脚名称
SO
NC
GND
VPWR
HS
功能
产量
NC
输入
产量
正式名称
串行输出
无连接
正电源
供应
高侧输出的
德网络nition
此输出引脚连接到MCU的SPI串行数据输入引脚
或者到下一个设备的设备的菊花链的SI引脚。
该引脚可以不连接。
该引脚为接地的装置的逻辑和模拟电路。
该引脚连接到电源的正极,并且是源输入
工作功率为设备。
受保护的高侧功率输出到负载。输出引脚必须
并联连接,用于操作。
33982
模拟集成电路设备数据
飞思卡尔半导体公司
5
查看更多33982BPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    33982B
    -
    -
    -
    -
    终端采购配单精选

查询更多33982B供应信息

深圳市碧威特网络技术有限公司
 复制成功!