24LC024/24LC025
2K 2.2V我
2
C
串行EEPROM
特点
至5.5V单电源供电,工作在2.2
低功耗CMOS技术
- 1毫安典型工作电流
- 10 μA待机电流典型值5.5V
组织为128个字节( 256 ×8 ),单块
为整个阵列硬件写保护
(24LC024)
2线串行接口总线,I
2
C兼容
100kHz和400kHz的兼容性
多达16个字节页写缓存
自定时写周期(包括自动擦除)
3.5毫秒典型的写周期时间页写
地址线,可实现对公交车8设备
- 100擦除/写周期保证
ESD保护& GT ; 4,000V
数据保留和GT ; 200年
8引脚PDIP , SOIC和TSSOP封装
可用于扩展级温度范围
- 商业( C) :
0 ° C至+ 70°C
- 工业级(I ) :
-40 ° C至+ 85°C
封装类型
PDIP / SOIC
A0
A1
A2
VSS
1
8
VCC
WP *
SCL
SDA
24LC024
24LC025
2
3
4
7
6
5
TSSOP
A0
A1
A2
V
SS
1
2
3
4
8
7
6
5
V
CC
WP *
SCL
SDA
24LC024
25LC025
描述
Microchip Technology Inc.的24LC024 / 24LC025是
2K位串行电可擦除的PROM有电压
范围为2.2V至5.5V 。该装置是由一
256× 8位存储器与2线串行单人拦网
界面。低电流设计允许与操作
典型待机和只有10 μA和1个有源电流
MA分别。该装置具有页写功能
多达16字节的数据。功能性地址线
允许多达8个24LC024 / 24LC025的连接
高达16K比特contigu-的同一总线上的设备
OU的EEPROM存储器。该装置是在现有的
标准的8引脚PDIP , 8引脚SOIC ( 150万)和TSSOP
包。
* WP引脚仅适用于24LC024 。这
针对24LC025没有内部连接
框图
A0 A1 A2
WP *
高压发生器
I / O
控制
逻辑
内存
控制
逻辑
XDEC
EEPROM
ARRAY
SDA ,SCL
V
CC
V
SS
写保护
电路
YDEC
SENSE AMP
R / W控制
* WP引脚仅适用于24LC024 。这
针对24LC025没有内部连接
1999 Microchip的技术公司
DS21210D第1页
24LC024/24LC025
1.0
1.1
电动
特征
最大额定值*
表1-1:
名字
V
SS
SDA
SCL
V
CC
A0, A1, A2
WP
NC
引脚功能表
功能
地
串行数据
串行时钟
+ 2.2V至5.5V电源
芯片选择
硬件写保护( 24LC024 )
无内部连接
V
CC
........................................................................7.0V
所有输入和输出w.r.t. V
SS
.....- 0.6V到V
CC
+1.0V
储存温度..........................- 65°C至+ 150°C
环境温度。电源采用......- 65 ° C至+ 125°C
引线焊接温度( 10秒) .. + 300℃
所有引脚的ESD保护
..................................... ≥
4千伏
*注意:
强调上述“最大额定值”,可能
对器件造成永久性损坏。这是一个值仅为
该装置的这些或任何其他条件的功能操作
以上这些在本规范的运作上市表明是
不是暗示。暴露在绝对最大额定值条件下,其围
消耗臭氧层物质可能会影响器件的可靠性。
表1-2:
DC特性
V
CC
= + 2.2V至+ 5.5V
商业( C) :
工业级(I ) :
符号
V
IH
V
IL
V
HYS
V
OL
I
LI
I
LO
C
IN
, C
OUT
I
CC
读
I
CC
写
I
CCS
-10
-10
—
—
—
—
0.05 V
CC
分钟。
0.7 V
CC
0.3 V
CC
—
0.40
10
10
10
1
3
50
环境温度Tamb = 0°C至+ 70°C
环境温度Tamb = -40°C至+ 85°C
马克斯。
单位
V
V
V
V
A
A
pF
mA
mA
A
(注)
I
OL
= 3.0毫安, V
CC
= 4.5V
I
OL
= 2.1毫安, V
CC
= 2.5V
V
IN
= 0.1V至5.5V , WP = VSS
V
OUT
= 0.1V至5.5V
V
CC
= 5.0V (注)
环境温度Tamb = 25°C , F = 1兆赫
V
CC
= 5.5V , SCL = 400千赫
V
CC
= 5.5V
V
CC
= 5.5V , SDA ,SCL = = V
CC
WP = V
SS
A0, A1,A2 = V
SS
条件
所有参数均适用于试样
除非另有田间工作范围
指出。
参数
SCL和SDA引脚:
高电平输入电压
低电平输入电压
施密特触发器输入迟滞
低电平输出电压
输入漏电流
输出漏电流
引脚电容(所有输入/输出)
工作电流
待机电流
注意:
此参数是周期性采样,而不是100 %测试。
DS21210D第2页
1999 Microchip的技术公司
24LC024/24LC025
表1-3:
AC特性
环境温度Tamb = 0°C至+ 70°C
环境温度Tamb = -40°C至+ 85°C
备注
所有参数适用于规定的operat- VCC = 2.2V至5.5V
荷兰国际集团的范围内,除非另有说明。
商业( C) :
工业级(I ) :
参数
时钟频率
时钟高电平时间
时钟低电平时间
SDA和SCL上升时间
SDA和SCL下降时间
START条件保持时间
启动条件建立时间
数据输入保持时间
数据输入建立时间
停止条件的建立时间
时钟输出有效
总线空闲时间
VCC = 2.2V - 5.5V的Vcc = 4.5V - 5.5V
STD模式
快速模式
符号
单位
分钟。
F
CLK
T
高
T
低
T
R
T
F
T
HD
:
STA
T
SU
:
STA
T
HD
:
DAT
T
SU
:
DAT
T
SU
:
申通快递
T
AA
T
BUF
—
4000
4700
—
—
4000
4700
0
250
4000
—
4700
马克斯。
100
—
—
1000
300
—
—
—
—
—
3500
—
分钟。
—
600
1300
—
—
600
600
0
100
600
—
1300
马克斯。
400
—
—
300
300
—
—
—
—
—
900
—
千赫
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
(注1 )
(注1 )
在此之后的第一个科幻
产生时钟脉冲
仅与重复
启动条件
(注2 )
输出下降时间从V
IH
最低至V
IL
最大
输入滤波器尖峰抑制
( SDA和SCL引脚)
写周期时间
耐力
T
OF
T
SP
T
WC
—
—
—
1M
250
50
10
—
20 +0.1
C
B
—
—
1M
250
50
10
—
ns
ns
(注2 )
时间总线必须是自由的
新传输之前
可以启动
(注1 ) ,C
B
≤
100 pF的
(注3)
MS字节或页模式
周期25 ° C,V
CC
= 5.0V ,座
模式(注4 )
注1 :
未经100%测试。
B
=在pF的总线上的总电容。
2:
作为发送器,器件必须提供内部最小延迟时间,以弥补理解过程把网络定义区域
(最低300纳秒) SCL的下降沿,以避免产生意外的启动或停止条件。
3:
合并牛逼
SP
和V
HYS
特定网络阳离子是由于施密特触发器输入可以改善噪声
尖峰抑制。这省去了一个TI的特定网络连接的阳离子为标准操作。
4:
该参数没有进行测试,但性能可以保证。对于一个具体的估计耐用
应用程序,请参阅可以在我们的网站上获得的总耐力模式。
图1-1:
总线时序数据
T
F
T
高
T
R
SCL
T
SU
:
STA
T
低
T
HD
:
DAT
T
SU
:
DAT
T
SU
:
申通快递
SDA
IN
T
HD
:
STA
T
SP
T
BUF
T
AA
SDA
OUT
1999 Microchip的技术公司
DS21210D第3页
24LC024/24LC025
2.0
2.1
引脚说明
SDA串行数据
3.0
功能说明
这是用于传输地址的双向销
和数据移入和移出数据的装置。它是一个开放
漏极端子,因此SDA总线需要一个上拉
电阻TO V
CC
(典型值10 kΩ的100千赫, 2千欧的
400千赫) 。
在正常传输数据SDA被允许仅改变
在SCL为低电平。在SCL为高电平变化
保留用于指示START和STOP条件
系统蒸发散。
该24LC024 / 24LC025支持双向2线
总线和数据传输协议。一种设备,
将数据发送到总线上被定义为发送器,
接收数据的器件作为接收器。该总线必须
由主设备产生的控制
串行时钟( SCL ) ,控制总线访问, ,并生成
一个起始和停止条件,而
24LC024 / 24LC025作为从器件工作。主,
奴隶可以作为发送器或接收器,但运行
主器件决定采取何种工作模式。
2.2
SCL串行时钟
此输入用于同步从数据传送
和设备。
2.3
A0, A1, A2
将这些输入引脚的电平与cor-比较
响应位从机地址。该芯片是
如果选择的是比较真实的。
多达八个24LC024 / 24LC025设备可能CON组
通过使用不同的芯片选择位,连接到该相同的总线
组合。这些输入端必须连接到
无论是V
CC
或V
SS
.
2.4
(仅适用于24LC024 ) WP
这是硬件写保护引脚。它必须连接到
V
CC
或V
SS
。如果连接到VCC ,硬件写保护
被使能。如果WP引脚连接到VSS硬件
写保护被禁用。需要注意的是WP引脚
仅在24LC024 。该引脚是内部不
连接在24LC025 。
2.5
噪声保护
该24LC024 / 24LC025采用了V
CC
门槛
检测电路禁止内部的擦除/写
逻辑如果在V
CC
低于1.5伏的标称条件。
SCL和SDA输入有施密特触发器和过滤器
电路中抑制噪声尖峰,以确保适当的
即使是在嘈杂的总线设备的操作。
DS21210D第4页
1999 Microchip的技术公司