CAT24C02C
2K位串行é
2
舞会
特点
s
400千赫我
2
C总线兼容*
s
1.8 6.0Volt操作
s
低功耗CMOS技术
s
页写缓冲
s
自定时写周期自动清零
s
百万编程/擦除周期
s
百年数据保留
描述
该CAT24C02C是一个2K位串行CMOS ê
2
舞会
内部组织为256个字,每行8位。催化剂的
先进的CMOS技术实质上减少DE-
副电源的要求。在该CAT24C02C特点
一个16字节页写缓存。该装置通过操作
I
2
C总线串行接口,并拥有ISO 7816兼容
引脚排列。
模垫配置
VSS
DC
DC
DC
框图
V
CC
外部负载
DOUT
确认
VCC
VSS
字地址
缓冲器
COLUMN
解码器
检测放大器
移位寄存器
SDA
START / STOP
逻辑
XDEC
控制
逻辑
E
2
舞会
SDA
NC
NC
SCL
存储数据
引脚功能
引脚名称
NC
SDA
SCL
V
CC
V
SS
DC
功能
无连接
串行数据/地址
串行时钟
+ 1.8V至+ 6.0V电源
地
不连接
SCL
状态计数器
SLAVE
地址
比较
高电压/
定时控制
* Catalyst半导体是由飞利浦公司获发牌进行的I
2
C总线协议。
1999年由Catalyst半导体公司
特性如有变更,恕不另行通知
1
文档。 25086号-00 8/99
S-1
CAT24C02C
绝对最大额定值*
高温下偏置................. -55 ° C至+ 125°C
存储温度....................... -65 ° C至+ 150°C
任何引脚的电压
对于V
SS(1)
................. -2.0V到+ V
CC
+ 2.0V
V
CC
相到V
SS ................................
-2.0V至+ 7.0V
封装功耗
能力( TA = 25℃) ................................... 1.0W
引线焊接温度( 10秒) ............ 300℃
输出短路电流
(2)
........................百毫安
可靠性的特点
符号
N
END(3)
T
DR(3)
V
ZAP(3)
I
LTH(3)(4)
参数
耐力
数据保留
ESD敏感性
闭锁
分钟。
1,000,000
100
2000
100
马克斯。
* COMMENT
注意,超出上述绝对最大的“上市
“,可能对器件造成永久性损坏。
这些压力额定值只和功能的操作
该设备在这些或那些之外的任何其他条件
在操作部分中列出的本规范不
暗示。暴露于任何绝对最大额定值
长时间可能会影响器件的性能和
可靠性。
单位
周期/字节
岁月
伏
mA
基准测试方法
MIL - STD-883标准,测试方法1033
MIL - STD-883标准,测试方法1008
MIL - STD-883标准,测试方法3015
JEDEC标准17
直流工作特性
V
CC
= + 1.8V至+ 6.0V ,除非另有规定。
范围
符号
I
CC
I
SB(5)
I
LI
I
LO
V
IL
V
IH
V
OL1
V
OL2
参数
电源电流
待机电流(V
CC
= 5.0V)
输入漏电流
输出漏电流
输入低电压
输入高电压
输出低电压(V
CC
= 3.0V)
输出低电压(V
CC
= 1.8V)
–1
V
CC
x 0.7
分钟。
典型值。
马克斯。
3
0
10
10
V
CC
x 0.3
V
CC
+ 0.5
0.4
0.5
单位
mA
A
A
A
V
V
V
V
I
OL
= 3毫安
I
OL
= 1.5毫安
测试条件
f
SCL
= 100千赫
V
IN
= GND或V
CC
V
IN
= GND到V
CC
V
OUT
= GND到V
CC
电容
T
A
= 25 ° C,F = 1.0兆赫,V
CC
= 5V
符号
C
I/O(3)
C
IN(3)
TEST
输入/输出电容( SDA )
输入电容( SCL )
马克斯。
8
6
单位
pF
pF
条件
V
I / O
= 0V
V
IN
= 0V
注意:
(1 )最小的直流输入电压为-0.5V 。在转换过程中,输入可能下冲至-2.0V为小于20毫微秒周期。最大直流
电压输出引脚为V
CC
+ 0.5V ,这可能会过冲至V
CC
+ 2.0V为小于20ns的周期。
(2)输出短路不超过一秒。不超过一个输出短路的时间。
( 3 )此参数与最初设计或工艺变更影响的参数后进行测试。
提供( 4 )闩锁保护的压力高达100毫安的地址和数据引脚从-1V到V
CC
+1V.
( 5 )待机电流(I
SB
) = 0μA ( <900nA ) 。
文档。 25086-00 8/99号
S-1
2
CAT24C02C
交流特性
V
CC
= + 1.8V至+ 6.0V ,除非另有规定。
阅读&写周期极限
符号
参数
1.8V, 2.5V
分钟。
F
SCL
T
I(1)
t
AA
t
BUF(1)
t
高清: STA
t
低
t
高
t
SU : STA
t
高清: DAT
t
苏: DAT
t
R(1)
t
F(1)
t
苏: STO
t
DH
时钟频率
噪声抑制时间
恒定在SCL, SDA输入
SCL低到SDA数据输出
和ACK出
时间总线必须是自由前
一个新的传输开始
START条件保持时间
时钟低电平时间
时钟高电平时间
启动条件建立时间
(对于重复启动条件)
数据保持时间
数据建立时间
SDA和SCL上升时间
SDA和SCL下降时间
停止条件的建立时间
数据输出保持时间
4
100
4.7
4
4.7
4
4.7
0
50
1
300
0.6
100
马克斯。
100
200
3.5
1.2
0.6
1.2
0.6
0.6
0
50
0.3
300
4.5V-5.5V
分钟。
马克斯。
400
200
1
单位
千赫
ns
s
s
s
s
s
s
ns
ns
s
ns
s
ns
上电时序
(1)(2)
符号
t
PUR
t
PUW
参数
上电到读操作
上电到写操作
马克斯。
1
1
单位
ms
ms
写周期极限
符号
t
WR
参数
写周期时间
分钟。
典型值。
最大
10
单位
ms
写周期时间是从一个有效的停止时间
写过程的到内部的结束条件
编程/擦除周期。在写周期期间,在总线
接口电路都被禁止, SDA被允许留
高,并且该设备不给它的从属响应
地址。
注意:
( 1 )此参数与最初设计或工艺变更影响的参数后进行测试。
(2) t
PUR
和T
PUW
是从时间V所需的延迟
CC
是稳定的,直到指定的操作可以启动。
3
文档。第25086-00 8/99 S- 1
CAT24C02C
启动条件
在启动条件之前的所有命令的
装置中,并且被定义为一高到低的转变
SDA在SCL为高电平。该CAT24C02C监控
SDA和SCL线,将不会响应此之前,
条件被满足。
停止条件
从低到高的SDA的过渡,当SCL为高电平
决定停止条件。所有操作必须结束
一个停止条件。
该CAT24C02C有一个应答响应
接收起始条件和从机地址。如果
装置已经随着写操作选择
它接收的每个8位后的确认响应
位字节。
当CAT24C02C处于读模式将其发送
8位数据,释放SDA线,并监视
行确认。一旦它接收到该应答响应
边缘时, CAT24C02C将继续发送数据。如果
不承认是法师,设备发送
终止数据发送,并等待一个停止
条件。
设备寻址
总线主机通过发送一个开始传输
启动条件。然后主机发送地址
该特定从属设备的它正在请求。四
8位从机地址的最显著位固定
作为1010的CAT24C02C (参照图5)。接下来的三个
显著位全部为零。从属单元的最后一位
地址指定一个读或写操作是否
被执行。当此位设置为1 ,读
选择操作,而当设定为0时,写操作
化选择。
在主机发送一个START条件和奴隶
地址字节的CAT24C02C监视总线和
响应一个应答( SDA线) 。该
CAT24C02C然后进行读或写操作
根据R / W位的状态。
应答
一个成功的数据传输后,每个接收设备是
需要产生一个应答。在其它确认
荷兰国际集团的设备在第九个时钟拉低SDA线
周期,这表明它收到的8位数据。
写操作
字节写
在字节写模式下,主设备发送
起始条件和从地址信息
(用R / W位设置为0)到从设备。后
在从器件产生一个应答,主器件发送
字节地址是要被写入到该地址
指针CAT24C02C的。接收后,另一
从从,主设备传输确认
MITS的数据字节被写入到被寻址的
存储器位置。该CAT24C02C承认曾
越来越主机产生停止条件,在
而此时设备开始其内部编程
循环到非易失性存储器。虽然这种内部循环
正在进行中,该设备将不向任何请求作出响应
从主设备。
页写
该CAT24C02C写入最多16个字节的数据在一个单一的
写周期,使用页写操作。页面
在相同的方式被启动的写入操作
计数器将“环绕” ,以解决0 ,继续
图4.确认时间
从SCL
主
1
8
9
数据输出
来自发射机
数据输出
来自接收机
开始
应答
5020 FHD F06
5
文档。第25086-00 8/99 S- 1