位置:51电子网 » 技术资料 » EDA/PLD
位置:51电子网 » 技术资料 » EDA/PLD
Xilinx 发布大容量的领域优化FPGA 器件2008/10/27 0:00:00
2008/10/27 0:00:00
  面对市场对更大带宽的需求呈现的指数型增长态势,电子设备制造商在提升系统性能、产品更快上市方面面临越来越大的压力。为此,赛灵思公司(xilinx, inc. 宣布开始批量供应 virtex?-...[全文]
EDA中的车载DVD位控系统内各模块的设计2008/10/22 0:00:00
2008/10/22 0:00:00
  分频模块fini:其功能为对外部输入时钟进行分频,得到周期为1.5 ms计数器,并根据反馈信号time_s对计时器进行清零。其输入输出接口如图1所示,图中的clkin为外部时钟输入,time...[全文]
EDA中的车载DVD位控主要VHDL源程序2008/10/22 0:00:00
2008/10/22 0:00:00
  主要vhdl源程序   欢迎转载,信息来自维库电子市场网(www.dzsc.com) ...[全文]
EDA中的车载DVD位控系统的有关仿真2008/10/22 0:00:00
2008/10/22 0:00:00
  本系统是采用进程建模的方式进行程序设计的,整个程序比较长,输入输出接口比较多。为了方便仿真和结果分析,我们可将其中的有关进程 单独抽出来,再加上相应的库、程序包的使用说明、实体说明,组成一个...[全文]
EDA中的四载DVD位控系统内各模块的设计2008/10/21 0:00:00
2008/10/21 0:00:00
  分频模块fini:其功能为对外部输入时钟进行分频,得到周期为1.5 ms计数器,并根据反馈信号time_s对计时器进行清零。其输入输出接口如图1所示,图中的clkin为外部时钟输入,time...[全文]
EDA中的四载DVD位控主要VHDL源程序2008/10/21 0:00:00
2008/10/21 0:00:00
  主要vhdl源程序   欢迎转载,信息来自维库电子市场网(www.dzsc.com) ...[全文]
EDA中的四载DVD位控系统的有关仿真2008/10/21 0:00:00
2008/10/21 0:00:00
  本系统是采用进程建模的方式进行程序设计的,整个程序比较长,输入输出接口比较多。为了方便仿真和结果分析,我们可将其中的有关进程 单独抽出来,再加上相应的库、程序包的使用说明、实体说明,组成一个...[全文]
EDA中的车载DVD位控系统设计要求2008/10/21 0:00:00
2008/10/21 0:00:00
  2002年全球汽车音响的总销量为6600万部,市值达700多亿,而这一年的全球汽车总销量不过5500万辆。可见汽车音晌的发展潜力巨大,与汽车业保持着同等的增长速度。车载dvd虽然是近两年才出...[全文]
EDA中的车载DVD位控系统的总体结构设计2008/10/21 0:00:00
2008/10/21 0:00:00
  根据系统的设计要求,我们可得到移动dvd位控系统dvdwkxt的输入和输出接口如图1所示。图中的信号说明如下:   clkin:外部时钟端输入,8 mhz晶振;   open_close...[全文]
EDA中的综合计时电路的系统总体组装电路的设计2008/10/21 0:00:00
2008/10/21 0:00:00
  此系统的总体组装电路图如图所示。   如图 综合计时系统的总体组装电路原理图  欢迎转载,信息来自维库电子市场网(www.dzsc.com) ...[全文]
EDA中的CONT60计时电路的VHDL源程序2008/10/21 0:00:00
2008/10/21 0:00:00
  cont60计时电路的vhdl源程序   欢迎转载,信息来自维库电子市场网(www.dzsc.com) ...[全文]
EDA中的CONT3O计时电路的VHDL源程序2008/10/21 0:00:00
2008/10/21 0:00:00
  cont3o计时电路的vhdl源程序   欢迎转载,信息来自维库电子市场网(www.dzsc.com) ...[全文]
EDA中的显示控制电路XSKZQ的VHDL源程序2008/10/21 0:00:00
2008/10/21 0:00:00
  显示控制电路xskzq的vhdl源程序   欢迎转载,信息来自维库电子市场网(www.dzsc.com) ...[全文]
EDA中的调整控制电路TZKZQ的VHDL源程序2008/10/21 0:00:00
2008/10/21 0:00:00
  调整控制电路tzkzq的vhdl源程序   欢迎转载,信息来自维库电子市场网(www.dzsc.com) ...[全文]
EDA中的系统总体组装电路的VHDL源程序CNT60.VHD的仿真2008/10/21 0:00:00
2008/10/21 0:00:00
  从如图可以看出,cnt60。vhd实现了从0到59的循环计数,每实现一次59到0的计数动作,计数模块输出一个进位信号。当ld端有低电平输入时9说明置数信号(ld)有效,模块将预置数(data...[全文]
EDA中的系统总体组装电路的VHDL源程序CNT30.VHD的仿真2008/10/21 0:00:00
2008/10/21 0:00:00
  从如图可以看出9该模块首先要读取当前年月(nian和yue),再对该月的最大天数(max_days)进行判断并将结果向外输出。在正常计数过程中,模块实现了从0到最大天数(max days)的...[全文]
EDA中的系统总体组装电路的VHDL源程序TZKZQ.VHD的仿真2008/10/21 0:00:00
2008/10/21 0:00:00
  从如图1(不完整)可以看出,调整键被按下了8次(键盘产生“01”信号即为调整键按下一次),调整模式依次经过了正常、调秒、调分、调时、调日、调月、调年、调星期再回到正常这8种模式的循环,即mo...[全文]
EDA中的系统总体组装电路的VHDL源程序XSKZQ.VHD的仿真2008/10/21 0:00:00
2008/10/21 0:00:00
  从如图可以看出,当selout分别等于0,1,2,3,4,5,6,7时,分别选择对应的输入数据输出,达到了设计要求。   如图 xskzq.vhd的仿真图  欢迎转载,信息来自维库电子...[全文]
EDA中的数据采集控制系统设计要求2008/10/21 0:00:00
2008/10/21 0:00:00
  数据采集和控制系统是对生产过程或科学实验中各种物理量进行实时采集、测试和反馈控制的闭环系统。它在工业控制、军事电子设备、医学监护等许多领域发挥着重要作用。   数据采集和控制系统多种多样,...[全文]
EDA中的数据采集控制系统总体设计方案2008/10/21 0:00:00
2008/10/21 0:00:00
  根据系统设计要求,数据采集系统控制器sjcjkzq可由四个模块组成:a/d转换控制模块adzhkz、数据运算与处理模块sjyscl、d/a转换控制模块dazhkz以及有关键盘输入与数据显示控...[全文]
每页记录数:20 当前页数:251 首页 上一页 246 247 248 249 250 251 252 253 254 255 256 下一页 尾页
每页记录数:20 当前页数:251 首页 上一页 246 247 248 249 250 251 252 253 254 255 256 下一页 尾页

热门点击

IC型号推荐

版权所有:51dzw.COM
深圳服务热线:13692101218  13751165337
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!