12位DAC1210芯片
发布时间:2014/7/25 21:40:30 访问次数:6855
8位D/A转换器的分辨率比较低,为了提高分辨率,可采用10位、12位或更多位的D/A转换器。RTS5159-GR现以DAC1210为例进行说明。
DAC1210是一个12位D/A转换器,电流输出方式,其结构原理与控制信号功能基本类似于DAC0832。由于它比DAC0832多了4条数据输入线,故有24条引脚,DAC1210内部原理框图如图2 -4所示,其同系列芯片DAC1208、DAC1209可以相互代换。
DAC1210内部有三个寄存器:一个8位输入奇存器,用于存放12位数字量中的高8位DI..~DI。;一个4位输入寄存器,用于存放12位数字量中的低4位DI3一DIo;-个12位DAC寄存器,存放上述两个输入寄存器送来的12位数字量。12位D/A转换器用于完成12位数字量的转换。由与门、非与门组成的输入控制电路来控制3个寄存器的选通或锁存状态。其中引脚CS(片选信号、低电平有效)、WR.(写信号、低电平有效)和BYTEl/BYTE:(字节控制信号)的组合,用来控制8位输入寄存器和4位输入寄存器。
当CS、WR,为低电平“0”,BYTE./BYTE:为高电平“1”时,与门的输出LE.、LE:为“1”,选通8位和4位两个输入寄存器,将要转换的12位数据全部送入寄存器;当BYTE./BYTE,为低电平“0”时,LE.为“0”,8位输入寄存器锁存刚传送的8位数据,而LE:仍为“1”,4位输入寄存器仍为选通,新的低4位数据将刷新刚传送的4位数据。因此,在与计算机接口电路中,计算机必须先送高8位,后送低4位。XFER(传送控制信号、低电平有效)和WR:(写信号、低电平有效)用来控制12位DAC寄存器,当XFER和WR:同为低电平“0”时,与门输出LE,为“1”,12位数据全部送入DAC寄存器,当XFER和WR:有一个为高电平“1”时,与门输出LE,即为“0”,则12位DAC寄存器锁存住数据使12位D/A转换器开始数/模转换。
8位D/A转换器的分辨率比较低,为了提高分辨率,可采用10位、12位或更多位的D/A转换器。RTS5159-GR现以DAC1210为例进行说明。
DAC1210是一个12位D/A转换器,电流输出方式,其结构原理与控制信号功能基本类似于DAC0832。由于它比DAC0832多了4条数据输入线,故有24条引脚,DAC1210内部原理框图如图2 -4所示,其同系列芯片DAC1208、DAC1209可以相互代换。
DAC1210内部有三个寄存器:一个8位输入奇存器,用于存放12位数字量中的高8位DI..~DI。;一个4位输入寄存器,用于存放12位数字量中的低4位DI3一DIo;-个12位DAC寄存器,存放上述两个输入寄存器送来的12位数字量。12位D/A转换器用于完成12位数字量的转换。由与门、非与门组成的输入控制电路来控制3个寄存器的选通或锁存状态。其中引脚CS(片选信号、低电平有效)、WR.(写信号、低电平有效)和BYTEl/BYTE:(字节控制信号)的组合,用来控制8位输入寄存器和4位输入寄存器。
当CS、WR,为低电平“0”,BYTE./BYTE:为高电平“1”时,与门的输出LE.、LE:为“1”,选通8位和4位两个输入寄存器,将要转换的12位数据全部送入寄存器;当BYTE./BYTE,为低电平“0”时,LE.为“0”,8位输入寄存器锁存刚传送的8位数据,而LE:仍为“1”,4位输入寄存器仍为选通,新的低4位数据将刷新刚传送的4位数据。因此,在与计算机接口电路中,计算机必须先送高8位,后送低4位。XFER(传送控制信号、低电平有效)和WR:(写信号、低电平有效)用来控制12位DAC寄存器,当XFER和WR:同为低电平“0”时,与门输出LE,为“1”,12位数据全部送入DAC寄存器,当XFER和WR:有一个为高电平“1”时,与门输出LE,即为“0”,则12位DAC寄存器锁存住数据使12位D/A转换器开始数/模转换。
上一篇:D/A转换器进行D/A转换
上一篇:接口电路