位置:51电子网 » 技术资料 » 接口电路

串行输入/串行(并行)输出移位寄存器

发布时间:2014/7/15 21:26:54 访问次数:3809

   74LS164是串行输入/串行(并行)输出移位寄存器,其引脚如图3.49所示,各引脚功能如下。

   A、B为串行数据输入端,LIS3DHTR使用时连在一起;CLK为时钟,上升沿来时数据右移一位;CI.R为清零端,低电平有效;QA~QH为并行数据输出端,同时QH也是串行数据输出端,串行数据从A、B端最先进入的从QH端输出,最后进入的从QA端输出。

   串行/并行转换器件的基本功能是由DATA端一位一位地接收串行二进制数据,当接收完8位二进制数时,从输出端并行输出8位二进制数据。如果这耐还有数据送入,则原先到达内部的二进制数会从某一指定的输出端挤出去,然后被送向下一个芯片。输人数据是否被芯片接收由CLK控制。串行数据传送示意图如图3.50所示。在£,时刻,DATA线上首先出现“1”,随后来CLK脉冲,则该位的“1”被芯片收入;在t2时刻,DATA线上首先出现“O”,随后又来CLK脉冲,则芯片又收入“o”……总之每个CLK脉冲都能使芯片从DATA收入1位二进制数。

       

   如图3. 51所示是使用74LS164构成的实用显示电路,用共阳8段LED显示器,在输入16个脉冲后,串行送入的16位数即以并行形式显示出来。其中^为小数点,共阳时,h=l不亮,共阴时,h=0不亮。


           

   74LS164是串行输入/串行(并行)输出移位寄存器,其引脚如图3.49所示,各引脚功能如下。

   A、B为串行数据输入端,LIS3DHTR使用时连在一起;CLK为时钟,上升沿来时数据右移一位;CI.R为清零端,低电平有效;QA~QH为并行数据输出端,同时QH也是串行数据输出端,串行数据从A、B端最先进入的从QH端输出,最后进入的从QA端输出。

   串行/并行转换器件的基本功能是由DATA端一位一位地接收串行二进制数据,当接收完8位二进制数时,从输出端并行输出8位二进制数据。如果这耐还有数据送入,则原先到达内部的二进制数会从某一指定的输出端挤出去,然后被送向下一个芯片。输人数据是否被芯片接收由CLK控制。串行数据传送示意图如图3.50所示。在£,时刻,DATA线上首先出现“1”,随后来CLK脉冲,则该位的“1”被芯片收入;在t2时刻,DATA线上首先出现“O”,随后又来CLK脉冲,则芯片又收入“o”……总之每个CLK脉冲都能使芯片从DATA收入1位二进制数。

       

   如图3. 51所示是使用74LS164构成的实用显示电路,用共阳8段LED显示器,在输入16个脉冲后,串行送入的16位数即以并行形式显示出来。其中^为小数点,共阳时,h=l不亮,共阴时,h=0不亮。


           

热门点击

 

推荐技术资料

耳机放大器
    为了在听音乐时不影响家人,我萌生了做一台耳机放大器的想... [详细]
版权所有:51dzw.COM
深圳服务热线:13692101218  13751165337
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!