混合信号支持电路
发布时间:2014/4/25 21:11:22 访问次数:598
合理布设混合信号IC支持电路的接地对系统的噪声性能是至关重要的。为把负NGP15N41CLG载和输出电流最小化,混合信号设备的每个数字输出只能馈送给一个负载。
在高分辨率转换器中,把数字输出与一个位于转换器附近的中间缓冲寄存器连接起来也是一个好主意,可与有噪声的数字数捃总线隔离开,如图17-17所示。这个缓冲器可以使转换器的数字输出上的负载最小(使需要的输出电流最小),并且可以防止系统的数据总线通过转换器内部的杂散电容把噪声耦合回到转换器的模拟输入端。另外,还可以用串联输出缓冲电阻(100~500tl)代替这个缓冲器,使数字驱动器上的负载最小,可以减少转换器输出端的瞬态电流。
转换器与外部参考电压或采样时钟之间的任何接地噪声都会影响转换器的性毹。因此,参考电压和采样时钟都应参考模拟接地平面,而不是数字接地平面。A/D转换器采样时钟应该位于PCB的模拟部分,而且应该与有噪声的数字电路隔离,并且与模拟地连接和去耦。
如果采样时钟必须位于数字接地平面上,也许是因为它来源于数字系统时钟,它应该有区别地传输到A/D或DlA转换器,或者通过变压器去除两个地之间的任何噪声电压。
图17-18表示一个正确接地的混合信号转换器和它的支持电路,这里A表示模拟地,D表示数字地。
合理布设混合信号IC支持电路的接地对系统的噪声性能是至关重要的。为把负NGP15N41CLG载和输出电流最小化,混合信号设备的每个数字输出只能馈送给一个负载。
在高分辨率转换器中,把数字输出与一个位于转换器附近的中间缓冲寄存器连接起来也是一个好主意,可与有噪声的数字数捃总线隔离开,如图17-17所示。这个缓冲器可以使转换器的数字输出上的负载最小(使需要的输出电流最小),并且可以防止系统的数据总线通过转换器内部的杂散电容把噪声耦合回到转换器的模拟输入端。另外,还可以用串联输出缓冲电阻(100~500tl)代替这个缓冲器,使数字驱动器上的负载最小,可以减少转换器输出端的瞬态电流。
转换器与外部参考电压或采样时钟之间的任何接地噪声都会影响转换器的性毹。因此,参考电压和采样时钟都应参考模拟接地平面,而不是数字接地平面。A/D转换器采样时钟应该位于PCB的模拟部分,而且应该与有噪声的数字电路隔离,并且与模拟地连接和去耦。
如果采样时钟必须位于数字接地平面上,也许是因为它来源于数字系统时钟,它应该有区别地传输到A/D或DlA转换器,或者通过变压器去除两个地之间的任何噪声电压。
图17-18表示一个正确接地的混合信号转换器和它的支持电路,这里A表示模拟地,D表示数字地。
上一篇:用一个稳定时钟的D/A转换器
上一篇:垂直隔离
热门点击