位置:51电子网 » 技术资料 » 控制技术

PCB布线和叠层

发布时间:2014/4/22 22:28:20 访问次数:685

   在大部分产品中,UPA1476H电子元件都位于印制电路板( PCB)上。PCB电路的设计和布线对产品的功能和电磁兼容性能(EMC)都至关重要。PCB是电路原理图的物理实现。

   印制电路板合理的设计和布线可能是能否通过EMC要求的产品间的差别。元件的布局、保留区、迹线布设、层数、如何叠层(叠层的次序、层间距),以及返回路径的不连续性对电路板的电磁兼容性能都是很关键的。

    PCB布线的一般考虑

    在PCB布线中元件布局是重要的,对电路板的EMC性能有重要的影响,但经常被忽略。元件应该被分在各逻辑功能区,这些区可能是:(1)高速逻辑、时钟和时钟驱动器;(2)存储器;(3)中速或低速逻辑;(4)视频;(5)音频和其他低频模拟电路;(6)输入/输出(I/O)驱动;(7)1/0连接器和共模滤波器,如图16-1所示。

           

    图16—1  印制电路板合理分区的例子

   在一个合理分区的电路板上,高速逻辑和存储器不应该位于I/O区附近。晶体或高速振荡器应该位于使用它们的集成电路(ICs)附近,并要远离电路板的I/O区。I/O驱动器应该靠近连接器,视频和低频模拟电路应接近I/O医而不必通过电路板的高频数字区。

   合理的分区可以使迹线长度最小化,提高信号质量,最小化寄生耦合,并且减少PCB的发射和敏感性。


   在大部分产品中,UPA1476H电子元件都位于印制电路板( PCB)上。PCB电路的设计和布线对产品的功能和电磁兼容性能(EMC)都至关重要。PCB是电路原理图的物理实现。

   印制电路板合理的设计和布线可能是能否通过EMC要求的产品间的差别。元件的布局、保留区、迹线布设、层数、如何叠层(叠层的次序、层间距),以及返回路径的不连续性对电路板的电磁兼容性能都是很关键的。

    PCB布线的一般考虑

    在PCB布线中元件布局是重要的,对电路板的EMC性能有重要的影响,但经常被忽略。元件应该被分在各逻辑功能区,这些区可能是:(1)高速逻辑、时钟和时钟驱动器;(2)存储器;(3)中速或低速逻辑;(4)视频;(5)音频和其他低频模拟电路;(6)输入/输出(I/O)驱动;(7)1/0连接器和共模滤波器,如图16-1所示。

           

    图16—1  印制电路板合理分区的例子

   在一个合理分区的电路板上,高速逻辑和存储器不应该位于I/O区附近。晶体或高速振荡器应该位于使用它们的集成电路(ICs)附近,并要远离电路板的I/O区。I/O驱动器应该靠近连接器,视频和低频模拟电路应接近I/O医而不必通过电路板的高频数字区。

   合理的分区可以使迹线长度最小化,提高信号质量,最小化寄生耦合,并且减少PCB的发射和敏感性。


热门点击

 

推荐技术资料

自制经典的1875功放
    平时我也经常逛一些音响DIY论坛,发现有很多人喜欢LM... [详细]
版权所有:51dzw.COM
深圳服务热线:13692101218  13751165337
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!