位置:51电子网 » 技术资料 » 新品发布

​ 综合实验——计数、译码驱动、显示电路

发布时间:2014/2/16 20:36:47 访问次数:3519

     一、实验目的

    (1)学习十进制同步加/减计数器A20RC的应用。

    (2)培养综合运用数字A20RC集成电路的能力。

    二、预习要求

    (1)仔细研读74LS190引脚符号(见图3.7.1)、功能表和说明。

    (2) 74LS190作计数器,74LS48作译码驱动,共阴极数码管显示,于实验前画出电路图。

    引脚符号:

    Do~D3:并行数据输入。


    CLK1:时钟输入端(上升沿有效)。

    CLK。:串行时钟输出端(低电平有效)。

    C/B:进位/借位输出端。

    LD,:异步并行置数控制端(低电平有效)。

    S7:计数控制端。

    U'/D:加(低电平有效)/减计数方式控制端。

    Qo~Q3:数据输出端。

    图3.7.174LS190引脚图

           

   简要说明:

   741,S190是可预置数的十进制同步加/减计数器,其功能表见表3.7.2。

   74LS190的预置是异步的。当置数控制端LD'为低电平时,不管时钟CLKi的状态如何,输出端Qo~Q3预置成与数据Do~D3相一致的状态。

   74LS190的计数是同步的,当U'/D为低电平时,进行加计数,高电平时进行减计数。

   利用CLKo端可级联成N位同步计数器。

   741。S190有超前进位功能,当计数溢出时,进位输出端输出一个高电平,其宽度为半个时钟周期。

    表3.7.2  同步十进制计数器74LS190功能表

        





     一、实验目的

    (1)学习十进制同步加/减计数器A20RC的应用。

    (2)培养综合运用数字A20RC集成电路的能力。

    二、预习要求

    (1)仔细研读74LS190引脚符号(见图3.7.1)、功能表和说明。

    (2) 74LS190作计数器,74LS48作译码驱动,共阴极数码管显示,于实验前画出电路图。

    引脚符号:

    Do~D3:并行数据输入。


    CLK1:时钟输入端(上升沿有效)。

    CLK。:串行时钟输出端(低电平有效)。

    C/B:进位/借位输出端。

    LD,:异步并行置数控制端(低电平有效)。

    S7:计数控制端。

    U'/D:加(低电平有效)/减计数方式控制端。

    Qo~Q3:数据输出端。

    图3.7.174LS190引脚图

           

   简要说明:

   741,S190是可预置数的十进制同步加/减计数器,其功能表见表3.7.2。

   74LS190的预置是异步的。当置数控制端LD'为低电平时,不管时钟CLKi的状态如何,输出端Qo~Q3预置成与数据Do~D3相一致的状态。

   74LS190的计数是同步的,当U'/D为低电平时,进行加计数,高电平时进行减计数。

   利用CLKo端可级联成N位同步计数器。

   741。S190有超前进位功能,当计数溢出时,进位输出端输出一个高电平,其宽度为半个时钟周期。

    表3.7.2  同步十进制计数器74LS190功能表

        





相关IC型号
A20RC
暂无最新型号

热门点击

 

推荐技术资料

自制智能型ICL7135
    表头使ff11CL7135作为ADC,ICL7135是... [详细]
版权所有:51dzw.COM
深圳服务热线:13692101218  13751165337
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!