位置:51电子网 » 技术资料 » EDA/PLD

​触发器的使用规则

发布时间:2014/1/27 11:56:31 访问次数:1594

      触发器的使用规则通常根据数字系统K4S561632N-LC75的时序配合关系正确选用触发器,除特殊功能外,一般在同一系统中选择相同触发方式的同类型触发器较好。

      工作速度要求较高的情况下采用边沿触发方式的触发器较好。但速度越高,越易受外界干扰。上升沿触发还是下降沿触发,原则上没有优劣之分。如果是TTL电路的触发器,因为输出为“0”时的驱动能力远强于输出为“1”时的驱动能力,尤其是当集电极开路输出时上升边沿更差,为此选用下降沿触发更好些。

      触发器在使用前必须经过全面测试才能保证可靠性。使用时必须注意罡“1”和复“0”脉冲的最小宽度及恢复时间。

      触发器翻转时的动态功耗远大于静态功耗,为此系统设计者应尽可能避免同一封装内的触发器同时翻转(尤其是甚高速电路)。

      CMOS集成触发器与TTL集成触发器在逻辑功能、触发方式上基本相同。使用时不宜将这两种器件同时使用。因CMOS内部电路结构以及对触发时钟脉冲的要求与TI'L存在较大的差别。

      思考题利用普通的机械开关组成的数据开关所产生的信号是否可作为触发器的时钟脉冲信号,为什么?是否可作为触发器的其他输入端的信号,又是为什么?

      为什么如图3.77所示的去抖动电路能去抖动?

      


      触发器的使用规则通常根据数字系统K4S561632N-LC75的时序配合关系正确选用触发器,除特殊功能外,一般在同一系统中选择相同触发方式的同类型触发器较好。

      工作速度要求较高的情况下采用边沿触发方式的触发器较好。但速度越高,越易受外界干扰。上升沿触发还是下降沿触发,原则上没有优劣之分。如果是TTL电路的触发器,因为输出为“0”时的驱动能力远强于输出为“1”时的驱动能力,尤其是当集电极开路输出时上升边沿更差,为此选用下降沿触发更好些。

      触发器在使用前必须经过全面测试才能保证可靠性。使用时必须注意罡“1”和复“0”脉冲的最小宽度及恢复时间。

      触发器翻转时的动态功耗远大于静态功耗,为此系统设计者应尽可能避免同一封装内的触发器同时翻转(尤其是甚高速电路)。

      CMOS集成触发器与TTL集成触发器在逻辑功能、触发方式上基本相同。使用时不宜将这两种器件同时使用。因CMOS内部电路结构以及对触发时钟脉冲的要求与TI'L存在较大的差别。

      思考题利用普通的机械开关组成的数据开关所产生的信号是否可作为触发器的时钟脉冲信号,为什么?是否可作为触发器的其他输入端的信号,又是为什么?

      为什么如图3.77所示的去抖动电路能去抖动?

      


热门点击

 

推荐技术资料

声道前级设计特点
    与通常的Hi-Fi前级不同,EP9307-CRZ这台分... [详细]
版权所有:51dzw.COM
深圳服务热线:13751165337  13692101218
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!