集成逻辑门电路与工作原理
发布时间:2013/10/17 20:19:30 访问次数:1628
如图6.3.1所示的基本TTL与非门电路,C8051F410-GQR它的输入端采用了多发射极的晶体管,而输出端则是由VT1、VT2、VD组成的推拉式输出电路。当任一输入端为低电平时,VT1的发射极将正向偏置而导通,VT1、VT2将截止,而使VT1饱和、VD导通,导致输出为高电平。只有当全部输入端为高电平时,VT,将转入倒置放大状态,VT2、VT3均饱和,而使VT4、VD截止,输出为低电平。
图6.3.1基本TTL与非门电路
TTL集成逻辑门的电压传输特性曲线
门电路的输入电压和输出电压之间vo=F(vi)的关系曲线称为电压传输特性曲线。可以测出TTL与非门的电压传输特性曲线,如图6.3.2所示。传输特性由4条线段组成,对应曲线A点的输入电压值OFF称为关门电平,这是使与非门保持关闭状态,输出高电平Ⅵ,H的最高输入电压。显然,当u.<VOFF时,与非门能可靠关闭;对应于曲线B点的输入电压值Vc州称为开门电平,这是使与非门保持开启状态,即输出低电平VOL的最低输入电压。当VI>VON耐,与非门能可靠开启。
图6.3.2 TTL与非门的电压传输特性曲线
通常OFF和ON -值接近,其中间值,即图中C点所对应的输入电压VT称为阈值电压或门槛电压约为1.4V。它是输出高、低电平的分界线,当V1>VT时,输出为低电平Vol。;当到V1<VT时。输出为高电平VOH。
如图6.3.1所示的基本TTL与非门电路,C8051F410-GQR它的输入端采用了多发射极的晶体管,而输出端则是由VT1、VT2、VD组成的推拉式输出电路。当任一输入端为低电平时,VT1的发射极将正向偏置而导通,VT1、VT2将截止,而使VT1饱和、VD导通,导致输出为高电平。只有当全部输入端为高电平时,VT,将转入倒置放大状态,VT2、VT3均饱和,而使VT4、VD截止,输出为低电平。
图6.3.1基本TTL与非门电路
TTL集成逻辑门的电压传输特性曲线
门电路的输入电压和输出电压之间vo=F(vi)的关系曲线称为电压传输特性曲线。可以测出TTL与非门的电压传输特性曲线,如图6.3.2所示。传输特性由4条线段组成,对应曲线A点的输入电压值OFF称为关门电平,这是使与非门保持关闭状态,输出高电平Ⅵ,H的最高输入电压。显然,当u.<VOFF时,与非门能可靠关闭;对应于曲线B点的输入电压值Vc州称为开门电平,这是使与非门保持开启状态,即输出低电平VOL的最低输入电压。当VI>VON耐,与非门能可靠开启。
图6.3.2 TTL与非门的电压传输特性曲线
通常OFF和ON -值接近,其中间值,即图中C点所对应的输入电压VT称为阈值电压或门槛电压约为1.4V。它是输出高、低电平的分界线,当V1>VT时,输出为低电平Vol。;当到V1<VT时。输出为高电平VOH。
上一篇:逻辑门电路的基本概念
上一篇:ITL集成逻辑门的主要参数
热门点击