位置:51电子网 » 技术资料 » 集成电路

观察两波形间的时序关系

发布时间:2013/9/17 21:15:28 访问次数:2900

    观察两波形间的时序关系
    在时序电路中,两波形间的时序关系非常重要,FQPF2N60C一般要求输入信号必须在时钟脉冲有效前出现,而输出变化发生在时钟脉冲有效之后。
    观察两个波形间的时序关系,必须使用双踪示波器,并且要设置好同步选择。
    例如,D触发器在方波的触发下,应当在第1、3、5个触发脉冲作用下置1,在第2、4个脉冲作用下清零。但实际上D触发器始终为“O”。

              
    用双踪示波器同时观察CP和D两个波形,使用D信号下降沿同步,设置方式为同步选择:D信号输入端;同步极性为“一”。
    屏幕显示波形如图5.4.22中所示。同步沿(D信号下降沿)基本上看不见,CP脉冲上升清晰可见,说明CP脉冲比D信号下降沿略晚一点。因此当CP脉冲有效时,D信号已经降为“0”,故未能使D触发器置“1”。即使时钟脉冲上升沿与D信号下降沿完全同时,D触发器也不能正常置“1”。D信号必须保持到时钟脉冲有效后5 ns(74LS74的参数)。

    观察两波形间的时序关系
    在时序电路中,两波形间的时序关系非常重要,FQPF2N60C一般要求输入信号必须在时钟脉冲有效前出现,而输出变化发生在时钟脉冲有效之后。
    观察两个波形间的时序关系,必须使用双踪示波器,并且要设置好同步选择。
    例如,D触发器在方波的触发下,应当在第1、3、5个触发脉冲作用下置1,在第2、4个脉冲作用下清零。但实际上D触发器始终为“O”。

              
    用双踪示波器同时观察CP和D两个波形,使用D信号下降沿同步,设置方式为同步选择:D信号输入端;同步极性为“一”。
    屏幕显示波形如图5.4.22中所示。同步沿(D信号下降沿)基本上看不见,CP脉冲上升清晰可见,说明CP脉冲比D信号下降沿略晚一点。因此当CP脉冲有效时,D信号已经降为“0”,故未能使D触发器置“1”。即使时钟脉冲上升沿与D信号下降沿完全同时,D触发器也不能正常置“1”。D信号必须保持到时钟脉冲有效后5 ns(74LS74的参数)。

热门点击

 

推荐技术资料

DS2202型示波器试用
    说起数字示波器,普源算是国内的老牌子了,FQP8N60... [详细]
版权所有:51dzw.COM
深圳服务热线:13751165337  13692101218
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式