C6202 ROM引导装载方式的研究
发布时间:2008/5/26 0:00:00 访问次数:939
    
    
    来源:电子技术应用 作者:哈尔滨工程大学信息与通信工程学院 王丽敏 王工艺 赵 宏 宁学侃
    
    摘要:通过使用dma方式访问程序存储区并实现程序的搬移,克服c6000指令系统的缺陷;并对c6000的c语言运行环境和仿真器变量初始化过程进行研究,采用自编程自初始化的方法,确保程序加载后能正常运行。
    关键词:引导装载 dma dsp
    
    dsp系统的引导装载(bootload)是指系统加电时,dsp将一段存储在外部的非易失性存储器的代码搬移到内部的高速存储器单元中执行。这样既利用了外部的存储单元扩展dsp本身有限的rom资源,又充分发挥了dsp内部资源的效能。尽管用户代码可直接掩膜到内部rom中,但一方面受容量和价格的限制,另一方面则不具有扩展性和不易升级。flash是一种高密度、非易失性的电可擦写存储器,十分适合低功耗、小尺寸和高性能的便携式系统。除了可以采用专用的硬件编程器把代码灌入flash中,也可以利用现成的dsp通过软件编程实现同样的功能,因此对整个系统的软件升级很方便。
    
    
    
    图1 c62x方框图
    
    tms320c6000系列是tms320系列产品中的新一代高性能dsps芯片。由于其结构上(如图1)的特殊性,与c54系列的引导方式有很大差别。本文以c6202为例,介绍如何实现dsp正常的rom引导。
    
    1 c6202的rom引导模式
    
    c6202有两种存储器映射方式map0和map1。通过扩展总线的xd[4:0]利用上拉/下拉电阻进行复位时的芯片启动模式设置。本文将存储器映射方式设置为map1,即地址0处的存储器在内部,芯片自加载方式为8bit rom方式,如图2的硬件连接。
    
    
    
    设置完芯片加载方式后,rom加载的具体过程是:位于外部ce1空间的rom(即图2中的flash)中的程序首先通过dma搬入地址0处,尽管加载过程是在芯片复位信号被释放后才开始的,但是当芯片开始复位时,就开始准备上述传输了。用dma进行的这一加载过程是一个单帧的数据块传输,数据块的大小为64kb。emif会根据芯片自加载方式的设置将相邻的8bit或16bit数据合为32bit指令。传输完成后,cpu退出复位状态,开始执行地址0处的指令。
    
    2 硬件设计
    
    本文仅给出dsp(tms320c6202)与一片flash(amd29vf040)的连接图,如图2。由dsp的相关输出管脚控制flash的擦除和读写。c6202的emif含有四个ce空间寄存器,由于rom加载程序是从ce1空间搬入的,因此dsp的/ce1与flash的片选/ce相连。图2中只用到dsp的低8位数据线,如果自加载方式设置为16位或32位,可以通过dsp最低两位ea1和ea0的译码be[3:0]片选,或者选用16bit或32bit的flash。
    
    3 软件设计
    
    由于c6000的特殊结构,可以实现8条并行指令同时执行,除非对硬件结构非常了解的专业人员,才能充分利用硬件资源,将汇编语言的高效率发挥出来。若对实时性要求不是很高,采用c语言编程完全可以满足需要,且c6000的优化器优化效率很高。这样可以降低编程工作量,缩短开发周期,可移植性好。本文以通用的c语言编程为例,介绍dsp对flash编程以实现正常的rom引导。
    
    3.1 系统初始化
    
    在运行c语言前,必须建立c运行时间环境(c runtime environment),确保c程序的正常运行。运行时间支持源程序库(runtime-support source library)rts.src包含一个boot.
    
    
    来源:电子技术应用 作者:哈尔滨工程大学信息与通信工程学院 王丽敏 王工艺 赵 宏 宁学侃
    
    摘要:通过使用dma方式访问程序存储区并实现程序的搬移,克服c6000指令系统的缺陷;并对c6000的c语言运行环境和仿真器变量初始化过程进行研究,采用自编程自初始化的方法,确保程序加载后能正常运行。
    关键词:引导装载 dma dsp
    
    dsp系统的引导装载(bootload)是指系统加电时,dsp将一段存储在外部的非易失性存储器的代码搬移到内部的高速存储器单元中执行。这样既利用了外部的存储单元扩展dsp本身有限的rom资源,又充分发挥了dsp内部资源的效能。尽管用户代码可直接掩膜到内部rom中,但一方面受容量和价格的限制,另一方面则不具有扩展性和不易升级。flash是一种高密度、非易失性的电可擦写存储器,十分适合低功耗、小尺寸和高性能的便携式系统。除了可以采用专用的硬件编程器把代码灌入flash中,也可以利用现成的dsp通过软件编程实现同样的功能,因此对整个系统的软件升级很方便。
    
    
    
    图1 c62x方框图
    
    tms320c6000系列是tms320系列产品中的新一代高性能dsps芯片。由于其结构上(如图1)的特殊性,与c54系列的引导方式有很大差别。本文以c6202为例,介绍如何实现dsp正常的rom引导。
    
    1 c6202的rom引导模式
    
    c6202有两种存储器映射方式map0和map1。通过扩展总线的xd[4:0]利用上拉/下拉电阻进行复位时的芯片启动模式设置。本文将存储器映射方式设置为map1,即地址0处的存储器在内部,芯片自加载方式为8bit rom方式,如图2的硬件连接。
    
    
    
    设置完芯片加载方式后,rom加载的具体过程是:位于外部ce1空间的rom(即图2中的flash)中的程序首先通过dma搬入地址0处,尽管加载过程是在芯片复位信号被释放后才开始的,但是当芯片开始复位时,就开始准备上述传输了。用dma进行的这一加载过程是一个单帧的数据块传输,数据块的大小为64kb。emif会根据芯片自加载方式的设置将相邻的8bit或16bit数据合为32bit指令。传输完成后,cpu退出复位状态,开始执行地址0处的指令。
    
    2 硬件设计
    
    本文仅给出dsp(tms320c6202)与一片flash(amd29vf040)的连接图,如图2。由dsp的相关输出管脚控制flash的擦除和读写。c6202的emif含有四个ce空间寄存器,由于rom加载程序是从ce1空间搬入的,因此dsp的/ce1与flash的片选/ce相连。图2中只用到dsp的低8位数据线,如果自加载方式设置为16位或32位,可以通过dsp最低两位ea1和ea0的译码be[3:0]片选,或者选用16bit或32bit的flash。
    
    3 软件设计
    
    由于c6000的特殊结构,可以实现8条并行指令同时执行,除非对硬件结构非常了解的专业人员,才能充分利用硬件资源,将汇编语言的高效率发挥出来。若对实时性要求不是很高,采用c语言编程完全可以满足需要,且c6000的优化器优化效率很高。这样可以降低编程工作量,缩短开发周期,可移植性好。本文以通用的c语言编程为例,介绍dsp对flash编程以实现正常的rom引导。
    
    3.1 系统初始化
    
    在运行c语言前,必须建立c运行时间环境(c runtime environment),确保c程序的正常运行。运行时间支持源程序库(runtime-support source library)rts.src包含一个boot.
上一篇:芯片缝进衣服里
上一篇:一种折叠共源共栅运算放大器的设计