给N沟JFET输入正弦波
发布时间:2012/5/27 19:56:46 访问次数:1030
图9.1是使用通用的N沟JFET 2SK330(东芝)的开关电路。这个电EPM570T144C5N路可以认为是把图2.1所示源极接地放大电路中的源极电阻去掉,以尽量增大增益的电路。由于是处理直流信号的电路,所以也去掉了输入输出的耦合电容和偏置电路。但是保留了电阻Rc,目的是为了在没有输入信号,即输入开路时确保栅极电位固定在ov。电路结构(并不复杂)与NPN晶体管的发射极接地型开关电路完全相同(参见图8.5)。
照片9.1是给图9.1的电路输入lkHz、8Vv。的正弦波时的输入输出波形。当输入信号Vi的负半周比-2V更负时,由于FET是反相放大输入信号,所以电路的输出波形vo与电源电压相同,是+5V。这时漏极电流JD为零(因为RD上完全役有电压降),所以认为FET处于截止状态。当口,大于-2V时,vo变为OV。这时FET处于导通状态。就是说,这个FET的接通/断开状态是以-2V为分界的。从数字电路的角度看,可以认为判断输入信号的逻辑电平是“L”还是“H”的临界电压是-2V。
图9.1是使用通用的N沟JFET 2SK330(东芝)的开关电路。这个电EPM570T144C5N路可以认为是把图2.1所示源极接地放大电路中的源极电阻去掉,以尽量增大增益的电路。由于是处理直流信号的电路,所以也去掉了输入输出的耦合电容和偏置电路。但是保留了电阻Rc,目的是为了在没有输入信号,即输入开路时确保栅极电位固定在ov。电路结构(并不复杂)与NPN晶体管的发射极接地型开关电路完全相同(参见图8.5)。
照片9.1是给图9.1的电路输入lkHz、8Vv。的正弦波时的输入输出波形。当输入信号Vi的负半周比-2V更负时,由于FET是反相放大输入信号,所以电路的输出波形vo与电源电压相同,是+5V。这时漏极电流JD为零(因为RD上完全役有电压降),所以认为FET处于截止状态。当口,大于-2V时,vo变为OV。这时FET处于导通状态。就是说,这个FET的接通/断开状态是以-2V为分界的。从数字电路的角度看,可以认为判断输入信号的逻辑电平是“L”还是“H”的临界电压是-2V。
上一篇:LED驱动一侧逻辑反转的电路
上一篇:给P沟JFET输入正弦波
热门点击