用于电流输出DAC的单端差分转换器电路
发布时间:2012/3/3 19:50:40 访问次数:2502
图8. 75所示电路也采用+5V单电源供电,并使用电流输出DAC AD5443,其IOUT2引脚接+2. SV,VREF引脚接地。4.096 V精密基准电压源ADR444和一个分压器网络用于产生该DAC IOUT2引脚所用的+2. SV电压以及输出驱动器级所用的+3. 75V共模电压。10D821K
在这些条件下,U2-1的输出摆幅为+2.5~+5V。该驱动器的差分输出限制在正电源轨大约30mV范围内,因此,如果DAC超过这些区间工作,将会发生一定的削波。图8.76所示为图8. 75所示电路的输出驱动器级对应的输入和输出波形。
该单端差分转换器级的带宽典型值为10MHz。不过,最大输出频率由DAC更新速率控制,AD5620为125ksps, AD5443为2.SMsps。根据采样原理,最大输出频率约为最大更新速率的三分之一。
图8. 75所示电路也采用+5V单电源供电,并使用电流输出DAC AD5443,其IOUT2引脚接+2. SV,VREF引脚接地。4.096 V精密基准电压源ADR444和一个分压器网络用于产生该DAC IOUT2引脚所用的+2. SV电压以及输出驱动器级所用的+3. 75V共模电压。10D821K
在这些条件下,U2-1的输出摆幅为+2.5~+5V。该驱动器的差分输出限制在正电源轨大约30mV范围内,因此,如果DAC超过这些区间工作,将会发生一定的削波。图8.76所示为图8. 75所示电路的输出驱动器级对应的输入和输出波形。
该单端差分转换器级的带宽典型值为10MHz。不过,最大输出频率由DAC更新速率控制,AD5620为125ksps, AD5443为2.SMsps。根据采样原理,最大输出频率约为最大更新速率的三分之一。
热门点击